專利名稱:碼分多址通信系統中的無線通信裝置及其功耗控制方法
技術領域:
本發明一般涉及一種用于CDMA(碼分多址)通信系統中的無線通信裝置及其功耗控制方法,具體涉及一種作為移動通信系統中移動臺的無線通信裝置,該無線通信裝置用于CDMA通信系統中,用以在進行越區切換時,接收來自多個CDMA發射機的信號,及其功耗控制方法。
近年來,使用諸如便攜電話之類的多種類型的移動通信系統得到了廣泛地應用。而上述移動通信系統中所常用的一種方案便是CDMA。
根據CDMA技術,在發信端,其先利用隨所發送數據不同而不同的預定擴頻碼對數據進行擴頻,而后再發送擴頻所得的數據。而在收信端,則利用與發信端所用相同的擴頻代碼(確切的說,是與發信端擴頻代碼復共軛的代碼)對接收信號進行擴頻處理(即所謂的逆擴頻),由此得到所發送來的數據。在基于CDMA的此類通信中,其將先通過移動逆擴頻時序,找出收信端所接收信號的相關峰值,由此恢復出從發信端所發送來的信號。
由于對便攜性好以及諸如此類性能的需求,使得在采用便攜電話或諸如此類設備的移動通信系統中,要求移動臺應盡可能地小巧及輕便,同時其還應具有盡可能長的待機時間。為了允許移動臺能夠盡可能長時間地使用容量一定的小型電池,一個重要的因素便是盡量減小移動臺的功耗。
日本未決專利申請No.9-200177中所公開的一種CDMA接收機,便是用于減小CDMA接收機功耗的技術的一種實例。這種CDMA接收機的設計宗旨是要減小用于對接收信號解擴頻的相關濾波器的功耗。
圖1所示為日本未決專利申請No.9-200177中公開的CDMA接收機中所用的相關濾波器的方框圖。
如圖1所示,此種相關濾波器由延遲電路51、加權/組合電路52、時序控制電路53、以及開關元件54構成。
延遲電路51用于對輸入信號進行延遲。當輸入信號是數字信號時,延遲電路51由例如移位寄存器構成。而當輸入信號為模擬信號時,延遲電路51由例如延遲導線或模擬移位寄存器構成。
加權/組合電路52的結構型號與抽頭輸出TP1到TPn相對應,其由多個用于將抽頭輸出TPl到TPn乘以加權因子Wl到Wn的加權電路,以及一個用于將來自各加權電路的輸出組合在一起并輸出所得信號的組合電路構成。
時序控制電路53根據來自加權/組合電路52的相關輸出信號,對開關元件54的操作進行控制。其根據來自時序控制電路53的控制信號,將開關元件54保持在閉合狀態達預定的時間段,以將來自電源55的電源電壓加載到加權/組合電路52上。
加權/組合電路52的加權/組合操作等價于檢測輸入信號與加權因子W1到Wn之間的相關性。在日本未決專利申請No.9-200177中所公開的上述CDMA接收機,由于相關結果并是不在輸入信號所有部分上均表現出峰值,因此在對應于輸入信號中除表現出峰值部分之外其他部分的時間段內,將停止向加權/組合電路52供電,由此而能夠減小功耗。
在CDMA移動通信系統中,當移動臺從某給定基站所覆蓋的小區移動到由另一基站所覆蓋的小區時,該移動臺將進行越區切換,即在同時從兩個基站接收信號的一段時間之后,切換到從其接收信號的另一個基站。
例如,在上述越區切換操作中,移動臺必須接收來自多個基站的信號,并分別對各信號進行解調。因此,功耗將會增大。
但是,根據諸如日本未決專利申請No.9-200177中所公開的常規技術,其并沒有考慮如何減小越區切換操作中的功耗,因此在越區切換中仍要消耗大量的功率。
在上述常規技術中,除了沒有考慮減小越區切換操作中的功耗問題之外,其也沒有考慮在CDMA接收機接收來自多個CDMA發射機的信號的配置下,如何減小功耗的問題,即關于臺站分集配置或諸如此類的問題。
本發明的宗旨便是致力于解決上述問題,其目的在于提供一種用于CDMA通信系統中的無線通信裝置,該裝置能夠減小在進行越區切換操作而接收來自多個CDMA發射機的信號時的功耗,以及一種用于上述無線裝置的功耗控制方法。
為了實現上述目的,根據本發明的第一主要方面,其提供了一種用于CDMA通信系統中的無線通信裝置,其具有多個用于通過計算接收信號與已知數據之間在各時序上的相關值來產生延遲分布(profile)的延遲分布電路,以及分別為上述延遲分布電路所設置的、用于在延遲分布電路中產生相關時序的定時電路,其中將根據延遲分布的相關值,停止用于產生延遲分布的延遲分布電路和用于產生延遲分布電路中的相關時序的定時電路至少之一的操作。
在根據上述第一主要方面的無線通信裝置中,多個延遲分布電路被用來同時地接收來自多個CDMA發射機的信號,而在從多個CDMA發射機中的一個切換到另一個CDMA發射機的越區切換操作的過程中,則將停止上述操作。
在根據上述第一主要方面的無線通信裝置中,當延遲分布的最大相關值小于預定閾值時,上述操作將被停止。
在根據上述第一主要方面的無線通信裝置中,設N(N為大于2的自然數)表示延遲分布電路的數目,且各延遲分布電路所產生的延遲分布的最大相關值被表示為按數值大小降序排列的Pb(N),Pb(N-1),…,Pb(1),則如果(Pb(N)-Pb(i))或(Pb(i)-Pb(i-1))(i為滿足1≤i≤N的自然數)大于預定的閾值時,上述操作將被停止。
在根據上述第一主要方面的無線通信裝置中,延遲分布電路的操作被停止的預定時間段,是接收信號的無線幀(radio frame)長度的自然數倍。
在根據上述第一主要方面的無線通信裝置中,通過停止向延遲分布電路和定時電路中至少之一提供操作時鐘或電源,來停止上述操作。
根據本發明的優選方面,提供了一種CDMA通信系統中所用的無線通信裝置,該裝置包括一個用于接收來自基站的信號的天線;用于對通過天線所接收的信號進行正交檢波和調制的無線電路;多個用于通過計算來自上述無線電路的信號與已知數據之間的相關性來獲取延遲分布的延遲分布電路;用于從由延遲分布電路所獲得的多個延遲分布電路中選出表現出最大相關值的延遲分布、并輸出逆擴頻時序所基于的信號的搜索器電路;多個用于根據來自搜索器電路的信號輸出代表了延遲分布電路中的相關時序的脈沖信號的定時電路;一CPU,其用于控制延遲分布電路與定時電路的操作;以及用于產生并輸出用于操作延遲分布電路和定時電路的操作時鐘的操作時鐘發生電路,其中當延遲分布的最大相關值小于預定閾值時,則將從搜索器電路向CPU輸出用于停止產生上述延遲分布的延遲分布電路的操作的停止請求信號,而CPU在接收到上述停止請求信號時,則將進行控制,以停止延遲分布電路和定時電路中相應的至少一個的操作。
在根據上述方面的無線通信裝置中,當在搜索器電路輸出停止請求信號后,經過了預定時間段之后,搜索器電路將停止輸出停止請求信號。
為了實現上述目的,根據本發明的第二主要方面,其提供了一種功耗控制方法,該方法適用于CDMA通信系統中所用的無線通信裝置,該無線通信裝置具有多個用于通過計算接收信號與已知數據之間在各時序上的相關值來產生延遲分布的延遲分布電路;以及為各個延遲分布電路所設置的、用于產生相關時序的定時電路,該方法包括如下步驟對延遲分布的最大相關值與預定閾值進行比較,并根據比較步驟的結果停止延遲分布電路的操作。
正如從上述說明中所顯而易見的,提供了一種用于CDMA通信系統中的無線通信裝置,該裝置特點在于能夠減小在進行越區切換操作時從多個CDMA發射機接收信號的過程中的功耗,以及一種用于上述無線通信裝置的功耗控制方法。
就本說明書中的一些參數值舉例來說,每個延遲分布電路大約消耗134mA的電流。在此情況下,通過停止一個基站延遲分布電路的操作,電流消耗可以被減小大約48mA。
根據本發明,由于其將根據用于相關值的預定條件,來停止延遲分布電路的操作,因此與常規的CDMA方案相比,其能夠顯著地抑制功耗。
另外,根據本發明,由于其同樣是利用常規CDMA方案中所用的搜索器電路和CPU,來檢測是否要停止延遲分布電路的操作的,因此本發明并不需要使用特殊的硬件。
對于本領域的技術人員來說,在參考完接下來的詳細說明及附圖后,本發明的上述及其他目的、特性和優點將變得顯而易見,這些說明及附圖以示意性實例的方式,例示了蘊含本發明原理的優選實施例。
圖1所示為用作CDMA接收機中的常規功耗減小裝置的相關濾波器的結構方框圖;圖2所示為應用根據本發明的移動臺的CDMA移動通信系統的結構方框簡圖;圖3所示為用于圖2所示CDMA移動通信系統的通信環境的方框圖;圖4所示為根據本發明第一實施例的移動臺的結構方框圖;圖5所示為圖2中由基站所發送并由移動臺所接收的接收信號的信號格式示意圖;圖6所示為圖4所示第一基站延遲分布電路的內部結構方框圖;圖7所示為圖6所示第一基站延遲分布電路中計算部的內部結構示意圖;圖8所示為用于在圖7所示相關處理部中獲得相關值的處理的原理圖;圖9所示為圖4所示第一基站搜索器電路的內部結構方框圖;圖10所示為圖4所示第一基站定時電路的內部結構方框圖;圖11所示為用于從圖9所示相關值檢測電路輸出停止請求信號的處理的流程圖;圖12所示為圖11所示處理的原理圖;圖13所示為當從圖9所示相關值檢測電路中輸出了停止請求信號時,與恢復操作有關的處理的流程圖;圖14所示為在本發明的第二實施例中,與從圖9所示相關值檢測電路中輸出停止請求信號的處理有關的流程圖;圖15所示為與圖9所示從相關值檢測電路中輸出停止請求信號的處理有關的流程圖。
接下來將參照附圖對本發明的幾種優選實施例進行詳細地說明。
在接下來所說明的實施例中,本發明被應用于CDMA通信系統中的移動臺。接下來的實施例例示了用于減小在越區切換操作中的功耗的情形。
圖2所示為應用于根據本發明的移動臺的CDMA移動通信系統的一種實例的方框圖。
在考慮到由移動通信系統所提供的服務的多樣性(多媒體發展趨勢),以及連接各基站、基站設備、以及交換站的傳輸路徑的使用效率(統計多路復用)的情況下,ATM(異步傳輸模式)及諸如此類的通信技術、被越來越多地應用于基站、基站控制設備,以及構成了移動通信系統網絡側的交換站。
移動臺1通過移動通信系統,與其它移動臺、以及與其它網絡相連的終端設備或諸如此類的設備進行通信。移動臺1能夠進行多種形式的通信,例如,語音通信或數據通信。
來自移動臺1的傳輸數據通過無線通信,作為通信數據被傳送給基站2。基站2將對從移動臺1或其它移動臺接收來的通信數據進行多種形式的處理,例如,將數據組裝(assemble)為ATM信元,并將所得數據發送給基站設備3。
按照這種方式,基站在網絡內以ATM信元的形式傳送信息,而與無線區(radio zone)中的通信數據是語音數據、圖象數據、還是其它形式的數據無關。由此,其能夠很容易地處理各種多媒體通信的形式。
基站控制設備3以用戶為單位對從基站2接收來的ATM信元進行路由選擇,并將其傳送給交換站4或其它的從屬基站。而交換站4則將繼續對從基站控制設備3接收來的ATM信元進行路由選擇,并將其傳送給其它的交換站或網關站(barrier station)5。
在上述ATM信元傳輸中,ATM信元可以通過在產生ATM信元時才產生的傳輸路徑來進行傳送。這樣做使其不必象常規系統那樣,事先為每條預定信道準備確定的傳輸路徑。因此,其可以獲得統計多路復用的效果,并由此而能夠高效率地利用傳輸路徑。要說明的是,網關站5被用來將數據中繼給其它的網絡。
在將數據從網絡一側傳送給移動臺1的過程中,基站2先進行諸如QPSK的一次調制,隨后進行作為二次調制的擴頻調制,并發送所得數據。本實施例的解調電路可以被應用于例如移動臺1。移動臺1利用此種解調電路,通過對其進行逆擴頻,對來自基站2的接收信號進行解調,由此恢復出來自網絡側的數據。
圖3所示為用于圖2所示移動臺1所應用于的CDMA通信系統的通信環境的方框圖。
圖3所示的CDMA移動通信系統采用的是蜂窩方案。在此系統中,由基站2a所覆蓋的范圍是小區6a,而由基站2b所覆蓋的范圍是小區6b,由基站2c所覆蓋的范圍是小區6c。
假設移動臺1當前處于小區6a中,并沿由圖3中箭頭所示方向移動。此時,移動臺1首先將只和基站2a進行通信,隨后一旦檢測到來自基站2a的信號強度出現下降時,將進行越區切換。在越區切換的過程中,移動臺1在接收來自基站2a的信號同時,還將接收來自除基站2a之外其它基站的信號,并確定從哪個基站接收的信號最強,由此切換到該基站上,以繼續進行接下來的通信。
如上所述,在進行越區切換操作時,移動臺1將必須同時接收來自多個基站的信號。而來自各個基站的信號又是在利用不同的擴頻代碼進行擴頻后來進行傳送的。因此,為了允許移動臺1同時從多個基站接收信號,必須按照要同時接收的信號所來自基站的數目來設置用于找出逆擴頻接收信號的所需時序的電路。
圖4所示為根據本發明第一實施例的移動臺的方框圖。
本實施例包括一個用于接收來自多個基站的信號的天線7;用于對通過天線7所接收的信號進行正交檢波和調制的無線電路8;用于通過計算來自無線電路8的信號與已知數據之間的相關值來獲得延遲分布的延遲分布電路9;搜索器電路10,其用于從由延遲分布電路9所求出的多個延遲分布中選出表現出較高相關值的一個延遲分布,并輸出逆擴頻的時序所基于的信號;用于根據來自搜索器電路10的信號輸出代表了延遲分布電路9中的相關時序的脈沖信號的定時電路11;一個CPU12,其用于控制延遲分布電路9和定時電路11的操作;以及操作時鐘發生電路13,其用于產生用于操作延遲分布電路9和定時電路11的操作時鐘。操作時鐘發生電路13產生并輸出例如頻率為16.384MHz的時鐘信號。
如上所述,移動臺在進行越區切換時,必須同時接收來自多個基站的信號。因此,如圖4所示,對于每個基站,其均需配備延遲分布電路9、搜索器電路10、以及定時電路11。
延遲分布電路9包括第一基站延遲分布電路9a,第二基站延遲分布電路9b,和第三基站延遲分布電路9c,它們分別是為同時收到的信號所來自的基站配備的。
搜索器電路10包括第一基站搜索器電路10a、第二基站搜索器電路10b、和第三基站搜索器電路10c,它們分別是為同時收到的信號所來自的基站配備的。
定時電路11由為同時接收的信號來自的各個基站所配備的第一基站定時電路11a、第二基站定時電路11b、第三基站定時電路11c構成。
應說明的是,搜索器電路10可以由一個DSP構成,而其處理可以由軟件來實現。在此情況下,一個DSP可以執行與多個基站相關的處理。
圖5所示為由圖2所示基站所發送的,并由移動臺1所接收的接收信號的格式示意圖。
如圖5所示,從基站2連續地發送10ms長度的無線幀。一個無線幀由16個時隙組成。而一個時隙又由10個碼元構成。在構成一個時隙的10個碼元中,包括4個導頻碼元和6個信息數據碼元。
導頻碼元是由通信系統所預先確定的已知數據。圖4所示延遲分布電路將利用此已知數據來計算延遲分布。而信息數據碼元則是各終端之間通信過程中所發送/接收的實際數據。
如上所述,每個基站均配備有延遲分布電路9,而延遲分布電路9同時被分為第一基站延遲分布電路9a、第二基站延遲分布電路9b和第三基站延遲分布電路9c。從各個基站傳送來的數據均通過不同的擴頻代碼進行了擴頻。而各個基站延遲分布電路9a,9b和9c,則分別利用分配給各個基站的逆擴頻代碼對信號進行逆擴頻,由此而只獲得來自各相應基站的信號。
由于圖4所示延遲分布電路9中的第一基站延遲分布電路9a、第二基站延遲分布電路9b、和第三基站延遲分布電路9c具有相同的內部結構,因此,接下來將僅以第一基站延遲分布電路9a為代表進行說明。
同樣地,由于圖4所示的搜索器電路10中的第一基站搜索器電路10a、第二基站搜索器電路10b和第三基站搜索器電路10c具有相同的內部結構,因此接下來將僅以第一基站搜索器電路10a為代表進行說明。另外,同樣因為圖4所示的定時電路11中的第一基站定時電路11a、第二基站定時電路11b和第三基站定時電路11c也具有相同的內部結構,因此接下來也將僅以第一基站定時電路11a為代表進行說明。
圖6所示為圖4所示第一基站延遲分布電路9a的內部結構示意圖。
第一基站延遲分布電路9a包括一個用作接收來自圖4所示延遲分布電路控制信號的接口的CPU接口部15,一個用于進行計算以獲得延遲分布的計算部16,一個用于控制對外部DPRAM 19的讀/寫操作的RAM控制電路17,以及一個用于執行提供操作時鐘或停止提供操作時鐘的開關操作的開關部18。CPU接口部15、計算部16、以及RAM控制電路17在接收到操作時鐘時進行操作。而當停止向它們提供操作時鐘時,計算部16和RAM控制電路17也將相應地停止其操作。在停止操作期間,這些電路幾乎不消耗能量。開關部18通常處于閉合狀態,以向計算部16和RAM控制電路17以及CPU接口部15提供操作時鐘。
DPRAM 19是一種雙向RAM,其允許雙向的、即從延遲分布電路9一側和從搜索器電路10一側進行的讀/寫操作。延遲分布電路9和搜索器電路10通過DPRAM 19來交換數據。具體地說,由延遲分布電路9所產生的延遲分布被寫入到DPRAM 19中,而搜索器電路10則從DPRAM 19中讀出延遲分布。
可以為第一基站延遲分布電路9a、第二基站延遲分布電路9b和第三基站延遲分布電路9c分別配備DPRAM,使DPRAM的總數為3個,這些DPRAM都與DPRAM 19相同。也可以只為延遲分布電路9配備一個DPRAM。
圖7所示為圖6所示第一基站延遲分布電路9a中的計算部16的內部結構的方框圖。
計算部16包括一個用于計算來自第一基站延遲分布電路的接收信號與已知數據之間的相關的相關處理部21,一個用于將由相關處理部21計算所得的相關結果轉換為功率值的功率值計算部22,一個用于將來自功率值計算部22的輸出加在一起的功率值計算部22,以及一個用于求出對應于接收信號各時隙的加和結果的平均值,并將其作為延遲分布進行輸出的平均值計算部24。
參照圖6,計算部16通過RAM控制電路17進行包括諸如用于DPRAM 19的寫/讀操作的尋址在內的多種控制。圖7所示為數據流,因此并未顯示RAM控制電路17。
接下來將參照圖6和7對第一基站延遲分布電路9a的操作進行說明。
來自圖4所示無線電路8的接收信號,與來自圖10所示第一基站定時電路11a的延遲分布電路時序信號,被輸入到圖6所示第一基站延遲分布電路9a的計算部16中。
圖7所示計算部16的相關處理部21,通過CPU接口部15,從CPU 12接收用于相應基站的擴頻碼,以及已知數據(例如,導頻碼元),并利用所接收的擴頻碼對接收信號進行逆擴頻。相關處理部21還在對接收信號進行完逆擴頻處理后,利用延遲分布電路時序信號所指明的時序求出接收信號與已知數據之間的相關值。
圖8所示為用于在相關處理部21中獲得相關值的處理的原理示意圖。
首先,相關處理部21利用通過CPU接口部15所得的逆擴頻代碼對接收信號進行逆擴頻。圖8所示的接收信號是通過逆擴頻所得的信號。
如圖8所示,相關處理部21隨后以由延遲分布電路時序信號所指明的時序載入接收信號,并求出所載入數據與已知數據之間的相關值。
在求解相關值的過程中,在相對于載入數據逐漸移動已知數據位置(移動相關性檢測時序)的同時,相關處理部21將獲得多個相關值結果。在圖8所示的情況中,通過每次分別移動相對位置61ns,其將獲得512個相關值結果。上述相關檢測時序移動寬度61ns是由圖4中的操作時鐘發生電路13所產生的16.384MHz的脈沖周期。然而,本發明顯然并不僅局限于此。
以上述方式所得的相關值結果被傳送給功率值計算部22以及接下來的模塊。隨后,功率值計算部22將由相關處理部21所得的相關結果轉換為功率值。功率值求和部23將來自功率值計算部22的輸出加在一起。平均值計算部24求出對應于接收信號各時隙的加和結果的平均值,并輸出該平均值作為延遲分布。
功率值求和部23利用DPRAM 19暫時地存儲通過加和處理所得的數據。平均值計算部24將所求出的延遲分布寫入到DPRAM 19中,以輸出延遲分布。其結果是,具有不同相關檢測時序的512個延遲分布被寫入到DPRAM 19中。圖4所示的搜索器電路10將通過DPRAM19獲得作為相關結果的延遲分布。
圖9所示為圖4所示第一基站搜索器電路10a的內部結構的方框圖。
第一基站搜索器電路10a包括相關值檢測電路26,用于從由第一基站延遲分布電路9a所得的具有不同相關檢測時序的多個延遲分布中,找出表現出最大相關值的延遲分布,并通過對該相關值進行處理,輸出停止請求信號;時序控制電路27,用于輸出時序校正信號,該信號用于根據由相關值檢測電路26所找出的、表現出最大相關值的延遲分布的相關檢測時序,來校正第一基站延遲分布電路9a中的相關檢測時序,并同時輸出代表了對接收信號逆擴頻所用時序的逆擴頻時序信號;以及一個其中存儲有在相關值檢測電路26中輸出停止請求信號的處理所用閾值的RAM 28。
在圖9所示的第一基站搜索器電路10a中,首先,相關值檢測電路26從DPRAM 19中讀出具有不同相關檢測時序的512個延遲分布,搜索出表現出最大相關值(即相關峰值)的延遲分布,并將其通知給時序控制電路27。
接下來將對用于在相關值檢測電路26中輸出停止請求信號的處理進行說明。
時序控制電路27輸出時序校正信號,該信號用于根據由相關值檢測電路26所找出的、表現出最大相關值的延遲分布的相關檢測時序,對第一基站延遲分布電路9a中的相關檢測時序進行校正,并輸出代表了在接收指(finger)(未示出)中對接收信號進行逆擴頻所用時序的逆擴頻時序信號。
接下來將對在第一基站搜索器電路10a中從時序控制電路27輸出的時序校正信號和逆擴頻時序信號進行說明。
如圖8所示,在延遲分布電路9中,基站延遲分布電路9a,9b,和9c,將分別獲得512個具有不同相關檢測時序的延遲分布。因此,如果被插入到接收信號中的已知數據位于上述512個延遲分布之外,其將無法找出正確的逆擴頻位置。
為了解決上述問題,時序控制電路27將輸出用于校正延遲分布電路時序信號的時序校正信號,以使得圖8所示512個延遲分布中近似中間位置的延遲分布表現出最大相關值。
來自時序控制電路27的逆擴頻時序信號,被用來通知給接收指(未示出),逆擴頻接收信號所用的時序。因此,利用其中已知數據(即導頻碼元)位于圖5所示每個時隙頭部的數據格式,其將以圖8所示512個延遲分布中表現出最大相關值的一個所對應的相關檢測時序,輸出逆擴頻時序信號。
從第一基站搜索器電路10a中的時序控制電路27輸出的時序校正信號和逆擴頻時序信號被輸入到圖10所示的第一基站定時電路11a中。
圖10所示為圖4中所示的第一基站定時電路11a的內部結構方框圖。
第一基站定時電路11a包括用作用于接收來自圖4所示CPU 12的延遲分布電路控制信號的接口的CPU接口部30;計數部31,用于根據來自CPU接口部30的計數器開/關信號,以及來自第一基站搜索器電路10a的時序校正信號進行累計(counter up),并輸出周期為10ms的時序數據;比較部32,用于對從計數部31輸出的時序數據與來自第一基站搜索器電路10a的逆擴頻時序信號進行比較,并輸出表明其間一致性的時序數據;信號發生部33,其用于根據來自計數部31的時序數據輸出,產生脈沖信號,并將其作為延遲分布電路時序信號進行輸出,同時根據來自比較部32的時序數據產生脈沖信號,并將其作為“接收指”時序信號進行輸出;以及開關部34,用于進行開關操作,以提供操作時鐘或停止提供操作時鐘。CPU接口部30、計數部31、比較部32、和信號發生部33在接收到操作時鐘時進行操作。而在停止提供操作時鐘時,計數部31、比較部32和信號發生部33也將停止其操作。在停止操作期間,其幾乎不消耗能量。開關部34通常處于閉合狀態,以向計數部31、比較部32、信號發生部33以及CPU接口部30提供操作時鐘。
在第一基站定時電路11a中,計數部31根據通過CPU接口部30所得的計數器開/關信號進行計數,來對10ms周期計數,并將其輸出,由此而產生其周期對應于圖5所示無線幀的長度的信號。
計數部31由來自圖9所示時序控制電路27的時序校正信號進行復位。由此,其將以時序校正信號的時序,產生其周期對應于無線幀長度的信號。
來自計數部31的信號被輸入到信號發生部33中。信號發生部33根據來自計數部31的信號的周期產生脈沖信號,并將其作為延遲分布電路時序信號進行輸出。來自計數部31的信號還被輸入到比較部32中。比較部32對從計數部31輸入的信號,與來自圖9所示時序控制電路27的逆擴頻時序信號進行比較,并在其彼此一致時,輸出一致信號。此一致信號被輸入到信號發生部33中。信號發生部33根據來自比較部32的一致信號的周期產生脈沖信號,并將其作為“接收指”時序信號進行輸出。隨后,此“接收指”時序信號被輸入到接收指中(未示出),而用作“接收指”中所用的逆擴頻時序。
圖11所示為在本發明的第一實施例中,用于從圖9所示相關值檢測電路26輸出停止請求信號的處理的流程圖。
首先,圖9所示的相關值檢測電路26從DPRAM 19中讀出512個具有不同相關檢測時序的延遲分布(步驟A-1),并在上述延遲分布中搜索出一個表現出最大相關值、即相關峰值的延遲分布(步驟A-2)。
隨后,其對上述最大相關值與預先存儲在第一基站定時電路11a中的RAM 28中的閾值進行比較(步驟A-3)。如果該最大值小于預先存儲的閾值,如圖12所示,則其將輸出一個停止請求信號(步驟A-4)。
一接收到停止請求信號,圖4所示的CPU 12便通過延遲分布電路控制信號輸出對應的信息。一接收到上述延遲分布電路控制信號,圖6所示的第一基站延遲分布電路9a中的CPU接口部15便斷開開關部18,以停止向計算部16和RAM控制電路17提供操作時鐘。而當停止提供操作時鐘時,計算部16和RAM控制電路17將停止操作。因此,其功耗將得到減小。
一接收到停止請求信號,CPU 12將通過時序電路控制信號輸出對應的信息。一旦接收到此時序電路控制信號,圖10所示第一基站定時電路11a中的CPU接口部30將斷開開關部34,以停止向計數部31、比較部32、以及信號發生部33提供操作時鐘。而當向其提供的操作時鐘被停止時,計數部31、比較部32、以及信號發生部33將停止操作。因此,其功耗將得到減小。
圖13所示為當圖9所示相關值檢測電路26輸出停止請求信號時,用于恢復操作的處理的流程圖。圖13所示的處理是利用圖9所示的相關值檢測電路26來執行的。
在步驟B-1中,其檢測當前是否輸出有停止請求信號。如果步驟B-1的檢測結果沒有上述信號輸出,則處理流程將一直等待,直到有停止請求信號輸出時為止。
如果步驟B-2的判斷結果為是,則程序流程將執行等待,直到在輸入了停止請求信號之后并經過了預定的時間段為止(步驟B-2)。當經過了上述預定的時間段后,其將停止輸出停止請求信號(步驟B-3)。
步驟B-2中的上述預定時間段優選地是無線幀長度的自然數倍。如果無線幀的長度為10ms,則上述預定時間段便可以是10ms×n(n為任意自然數)。
當停止向圖4所示的CPU 12輸出停止請求信號時,CPU 12將通過延遲分布電路控制信號輸出對應的信息。一旦接收到此延遲分布電路控制信號,則圖6所示第一基站延遲分布電路9a中的CPU接口部15將使開關部18閉合,以重新恢復向計算部16和RAM控制電路17提供操作時鐘。
此外,當停止輸出操作停止請求信號時,CPU 12將通過時序電路控制信號輸出對應的信息。一旦接收到此時序電路控制信號,圖10所示的第一基站定時電路11a中的CPU接口部30,將使開關部34閉合,以恢復向計數部31、比較部32、以及信號發生部33提供操作時鐘。
接下來將對本發明的第二實施例進行說明。由于第二實施例具有與第一實施例相同的模塊配置,所以關于其結構的說明可以參考圖2到8,由此而將省略對其的詳細說明。在本實施例中,圖4所示的搜索器電路10被設計成不再是獨立地對從其同時接收信號的多個基站分別進行處理,而是直接參考與上述多個基站相關的延遲分布的相關值。
圖14所示為在本發明第二實施例中,用于從圖9所示相關值檢測電路26輸出停止請求信號的處理的流程圖。
圖9所示的相關值檢測電路26從DPRAM 19中讀出512個具有不同相關檢測時序的延遲分布(步驟C-1),并從這些延遲分布中分別為每個基站搜索出一個表現出最大相關值即相關值峰值的延遲分布(步驟C-2)。
對于為各基站所求出的最大相關值,最大值被表示為Pb1;次最大值為Pb2,而最小值為Pb3(步驟C-3)。隨后,其將Pb1與Pb2之間的差值(Pb1-Pb2),與事先存儲在RAM 28中的閾值進行比較(步驟C-4)。如果(Pb1-Pb2)大于上述閾值,則其將輸出用于對應于Pb2和Pb3的基站的停止請求信號(步驟C-5)。
一接收到上述操作停止請求信號,圖4所示的CPU 12便通過延遲分布電路控制信號輸出對應的信息,并利用與第一實施例相同的處理,停止向用于對應于Pb2和Pb3的基站的計算部16和RAM控制電路17輸出操作時鐘。當被停止提供操作時鐘時,計算部16和RAM控制電路17將停止操作,由此可以減小功耗。
此外,一接收到操作停止請求信號,CPU 12便通過時序控制信號輸出對應的信息,并利用與第一實施例相同的處理,停止向用于對應于Pb2和Pb3的基站的計數部31、比較部32、以及信號發生部33輸出操作時鐘。當被停止提供操作時鐘時,計數部31、比較部32和信號發生部33將停止操作。由此可以減小功耗。
如果在步驟C-4中判定(Pb1-Pb2)等于或小于閾值時,則將對Pb1和Pb3之間的差值(Pb1-Pb3)與事先存儲在RAM 28中的閾值進行比較。如果(Pb1-Pb3)大于上述閾值,則將輸出一個用于對應于Pb3的基站的停止請求信號(步驟C-7)。
一接收到此停止請求信號,圖4所示CPU 12將通過延遲分布電路控制信號輸出對應的信息,并利用與第一實施例相同的處理,停止向用于對應于Pb3的基站的計算部16和RAM控制電路17輸出操作時鐘。當被停止提供操作時鐘時,計算部16和RAM控制電路17將停止操作,由此將可以減小功耗。
一接收到停止請求信號,CPU 12便通過時序控制信號輸出對應的信息,并利用與第一實施例相同的處理,停止向用于對應于Pb3的基站的計數部31、比較部32、以及信號發生部33輸出操作時鐘。當停止向其提供操作時鐘時,計數部31、比較部32和信號發生部33將停止操作。由此將可以減小功耗。
由于在第二實施例中,當從圖9所示的相關值檢測電路中輸出停止請求信號時恢復操作的處理與圖13所示處理相同,因此這里將不再另行說明。
接下來將對本發明的第三實施例進行說明。由于第三實施例具有與第一實施例相同的模塊結構,因此關于其結構的說明可以參考圖2到8,由此而將省略對其的詳細說明。在本實施例中,圖4所示的搜索器電路10被設計成不再是獨立地對從其同時接收信號的多個基站分別進行處理,而是直接引用與上述多個基站相關的延遲分布的相關值。
圖15所示為在本發明第三實施例中,用于從圖9所示相關值檢測電路26輸出停止請求信號的處理的流程圖。
圖9所示的相關值檢測電路26從DPRAM 19中讀出512個具有不同相關檢測時序的延遲分布(步驟D-1),并從這些延遲分布中分別為每個基站搜索出一個表現出最大相關值、即相關值峰值的延遲分布(步驟D-2)。
對于為各基站所求出的最大相關值,最大值被表示為Pb1;其次為Pb2,而最小值為Pb3(步驟D-3)。隨后,其對Pb1與Pb2之間的差值(Pb1-Pb2),與事先存儲在RAM 28中的閾值進行比較(步驟D-4)。如果(Pb1-Pb2)大于上述閾值,則其將輸出用于對應于Pb2和Pb3的基站的停止請求信號(步驟D-5)。
一接收到上述停止請求信號,圖4所示的CPU 12便通過延遲分布電路控制信號輸出對應的信息,并利用與第一實施例相同的處理,停止向用于對應于Pb2和Pb3的基站的計算部16和RAM控制電路17輸出操作時鐘。當被停止提供操作時鐘時,計算部16和RAM控制電路17將停止操作,由此可以減小功耗。
此外,一接收到停止請求信號,CPU 12便通過時序控制信號輸出對應的信息,并利用與第一實施例相同的處理,停止向用于對應于Pb2和Pb3的基站的計數部31、比較部32、以及信號發生部33輸出操作時鐘。當被停止提供操作時鐘時,計數部31、比較部32和信號發生部33將停止操作。由此可以減小功耗。
如果其在步驟D-4中判定(Pb1-Pb2)等于或小于閾值,則其將對Pb2和Pb3之間的差值(Pb2-Pb3)與事先存儲在RAM 28中的閾值進行比較。如果(Pb2-Pb3)大于上述閾值,則其將輸出一個用于對應于Pb3的基站的停止請求信號(步驟D-7)。
一接收到此停止請求信號,圖4所示CPU 12將通過延遲分布電路控制信號輸出對應的信息,并利用與第一實施例相同的處理,停止向用于對應于Pb3的基站的計算部16和RAM控制電路17輸出操作時鐘。當被停止提供操作時鐘時,計算部16和RAM控制電路17將停止操作,由此可以減小功耗。
一接收到操作停止請求信號,CPU 12便通過時序控制信號輸出對應的信息,并利用與第一實施例相同的處理,停止向用于對應于Pb3的基站的計數部31、比較部32、以及信號發生部33輸出操作時鐘。當被停止提供操作時鐘時,計數部31、比較部32和信號發生部33將停止其操作。由此可以減小功耗。
由于第三實施例中,當從圖9所示的相關值檢測電路中輸出停止請求信號時,恢復操作的處理,與圖13所示處理相同,因此這里將略去而不再另行說明。
在第三實施例中,其可以將圖15所示步驟D-4和D-6中的閾值事先設置為不同的值。
在如上所述的各種實施例中,均是根據預定的條件來同時停止延遲分布電路9和定時電路11的操作的。然而,本發明并不僅局限于此。其也可以只單獨停止延遲分布電路9或定時電路11的操作。假設只停止定時電路11的操作。則此時,如果其在圖13所示的步驟B-2中確定預定的時間段還沒有過去,則可以執行圖11所示步驟A-1及后續步驟中的處理,以根據最新的延遲分布確定定時電路11是處于操作狀態,還是停止操作狀態。
如果搜索器電路10被設計成與其所同時接收信號的多個基站相對應,則其操作也可以象延遲分布電路9和定時電路11那樣,在預定的條件下被停止。在如上所述的每種實施例中,是通過在預定條件下停止向延遲分布電路9和定時電路11提供操作時鐘來停止其操作的。然而,本發明并不僅局限于此。例如也可以停止向延遲分布電路9和定時電路11提供電源,來停止延遲分布電路9和定時電路11的操作。
上述每種實施例被設計成同時接收來自3個基站的信號。然而,本發明中同時接收信號來自的基站的數目,并不僅局限于3個。相應地,延遲分布電路9、搜索器電路10、定時電路11每個的構成元件,也因此并不局限于3個,而必須與其接收的信號所來自的基站的數目相匹配。
權利要求
1.一種用于CDMA通信系統中的無線通信裝置,其特征在于,具有多個用于通過計算接收信號與已知數據之間在各時序上的相關值來產生延遲分布的延遲分布電路,以及分別為上述延遲分布電路所設置的用于在延遲分布電路中產生相關時序的定時電路,其中將根據延遲分布的相關值,停止用于產生延遲分布的所述延遲分布電路、以及用于產生延遲分布電路中的相關時序的所述定時電路中至少一個的操作。
2.如權利要求1所述的裝置,其特征在于,所述多個延遲分布電路被用來同時地接收來自多個CDMA發射機的信號,而在從多個CDMA發射機中的一個切換到另一個CDMA發射機的越區切換操作的過程中,其將根據延遲分布的值,停止產生上述延遲分布的所述延遲分布電路以及用于產生所述延遲分布電路中的相關時序的所述定時電路中至少一個的操作。
3.如權利要求1所述的裝置,其特征在于,當延遲分布的最大相關值小于預定閾值時,其將停止產生上述延遲分布的所述延遲分布電路以及用于產生所述延遲分布電路中的相關時序的所述定時電路至少一個的操作。
4.如權利要求2所述的裝置,其特征在于當延遲分布的最大相關值小于預定閾值時,其將停止產生上述延遲分布的所述延遲分布電路以及用于產生所述延遲分布電路中的相關時序的所述定時電路中至少一個的操作。
5.如權利要求1所述的裝置,其特征在于,設N表示延遲分布電路的數目,且各延遲分布電路所產生的延遲分布的最大相關值被表示為按數值大小降序排列的Pb(N),Pb(N-1),…,Pb(1),如果Pb(N)-Pb(i)大于預定閾值時,將使產生的延遲分布表現出最大相關值Pb(i)的所述延遲分布電路以及用于產生所述延遲分布電路中相關時序的所述定時電路的至少一個停止操作,其中N為大于2的自然數,i為滿足1≤i<N的自然數。
6.如權利要求2所述的裝置,其特征在于,設N表示延遲分布電路的數目,且各延遲分布電路所產生的延遲分布的最大相關值被表示為按數值大小降序排列的Pb(N),Pb(N-1),…,Pb(1),如果Pb(N)-Pb(i)大于預定閾值時,將使產生的延遲分布表現出最大相關值Pb(i)的所述延遲分布電路以及用于產生所述延遲分布電路中相關時序的所述定時電路的至少一個停止操作,其中N為大于2的自然數,i為滿足1≤i<N的自然數。
7.如權利要求1所述的裝置,其特征在于,設N表示延遲分布電路的數目,且各延遲分布電路所產生的延遲分布的最大相關值被表示為按數值大小降序排列的Pb(N),Pb(N-1),…,Pb(1),如果Pb(N)-Pb(i)大于預定閾值時,將使產生的延遲分布表現出最大相關值Pb(i-1)~Pb(1)的所述延遲分布電路和用于產生所述延遲分布電路中相關時序的所述定時電路的至少一個停止操作,其中N為大于2的自然數,i為滿足1≤i<N的自然數。
8.如權利要求2所述的裝置,其特征在于,設N表示延遲分布電路的數目,且各延遲分布電路所產生的延遲分布的最大相關值被表示為按數值大小降序排列的Pb(N),Pb(N-1),…,Pb(1),如果Pb(N)-Pb(i)大于預定閾值,將使產生的延遲分布表現出最大相關值Pb(i-1)~Pb(1)的所述延遲分布電路和用于產生所述延遲分布電路中相關時序的所述定時電路的至少一個停止操作,其中N為大于2的自然數,i為滿足1≤i<N的自然數。
9.如權利要求1所述的裝置,其特征在于,所述延遲分布電路的操作被停止的預定時間段長度是接收信號的無線幀長度的自然數倍。
10.如權利要求2所述的裝置,其特征在于,所述延遲分布電路的操作被停止的預定時間段長度是接收信號的無線幀長度的自然數倍。
11.如權利要求1所述的裝置,其特征在于,通過停止向所述延遲分布電路和所述定時電路的至少一個提供操作時鐘,使所述延遲分布電路和所述定時電路所述至少一個的操作停止。
12.如權利要求2所述的裝置,其特征在于,通過停止向所述延遲分布電路和所述定時電路的至少一個提供操作時鐘,使所述延遲分布電路和所述定時電路所述至少一個的操作停止。
13.如權利要求1所述的裝置,其特征在于,通過停止向所述延遲分布電路和所述定時電路的至少一個提供電源,使所述延遲分布電路和所述定時電路的所述至少一個的操作停止。
14.如權利要求2所述的裝置,其特征在于,通過停止向所述延遲分布電路和所述定時電路的至少一個提供電源,使所述延遲分布電路和所述定時電路的所述至少一個的操作停止。
15.一種用于CDMA通信系統中的無線通信裝置,其特征在于,包括一個用于接收來自基站的信號的天線;用于針對通過所述天線所接收來的信號,進行正交檢波和調制的無線電路;多個用于通過計算來自所述無線電路的信號與已知數據之間的相關值,來獲取延遲分布的延遲分布電路;用于從由所述延遲分布電路所獲得的多個延遲分布電路中選出,表現出最大相關值的延遲分布,并輸出逆擴頻時序所基于的信號的搜索器電路;多個定時電路,用于根據來自搜索器電路的信號,輸出代表了延遲分布電路中的相關時序的脈沖信號;以及CPU,其用于控制所述延遲分布電路與所述定時電路的操作;以及用于產生并輸出用于所述操作延遲分布電路和所述定時電路的操作時鐘的操作時鐘發生電路,其中當延遲分布的最大相關值小于預定閾值時,從所述搜索器電路向所述CPU輸出用于停止產生上述延遲分布的延遲分布電路操作的停止請求信號,當所述CPU在接收到上述停止請求信號時,進行控制,以停止相應的所述延遲分布電路和定時電路的至少一個的操作。
16.如權利要求15所述的裝置,其特征在于,在所述搜索器電路輸出停止請求信號后,經過了預定時間段之后,所述搜索器電路將停止繼續輸出停止請求信號。
17.如權利要求15所述的裝置,其特征在于,通過停止向所述延遲分布電路和所述定時電路的至少一個提供操作時鐘,使所述延遲分布電路和所述定時電路所述至少一個的操作停止。
18.如權利要求15所述的裝置,其特征在于,通過停止向所述延遲分布電路和所述定時電路的至少一個提供電源,使所述延遲分布電路和所述定時電路所述至少一個的操作停止。
19.一種功耗控制方法,該方法適用于CDMA通信系統中所用的無線通信裝置,該無線通信裝置具有多個延遲分布電路,用于通過計算接收信號與已知數據之間在多個定時的相關值,來產生延遲分布,其特征在于,包括如下步驟對延遲分布的最大相關值與預定閾值進行比較;根據比較步驟所得結果停止所述延遲分布電路的操作。
20.如權利要求19所述的方法,其特征在于,所述停止步驟包括,當最大相關值小于預定閾值時,停止所述延遲分布電路的操作的步驟。
21.如權利要求19所述的方法,其特征在于,另外包括如下步驟在所述延遲分布電路的操作在所述停止步驟中被停止的同時,檢測預定時間段是否已過去的步驟;以及當在檢測步驟中檢測到預定的時間段已過去時,恢復所述延遲分布電路的操作的步驟。
22.一種功耗控制方法,該方法適用于CDMA通信系統中所用的無線通信裝置,該無線通信裝置具有多個延遲分布電路,用于通過計算接收信號與已知數據之間在多個定時上的相關值,來產生延遲分布;以及為各個延遲分布電路所設置的、用于產生相關時序的定時電路,其特征在于,包括如下步驟對延遲分布的最大相關值與預定閾值進行比較;根據比較步驟的結果停止所述延遲分布電路的操作。
23.一種功耗控制方法,其中該方法適用于CDMA通信系統中所用的無線通信裝置,該無線通信裝置具有多個延遲分布電路,用于通過計算接收信號與已知數據之間在多個定時上的相關值,來產生延遲分布;以及為各個延遲分布電路所設置的、用于產生相關時序的定時電路,其特征在于,包括如下步驟對延遲分布的最大相關值與預定閾值進行比較的步驟;根據比較步驟的結果停止所述延遲分布電路的操作的第一步驟;根據比較步驟的結果停止所述定時電路的操作的第二步驟。
全文摘要
一種用于CDMA通信系統中的無線通信裝置,該裝置包括多個用于通過計算接收信號與已知數據之間在各時序上的相關值產生延遲分布的延遲分布電路,以及分別為上述延遲分布電路設置的用于在延遲分布電路中產生相關時序的定時電路。在此裝置中,其將根據延遲分布的相關值,停止延遲分布電路和定時電路中至少之一的操作。另外,本說明書還公開了一種用于上述無線通信裝置的功耗控制方法。
文檔編號H04B7/02GK1279540SQ00109488
公開日2001年1月10日 申請日期2000年7月5日 優先權日1999年7月6日
發明者田口元康 申請人:日本電氣株式會社