一種防止存儲控制器電磁干擾的屏蔽罩的制作方法
【技術領域】
[0001]本實用新型涉及一種屏蔽罩,具體地說是一種防止存儲控制器電磁干擾的屏蔽罩。
【背景技術】
[0002]在存儲硬件設計中,特別是控制器設計時,會發現存儲控制器設計樣式、種類很多,不論是前期的設計和后期的保護,通常在設計的時候都會加相應的控制器保護設計,防止各種各樣的影響存儲控制器部件穩定性的因素影響,造成存儲控制器故障,會對存儲控制器系統造成部件損壞、信號中斷,業務終止甚至宕機的情況,會對業務產生影響。一旦控制器發生故障,無論是由于硬件原因還是軟件原因,對系統都會造成較大的影響,需要加強預防。
[0003]控制器出現故障后,通過控制器故障分析發現,很多處理器、內存等部件損壞故障,通過信號測試發現,部件之間出現了一些電磁干擾引起失效,目前都采用將處理器和內存等部件均集中放置,設計時相對容易,但極易引起部件之間干擾故障。
[0004]專利號為CN105101763 A專利文獻公開了一種屏蔽罩,固定于電路板上用于屏蔽電路板上的電子元器件產生的電磁。屏蔽罩包括第一蓋體和第二蓋體,所述第一蓋體和第二蓋體形成一個封閉的罩體。所述第一蓋體設有開口,所述第二蓋體位于所述開口且所述第二蓋體的一端與所述第一蓋體轉動連接。所述第二蓋體設有頂持塊,所述第一蓋體和所述第二蓋體與所述電子元器件分離,所述頂持塊與所述電子元器件接觸。該專利的缺點上:結構復雜,安裝拆卸不便,且不利于電子元器件散熱。
[0005]如何能夠將存儲控制器中的處理器和內存隔離,避免相互帶來的電磁干擾,確保電子元器件能夠正常工作,同時降低電子元器件的失效率已經成為業界迫切需要解決的問題。
【發明內容】
[0006]本實用新型的技術任務是針對以上不足,提供一種防止存儲控制器電磁干擾的屏蔽罩,來解決如何能夠將存儲控制器中的處理器和內存隔離,避免相互帶來的電磁干擾,確保電子元器件能夠正常工作,同時降低電子元器件的失效率的問題。
[0007]本實用新型解決其技術問題所采用的技術方案是:一種防止存儲控制器電磁干擾的屏蔽罩,該屏蔽罩為注塑一體成型的殼體結構,屏蔽罩的周邊設置有向下的翻邊,所述屏蔽罩包括依次設置的固定安裝部、屏蔽部和卡接安裝部,固定安裝部上側中部設置有凸臺一、且凸臺一向遠離屏蔽部的一側延伸,凸臺一的延伸處設置有螺紋孔;屏蔽部上側中部設置有凸臺二,凸臺二上設置有兩個處理器接口通孔;屏蔽部長度方向的兩側翻邊處設置有內存安裝槽;卡接安裝部的寬度小于屏蔽部的寬度。卡接安裝部寬度變小,確保屏蔽罩安裝拆卸方便。
[0008]作為優選,所述屏蔽部的兩側靠近卡接安裝部的位置設置有凹槽,凹槽內設置有加強筋。
[0009]更優地,所述卡接安裝部呈“凸”字形。
[0010]本實用新型的一種防止存儲控制器電磁干擾的屏蔽罩和現有技術相比,具有以下有益效果:
[0011]1、本實用新型能夠解決存儲控制器設計中,處理器和內存等電子元器件集中放置,造成相互電磁干擾,導致電子元器件無法正常工作,失效率高的問題,通過屏蔽罩的屏蔽部將處理器和內存隔離開,防止二者之間的相互影響,確保電子元器件都能夠正常工作;
[0012]2、通過設置塑料透明屏蔽罩,不僅實現了處理器和內存的隔離,有效防止了電磁干擾,而且提高了存儲控制器的整潔度和美觀度;
[0013]3、屏蔽罩的固定安裝部通過螺釘固定連接,屏蔽部通過兩側的翻邊卡接連接,卡接安裝部通過周邊的翻邊卡接配合,故屏蔽罩安裝拆卸方便;
[0014]由此可見,本實用新型具有設計合理、結構簡單、易于加工、體積小、使用方便、一物多用等特點,因而,具有很好的推廣使用價值。
【附圖說明】
[0015]下面結合附圖對本實用新型進一步說明。
[0016]附圖1為一種防止存儲控制器電磁干擾的屏蔽罩的結構示意圖。
[0017]圖中:1、翻邊,2、內存安裝槽,3、固定安裝部,4、屏蔽部,5、卡接安裝部,6、凸臺一,
7、螺紋孔,8、凸臺二,9、處理器接口通孔,10、凹槽,11、加強筋。
【具體實施方式】
[0018]下面結合附圖和具體實施例對本實用新型作進一步說明。
[0019]本實用新型中,在未作相反說明的情況下,使用的方位詞如“上、下、左、右”通常是指參考附圖所示的上、下、左、右;“內、外”是指相對于各部件本身的輪廓的內、外。
[0020]實施例1:
[0021]如附圖1所示,本實用新型的一種防止存儲控制器電磁干擾的屏蔽罩,其結構為:該屏蔽罩為注塑一體成型的殼體結構,屏蔽罩的周邊設置有向下的翻邊1,屏蔽罩包括依次設置的固定安裝部3、屏蔽部4和卡接安裝部5,固定安裝部3上側中部位置設置有凸臺一6、且凸臺一 6向遠離屏蔽部4的一側延伸,凸臺一 6的延伸處設置有螺紋孔7,螺紋孔7內安裝螺釘,用于將固定安裝部3固定。屏蔽部4上側中部設置有凸臺二8,凸臺二8上設置有兩個處理器接口通孔9,處理器接口通孔9的下方安裝處理器,通過處理器接口通孔9實現處理器與外部的連接;屏蔽部4長度方向的兩側翻邊I處設置有內存安裝槽2,內存安裝槽2的下方安裝內存,通過屏蔽部4將處理器與內存隔離,避免了電磁干擾。卡接安裝部5的寬度小于屏蔽部4的寬度。屏蔽部4的兩側靠近卡接安裝部5的位置設置有凹槽10,凹槽10內設置有加強筋
11。卡接安裝部5呈“凸”字形。
[0022]具體工作過程:首先,將處理器與屏蔽部4上開設的處理器接口通孔9對準,同時將翻邊I處的內存安裝槽2與內存條對準,并將屏蔽罩安裝到存儲控制器上,在確保處理器與處理器接口通孔9以及內存條與內存安裝槽2安裝位置準確的前提下,將兩側翻邊I卡接好;然后,進一步調整,確保卡接安裝部5卡接良好;最后,將螺紋孔7內安裝螺釘,將屏蔽罩固定到存儲控制器上即可。
[0023]通過上面【具體實施方式】,所述技術領域的技術人員可容易的實現本實用新型。但是應當理解,本實用新型并不限于上述的【具體實施方式】。在公開的實施方式的基礎上,所述技術領域的技術人員可任意組合不同的技術特征,從而實現不同的技術方案。
[0024]除說明書所述的技術特征外,均為本專業技術人員的已知技術。
【主權項】
1.一種防止存儲控制器電磁干擾的屏蔽罩,其特征在于:該屏蔽罩為注塑一體成型的殼體結構,屏蔽罩的周邊設置有向下的翻邊,所述屏蔽罩包括依次設置的固定安裝部、屏蔽部和卡接安裝部,固定安裝部上側中部設置有凸臺一、且凸臺一向遠離屏蔽部的一側延伸,凸臺一的延伸處設置有螺紋孔;屏蔽部上側中部設置有凸臺二,凸臺二上設置有兩個處理器接口通孔;屏蔽部長度方向的兩側翻邊處設置有內存安裝槽;卡接安裝部的寬度小于屏蔽部的寬度。2.根據權利要求1所述的一種防止存儲控制器電磁干擾的屏蔽罩,其特征在于:所述屏蔽部的兩側靠近卡接安裝部的位置設置有凹槽,凹槽內設置有加強筋。3.根據權利要求1或2所述的一種防止存儲控制器電磁干擾的屏蔽罩,其特征在于:所述卡接安裝部呈“凸”字形。
【專利摘要】本實用新型公開了一種防止存儲控制器電磁干擾的屏蔽罩,屬于屏蔽罩,本實用新型要解決的技術問題為如何能夠將存儲控制器中的處理器和內存隔離,避免相互帶來的電磁干擾,確保電子元器件能夠正常工作,同時降低電子元器件的失效率。技術方案為:該屏蔽罩為注塑一體成型的殼體結構,屏蔽罩的周邊設置有向下的翻邊,所述屏蔽罩包括依次設置的固定安裝部、屏蔽部和卡接安裝部,固定安裝部上側中部設置有凸臺一、且凸臺一向遠離屏蔽部的一側延伸,凸臺一的延伸處設置有螺紋孔;屏蔽部上側中部設置有凸臺二,凸臺二上設置有兩個處理器接口通孔;屏蔽部長度方向的兩側翻邊處設置有內存安裝槽;卡接安裝部的寬度小于屏蔽部的寬度。
【IPC分類】H05K9/00
【公開號】CN205266130
【申請號】CN201620011203
【發明人】唐遠琳
【申請人】浪潮電子信息產業股份有限公司
【公開日】2016年5月25日
【申請日】2016年1月7日