一種非交疊時鐘信號產生電路的制作方法
【技術領域】
[0001] 本實用新型設及信號產生電路,特別設及一種多相非交疊時鐘信號產生電路。
【背景技術】
[0002] 在開關電容和電荷累等電路中,一個必不可少的單元是非交疊時鐘信號產生電 路。非交疊時鐘信號產生電路的功能是產生互相不交疊的時鐘信號,避免時鐘信號控制的 開關同時開啟,也由于一相時鐘較另一相提前關斷,減少了開關的電荷注入效應的影響。目 前的非交疊時鐘信號產生電路存在結構相對復雜、功耗較高、占用面積大、可靠性低等缺 陷。 【實用新型內容】
[0003] 本實用新型為解決上述問題提出了一種多相非交疊時鐘信號產生電路,該電路相 較傳統非交疊時鐘信號產生電路具有結構簡單、功耗低、占用面積小、可靠性高和可編程等 特點。
[0004] 本實用新型提出的一種兩相非交疊時鐘信號產生電路,該電路包括延時單元D、與 非口G1、非口G2W及或非口G3,其中主時鐘信號CLKIN經過延時單元D生成延時時鐘信號 CLKIN',延時時鐘信號CLKIN'和主時鐘信號CLKIN輸入到與非口G1的輸入端,與非口G1的 輸出端連接到非口G2的輸入端,非口G2的輸出信號即為第一時鐘信號CLKOUT1 ;延時時鐘 信號CLKIN'和主時鐘信號輸入到或非口G3的輸入端,或非口G3的輸出信號即為第二時鐘 信號CLKOUT2,第一時鐘信號CLKOUT1和第二時鐘信號CLKOUT2即為兩相非交疊時鐘信號。
[0005] 優選地,上述延時單元D的延時Td可調節。
[0006] 上述延時Td通過可編程的方式來調節。
[0007] 本實用新型還提出一種四相非交疊時鐘信號產生電路,該電路包括第一延時單 元、第二延時單元、第S延時單元、與非口G1、非口G2、與非口G3、或非口G4、或非口G5和非 口G6,其中主時鐘信號CLKIN(即CLKA)經過第一延時單元生成延時時鐘信號CLKB,延時時 鐘信號CLKB經過第二延時單元生成延時時鐘信號CLKC,延時時鐘信號CLKC經過第S延時 單元生成延時時鐘信號CLKD;主時鐘信號CLKIN和延時時鐘信號CLKD輸入到與非口G1的 輸入端,與非口G1的輸出端連接到非口G2的輸入端,非nG2的輸出信號即為第一時鐘信 號CLKOUT1 ;延時時鐘信號CLKC和延時時鐘信號CLKB輸入到與非口G3的輸入端,與非口 G3的輸出信號即為第二時鐘信號CLKOUT2 ;延時時鐘信號CLKD和主時鐘信號CLKIN輸入到 或非口G4的輸入端,或非口G4的輸出信號即為第S時鐘信號CLKOUT3 ;延時時鐘信號CLKC 和延時時鐘信號CL邸輸入到或非口G5的輸入端,或非口G5的輸出端連接到非口G6的輸 入端,非nG6的輸出信號即為第四時鐘信號CLK0UT4 ;第一時鐘信號CLKOUT1、第二時鐘信 號CLKOUT2、第S時鐘信號CLKOUT3和第四時鐘信號CLK0UT4即為四相非交疊時鐘信號。 [000引優選地,上述延時單元的延時Td可調節。
[0009] 上述延時Td通過可編程的方式來調節。
[0010] 本實用新型的多相非交疊時鐘信號產生電路利用延時單元將主時鐘信號延時生 成一個延時時鐘信號,并通過與非口和或非口等器件產生多相非交疊時鐘。通過對延時單 元的延時Td進行調節,擴大了電路的應用范圍。本實用新型的電路具有結構簡單、功耗低、 占用面積小、可靠性高和可編程等特點。
【附圖說明】
[0011] 圖1為本實用新型的兩相非交疊時鐘信號產生電路示意圖。
[0012] 圖2為本實用新型的兩相非交疊時鐘信號產生電路波形圖。
[0013] 圖3為本實用新型的四相非交疊時鐘信號產生電路示意圖。
[0014] 圖4為本實用新型的四相非交疊時鐘信號產生電路波形圖。
【具體實施方式】
[0015] 本實用新型通過如下實施例進行詳細說明。但本領域技術人員了解,本實用新型 并不限于下述實施例。任何在本實用新型基礎上做出的改進和變化都在本實用新型的保護 范圍之內。
[0016] 如圖1所示,一種兩相非交疊時鐘信號產生電路,包括延時單元D、與非口G1、非 口G2W及或非口G3,其中主時鐘信號CLKIN經過延時單元D生成延時時鐘信號CLKIN', 延時時鐘信號CLKIN'和主時鐘信號CLKIN輸入到與非口G1的輸入端,與非口G1的輸出 端連接到非口G2的輸入端,非口G2的輸出信號即為第一時鐘信號CLKOUT1 ;延時時鐘信號 CLKIN'和主時鐘信號輸入到或非口G3的輸入端,或非口G3的輸出信號即為第二時鐘信號 CLKOUT2,第一時鐘信號CLKOUT1和第二時鐘信號CLKOUT2即為兩相非交疊時鐘信號。
[0017] 其中上述延時單元D的延時Td可為固定延時,也可為可調節延時。
[0018] 通過可編程的方式調節上述延時Td。
[0019] 下面結合圖2所示的波形圖對圖1所示的電路圖進行具體描述。
[0020]1)主時鐘信號CLKIN經過延時單元D生成延時時鐘信號CLKIN',信號波形見圖2。 Td為延時單元的延時。
[0021] 2)延時時鐘信號CLKIN'和主時鐘信號CLKIN經過與非口G1和非口G2產生時鐘 信號CLKOUT1。當二輸入與非口的兩個輸入都為1時,輸出為0 ;當兩個輸入都為0時,輸出 為1 ;當輸入分別為0和1時,與非口的輸出為1,與非口的真值表如表1所示。因此時鐘信 號CLKOUT1的波形如圖2所示。
[00巧表1
[0023]
【主權項】
1. 一種兩相非交疊時鐘信號產生電路,其特征在于,該電路包括延時單元D、與非門 Gl、非門G2以及或非門G3,其中主時鐘信號CLKIN經過延時單元D生成延時時鐘信號 CLKIN',延時時鐘信號CLKIN'和主時鐘信號CLKIN輸入到與非門Gl的輸入端,與非門Gl 的輸出端輸入到非門G2,非門G2的輸出信號即為第一時鐘信號CLK0UT1 ;延時時鐘信號 CLKIN'和主時鐘信號輸入到或非門G3的輸入端,或非門G3的輸出信號即為第二時鐘信號 CLK0UT2,第一時鐘信號CLK0UT1和第二時鐘信號CLK0UT2即為兩相非交疊時鐘。
2. 如權利要求1所述的電路,其特征在于,上述延時單元D的延時Td可調節。
3. 如權利要求2所述的電路,其特征在于,通過可編程的方式調節上述延時TcL
4. 一種四相非交疊時鐘信號產生電路,該電路包括第一延時單元、第二延時單元、第三 延時單元、與非門G1、非門G2、與非門G3、或非門G4、或非門G5和非門G6,其中主時鐘信號 CLKIN(即CLKA)經過第一延時單元生成延時時鐘信號CLKB,延時時鐘信號CLKB經過第二 延時單元生成延時時鐘信號CLKC,延時時鐘信號CLKC經過第三延時單元生成延時時鐘信 號CLKD;主時鐘信號CLKIN和延時時鐘信號CLKD輸入到與非門Gl的輸入端,與非門Gl的 輸出端連接到非門G2的輸入端,非門G2的輸出信號即為第一時鐘信號CLK0UT1 ;延時時鐘 信號CLKC和延時時鐘信號CLKB輸入到與非門G3的輸入端,與非門G3的輸出信號即為第二 時鐘信號CLK0UT2 ;延時時鐘信號CLKD和主時鐘信號CLKIN輸入到或非門G4的輸入端,或 非門G4的輸出信號即為第三時鐘信號CLK0UT3 ;延時時鐘信號CLKC和延時時鐘信號CLKB 輸入到或非門G5的輸入端,或非門G5的輸出端連接到非門G6的輸入端,非門G6的輸出信 號即為第四時鐘信號CLK0UT4 ;第一時鐘信號CLK0UT1、第二時鐘信號CLK0UT2、第三時鐘信 號CLK0UT3和第四時鐘信號CLK0UT4即為四相非交疊時鐘信號。
5. 如權利要求4所述的電路,其特征在于,上述第一延時單元、第二延時單元、第三延 時單元的延時Td可調節。
6. 如權利要求5所述的電路,其特征在于,通過可編程的方式調節上述延時TcL
【專利摘要】本實用新型涉及一種多相非交疊時鐘信號產生電路,其利用延時單元將主時鐘信號延時生成一個延時時鐘信號,并通過與非門和或非門等器件產生多相非交疊時鐘。本實用新型的電路具有結構簡單、功耗低、占用面積小、可靠性高和可編程等特點。
【IPC分類】H03K3-02
【公開號】CN204465481
【申請號】CN201520162541
【發明人】鄭曉一, 楊澄思, 盧煜旻
【申請人】上海新微技術研發中心有限公司
【公開日】2015年7月8日
【申請日】2015年3月20日