高頻干擾過濾電路的制作方法
【專利摘要】一種高頻干擾過濾電路,包括正向充放電電路、反向充放電電路、數據選擇器。高頻干擾過濾電路由輸出脈沖通過數據選擇器控制選通正向充放電電路、反向充放電電路中的一路作為輸出脈沖。所述高頻干擾過濾電路能夠自動過濾負寬脈沖期間的正窄脈沖和正寬脈沖期間的負窄脈沖干擾,特別是能夠過濾連續的窄脈沖干擾信號;需要過濾的正窄脈沖最大寬度能夠通過改變正向電流驅動器的流出驅動電流大小或者正向抗干擾電容的大小進行調整;需要過濾的負窄脈沖最大寬度能夠通過改變反向電流驅動器的流出驅動電流大小或者反向抗干擾電容的大小進行調整。所述高頻干擾過濾電路能夠應用在數字信號電路中所有需要過濾窄脈沖干擾信號的場合。
【專利說明】
高頻干擾過濾電路
技術領域
[0001]本發明涉及一種脈沖信號處理電路,尤其是一種高頻干擾過濾電路。
【背景技術】
[0002]在數字信號電路中,經常需要對脈沖信號中的正窄脈沖和負窄脈沖進行過濾,例如,濾單個的窄干擾脈沖,過濾機械三態門的抖動脈沖,等等。目前常用的方法的采用濾波電路進行濾波,或者是用MCU采樣后進行算法處理。采用濾波電路過濾,當需要過濾的窄脈沖頻率較高時,濾波電路存在直流記憶效應,前面的窄脈沖會影響后面窄脈沖的過濾。用MCU采樣后進行算法處理時,MCU本身容易受到各種干擾影響,從而對窄脈沖的過濾造成影響。
【發明內容】
[0003]為了解決現有數字脈沖信號電路中窄脈沖過濾所存在的問題,本發明提供了一種高頻干擾過濾電路,包括正向充放電電路、反向充放電電路、數據選擇器。
[0004]所述高頻干擾過濾電路的輸入脈沖從輸入脈沖端輸入,輸出脈沖從輸出脈沖端輸出。
[0005]所述正向充放電電路和反向充放電電路的輸入端連接至輸入脈沖端。
[0006]所述數據選擇器為二選一數據選擇器;所述數據選擇器的二個數據輸入端分別連接至正向充放電電路、反向充放電電路的輸出端。
[0007]所述數據選擇器的數據輸出端為輸出脈沖端;所述數據選擇器由輸出脈沖進行數據選擇控制。
[0008]所述正向充放電電路包括正向電流驅動器、正向抗干擾電容、正向抗干擾施密特電路;所述正向電流驅動器的輸入端為正向充放電電路輸入端,輸出連接至正向抗干擾施密特電路輸入端;所述正向抗干擾電容的一端連接至正向抗干擾施密特電路輸入端,另外一端連接至高頻干擾過濾電路的公共地或者是正向抗干擾施密特電路的供電電源。
[0009 ]所述反向充放電電路包括反向電流驅動器、反向抗干擾電容、反向抗干擾施密特電路;所述反向電流驅動器的輸入端為反向充放電電路的輸入端,輸出連接至反向抗干擾施密特電路輸入端;所述反向抗干擾電容的一端連接至反向抗干擾施密特電路輸入端,另外一端連接至高頻干擾過濾電路的公共地或者是反向抗干擾施密特電路的供電電源。
[0010]所述正向抗干擾施密特電路輸出端為正向充放電電路輸出端,反向抗干擾施密特電路輸出端為反向充放電電路輸出端。
[0011]所述正向電流驅動器輸入為高電平時,輸出端為電流驅動且流出驅動電流;所述正向電流驅動器輸入為低電平時,輸出端為電壓驅動且輸出低電平;所述反向電流驅動器輸入為低電平時,輸出端為電流驅動且流出驅動電流;所述反向電流驅動器輸入為高電平時,輸出端為電壓驅動且輸出低電平。
[0012]所述正向電流驅動器輸入為高電平時,輸出端為電流驅動且流出恒流驅動電流;所述反向電流驅動器輸入為低電平時,輸出端為電流驅動且流出恒流驅動電流。
[0013]所述數據選擇器輸出信號與正向抗干擾施密特電路輸入信號之間為同相關系時,數據選擇器輸出信號與反向抗干擾施密特電路輸入信號之間為反相關系;所述數據選擇器輸出信號與正向抗干擾施密特電路輸入信號之間為反相關系時,數據選擇器輸出信號與反向抗干擾施密特電路輸入信號之間為同相關系。
[0014]所述數據選擇器由輸出脈沖進行數據選擇控制的具體方法是,當數據選擇器輸出信號與正向抗干擾施密特電路輸入信號之間為同相關系、數據選擇器輸出信號與反向抗干擾施密特電路輸入信號之間為反相關系時,輸出脈沖的低電平控制數據選擇器選擇正向抗干擾施密特電路的輸出信號送到數據選擇器的輸出端,高電平控制數據選擇器選擇反向抗干擾施密特電路的輸出信號送到數據選擇器的輸出端;當數據選擇器輸出信號與正向抗干擾施密特電路輸入信號之間為反相關系、數據選擇器輸出信號與反向抗干擾施密特電路輸入信號之間為同相關系時,輸出脈沖的低電平控制數據選擇器選擇反向抗干擾施密特電路的輸出信號送到數據選擇器的輸出端,高電平控制數據選擇器選擇正向抗干擾施密特電路的輸出信號送到數據選擇器的輸出端。
[0015]所述高頻干擾過濾電路能夠過濾的正窄脈沖寬度通過改變正向充電時間來進行控制;所述高頻干擾過濾電路能夠過濾的負窄脈沖寬度通過改變反向充電時間來進行控制。
[0016]所述正向充電時間通過改變正向電流驅動器的流出驅動電流大小或者正向抗干擾電容的大小來進行控制;所述反向充電時間通過改變反向電流驅動器的流出驅動電流大小或者反向抗干擾電容的大小來進行控制。
[0017]所述正向抗干擾施密特電路和反向抗干擾施密特電路均具有高輸入阻抗特性。
[0018]本發明的有益效果是:所述高頻干擾過濾電路允許寬度大于規定值的正脈沖和負脈沖信號通過;能夠自動過濾負寬脈沖期間的正窄脈沖,特別是能夠快速恢復過濾能力過濾連續的正窄脈沖干擾信號;所述高頻干擾過濾電路能夠自動過濾正寬脈沖期間的負窄脈沖,特別是能夠快速恢復過濾能力過濾連續的負窄脈沖干擾信號;需要過濾的正窄脈沖最大寬度能夠通過改變正向電流驅動器的流出驅動電流大小或者正向抗干擾電容的大小進行調整;需要過濾的負窄脈沖最大寬度能夠通過改變反向電流驅動器的流出驅動電流大小或者反向抗干擾電容的大小進行調整;所述高頻干擾過濾電路能夠應用在數字信號電路中所有需要過濾窄脈沖干擾信號的場合。
【附圖說明】
[0019]圖1為高頻干擾過濾電路實施例;
[0020]圖2為高頻干擾過濾電路實施例的波形;
[0021]圖3為正向電流驅動器和反向電流驅動器實施例1電路;
[0022]圖4為正向電流驅動器和反向電流驅動器實施例2電路;
[0023]圖5為正向電流驅動器和反向電流驅動器實施例3電路。
【具體實施方式】
[0024]以下結合附圖對本發明作進一步說明。
[0025]如圖1所示為高頻干擾過濾電路實施例。實施例中,正向電流驅動器、正向抗干擾電容、正向抗干擾施密特電路分別為電流驅動器Ul 1、電容Cl 1、施密特電路Fl I,組成了正向充放電電路;反向電流驅動器、反向抗干擾電容、反向抗干擾施密特電路分別為電流驅動器U21、電容C21、施密特電路F21,組成了反向充放電電路。電容C11的一端接施密特電路F11的輸入端,另外一端連接至公共地;電容C21的一端接施密特電路F21的輸入端,另外一端連接至公共地。Pl為輸入脈沖端,P2為輸出脈沖端。
[0026]實施例中,數據選擇器Tll為二選一數據選擇器,二個數據輸入信號與輸出信號之間都是同相關系,施密特電路Fl 1、施密特電路F21則分別為同相施密特電路和反相施密特電路,因此,數據選擇器Tll輸出與施密特電路Fll輸入信號之間為同相關系,數據選擇器Tll輸出與施密特電路F21輸入信號之間為反相關系。數據選擇器Tll的功能為:當選擇控制端A = O時,輸出Y = Dl ;當選擇控制端A=I時,輸出Y = D2。數據選擇器Tll的輸出端Y(即脈沖輸出端Ρ2)直接連接至數據選擇器Tll的選擇控制端Α,輸出脈沖Ρ2為低電平時,控制數據選擇器T11選擇施密特電路F11的輸出信號A3送到數據選擇器的輸出端Y;輸出脈沖Ρ2為高電平時,控制數據選擇器Tll選擇施密特電路F21的輸出信號Α4送到數據選擇器的輸出端Y。
[0027]圖2為高頻干擾過濾電路實施例的波形,包括輸入脈沖Pl和施密特電路Fll輸出A3、施密特電路F21輸出Α4、輸出脈沖Ρ2的波形。圖1中,當輸入脈沖PI長時間維持為低電平時,Al點為低電平,施密特電路Fll的輸出A3為低電平;當輸入脈沖Pl長時間維持為高電平時,Al點為高電平,A3為高電平。當輸入脈沖Pl從高電平變成低電平時,電流驅動器Ull的輸出Al立即變成低電平電位,A3立即從高電平變成低電平。當輸入脈沖Pl從低電平變成高電平時,Al電位因電流驅動器Ull輸出的驅動電流向電容Cll充電而上升,當充電時間達到Tl,Al電位上升達到并超過施密特電路FlI的上限門檻電壓時,A3從低電平變成高電平;當Pl的正脈沖寬度小于Tl,充電時間小于Tl,A1電位未達到施密特電路Fll的上限門檻電壓時Pl即變成低電平,Al電位立即變成低電平電位,A3維持低電平狀態。圖2中,Pl和A3的初始狀態為低電平。正窄脈沖11、正窄脈沖12的寬度均小于Tl,A1電位無法經充電達到或超過施密特電路Fll的上限門檻電壓,對A3狀態沒有影響;Pl的正脈沖13的寬度大于Tl,因此,在Pl的正脈沖13的上升沿過時間Tl后,A3從低電平變為高電平。Pl的負脈沖19的下降沿使A3從高電平變為低電平,Pl的正脈沖14的寬度大于Tl,在正脈沖14上升沿過時間Tl后,A3從低電平變為高電平。Pl的負脈沖20的下降沿使A3從高電平變為低電平,Pl的正脈沖15的寬度小于Tl,因此,正脈沖15對A3沒有影響,A3維持低電平狀態。Pl的正脈沖16的寬度大于Tl,在正脈沖16上升沿過時間Tl后,A3從低電平變為高電平。
[0028]圖1中,當輸入脈沖PI長時間維持為低電平時,A2點為高電平,施密特電路F21的輸出A4為低電平;當輸入脈沖Pl長時間維持為高電平時,A2點為低電平,A4為高電平。當輸入脈沖Pl從低電平變成高電平時,電流驅動器U21的輸出A2立即變成低電平電位,A4立即從低電平變成高電平。當輸入脈沖Pl從高電平變成低電平時,A2電位因電流驅動器U21輸出的驅動電流向電容C21充電而上升,當充電時間達到T2,A2電位上升達到施密特電路F21的上限門檻電壓時,A4從高電平變成低電平;當Pl的負脈沖寬度小于T2,充電時間小于T2,A2電位未上升達到施密特電路F21的上限門檻電壓時,Pl即變成高電平,A2立即變成低電平電位,A4維持高電平狀態。圖2中,Pl和A4的初始狀態為低電平。Pl的正脈沖11的上升沿使A4從低電平變為高電平,Pl的負脈沖17的寬度大于T2,在負脈沖17下降沿過時間T2后,A4從高電平變為低電平。Pl的正脈沖12的上升沿使A4從低電平變為高電平,Pl的負脈沖18的寬度小于T2,因此,負脈沖18對A4沒有影響,A4維持低電平狀態。負脈沖19、負脈沖20的寬度均小于T2,A2電位無法經充電達到或高于施密特電路F21的上限門檻電壓,對A4狀態沒有影響;PI的負脈沖21的寬度大于T2,因此,在Pl的負脈沖21的下降沿過時間T2后,A4從高電平變為低電平。在Pl的正脈沖16的上升沿,A4從低電平變為高電平。
[0029]施密特電路Fll的輸出A3在輸入脈沖Pl為低電平時保持低電平,在輸入脈沖Pl由低電平變為高電平后過時間Tl才變為高電平。施密特電路F21的輸出A4在輸入脈沖Pl為高電平時保持高電平,在輸入脈沖Pl由高電平變為低電平后過時間T2才變為低電平。或者說,在A3為高電平時,A4必定為高電平;在A4為低電平時,A3必定為低電平。
[0030]圖2中,A3、A4的初始狀態均為低電平,數據選擇器Tll的輸出Y為低電平,數據選擇器Tl I選擇A3作為輸出Y且在A3為低電平的期間維持。當A3在邊沿30從低電平變為高電平時,輸出Y變為高電平,數據選擇器T11選擇A4作為輸出Y,此時A4必定為高電平,維持輸出Y的高電平狀態。當A4在邊沿31從高電平變為低電平時,輸出Y變為低電平,數據選擇器T11選擇A3作為輸出Y,此時A3必定為低電平,維持輸出Y的低電平狀態。當A3在邊沿32從低電平變為高電平時,輸出Y變為高電平,數據選擇器T11選擇A4作為輸出Y,此時A4必定為高電平,維持輸出Y的高電平狀態。
[0031]高頻干擾過濾電路將PI信號中的窄脈沖11、窄脈沖12、窄脈沖19、窄脈沖20都過濾掉,而正寬脈沖13(包括正脈沖13、正脈沖14和正脈沖15,負脈沖19、負脈沖20為該正寬脈沖中的干擾脈沖)、負寬脈沖21能夠通過,使P2信號中出現相應的正寬脈沖22和負寬脈沖23。輸出脈沖P2與輸入脈沖Pl同相,而輸出的寬脈沖22上升沿比輸入的寬脈沖13上升沿滯后時間Tl,下降沿滯后時間T2。
[0032]窄脈沖11、窄脈沖12為正窄脈沖,時間TI為高頻干擾過濾電路能夠過濾的最大正窄脈沖寬度。Tl即為正向充電時間。Tl受到電流驅動器Ull的流出驅動電流大小、電流驅動器Ull的低電平電位、電容Cll大小、施密特電路Fll的上限門檻電壓共同影響。通常情況下,調整Tl的值可以通過改變電流驅動器Ull的流出驅動電流大小和電容Cll大小來進行。
[0033]窄脈沖19、窄脈沖20為負窄脈沖,時間T2為高頻干擾過濾電路能夠過濾的最大負窄脈沖寬度。T2即為反向充電時間。T2受到電流驅動器U21的流出驅動電流大小、電流驅動器U21的低電平電位、電容C21大小、施密特電路F21的上限門檻電壓共同影響。通常情況下,調整T2的值可以通過改變電流驅動器U21的流出驅動電流大小和電容C21大小來進行。
[0034]圖1中,電容ClI接公共地的一端還可以改接在施密特電路F11、施密特電路F21的供電電源端;同樣地,電容C21接公共地的一端也可以單獨或者與電容CU—起改接在施密特電路F11、施密特電路F21的供電電源端。
[0035]圖1中,施密特電路Fl1、施密特電路F21還可以同時或者單獨選擇反相施密特電路,數據選擇器Tll的輸入D1、D2與輸出Y之間還可以同時或者單獨為反相關系。當施密特電路F11、施密特電路F21同時或者單獨選擇反相施密特電路,數據選擇器Tll的輸入Dl、D2與輸出Y之間同時或者單獨為反相關系時,需要滿足下面的條件,即:當數據選擇器Tll輸出Y與施密特電路F11正向充放電電路輸入信號之間為同相關系時,數據選擇器T11輸出Y與施密特電路F21輸入信號之間為反相關系;此時Y的低電平控制選擇施密特電路Fll的輸出送到數據選擇器Tll的輸出端,Y的高電平控制選擇施密特電路F21的輸出送到數據選擇器Tll的輸出端。當數據選擇器Tll輸出Y與施密特電路Fll輸入信號之間為反相關系時,數據選擇器Tll輸出Y與施密特電路F21輸入信號之間為同相關系;此時Y的低電平控制選擇施密特電路F21的輸出送到數據選擇器Tll的輸出端,Y的高電平控制選擇施密特電路Fll的輸出送到數據選擇器Tll的輸出端。
[0036]圖3為正向電流驅動器和反向電流驅動器實施例1電路。開漏輸出同相驅動器F12、電阻Rll組成正向電流驅動器。Pl為低電平時,同相驅動器F12輸出Al為低電平;Pl為高電平時,同相驅動器Fl 2為開漏輸出,電源+VCC經電阻Rl I流出驅動電流。
[0037]開漏輸出反相驅動器F22、電阻R21組成反向電流驅動器。Pl為高電平時,反相驅動器F22輸出A2為低電平;Pl為低電平時,反相驅動器F22為開漏輸出,電源+VCC經電阻R21流出驅動電流。
[0038]同相驅動器F12、反相驅動器F22可以選擇各種集電極開路、漏極開路的集成電路。
[0039]圖4為正向電流驅動器和反向電流驅動器實施例2電路。三極管V21、電阻R22、電阻R23組成反向電流驅動器,Pl為高電平時,三極管V21飽和導通,反向電流驅動器輸出A2為低電平;PI為低電平時,三極管V21截止,電源+VCC經電阻R22流出驅動電流。
[0040]三極管VI1、三極管V12、電阻R12、電阻R13、電阻R14組成正向電流驅動器,Pl為低電平時,三極管V12截止,三極管Vll飽和導通,正向電流驅動器輸出Al為低電平;Pl為高電平時,三極管V12飽和導通,三極管Vll截止,電源+VCC經電阻R12流出驅動電流。圖4中的三極管V12、電阻R14組成的反相電路也可以用其他反相器來替代。
[0041]圖4中,正向電流驅動器和反向電流驅動器提供的流出驅動電流均不是恒定大小的驅動電流。
[0042]圖5為正向電流驅動器和反向電流驅動器實施例3電路。三極管V25、三極管V26、穩壓管D25、電阻R25、電阻R26組成反向電流驅動器,其中,三極管V26、穩壓管D25、電阻R25組成反向恒流電路。Pl為高電平時,三極管V25飽和導通,反向電流驅動器輸出A2為低電平;Pl為低電平時,三極管V25截止,電源+VCC經三極管V26流出恒流驅動電流。
[0043]三極管V15、三極管V16、三極管V17、穩壓管D15、電阻R15、電阻R16、電阻R17組成正向電流驅動器,其中,三極管V16、穩壓管D15、電阻R15組成正向恒流電路。Pl為低電平時,三極管V17截止,三極管V15飽和導通,正向電流驅動器輸出Al為低電平;Pl為高電平時,三極管V17飽和導通,三極管V15截止,電源+VCC經三極管V16流出恒流驅動電流。圖5中的三極管V17、電阻R17組成的反相電路也可以用其他反相器來替代。
[0044]所述正向抗干擾施密特電路、反向抗干擾施密特電路均為施密特電路,輸入信號為電容上的電壓,因此,要求施密特電路具有高輸入阻抗特性。施密特電路可以選擇具有高輸入阻抗特性的CMOS施密特反相器⑶40106、74HC14,或者是選擇具有高輸入阻抗特性的CMOS施密特與非門CD4093、74HC24等器件。CMOS施密特反相器或者CMOS施密特與非門的上限門檻電壓為與器件相關的固定值。用施密特反相器或者施密特與非門構成同相施密特電路,需要在施密特反相器或者施密特與非門后面增加一級反相器。
[0045]施密特電路還可以選擇采用運算放大器來構成,采用運算放大器來構成施密特電路可以靈活地改變上限門檻電壓、下限門檻電壓。同樣地,采用運算放大器來構成施密特電路時,需要采用具有高輸入阻抗特性的結構與電路。
[0046]數據選擇器可以選擇74HC151、74HC152、74HC153、CD4512、CD4539等器件構成二選一數據選擇器,也可以用門電路構成二選一數據選擇器。
【主權項】
1.一種高頻干擾過濾電路,其特征在于: 包括正向充放電電路、反向充放電電路、數據選擇器; 所述高頻干擾過濾電路的輸入脈沖從輸入脈沖端輸入,輸出脈沖從輸出脈沖端輸出; 所述正向充放電電路和反向充放電電路的輸入端連接至輸入脈沖端; 所述數據選擇器為二選一數據選擇器;所述數據選擇器的二個數據輸入端分別連接至正向充放電電路、反向充放電電路的輸出端; 所述數據選擇器的數據輸出端為輸出脈沖端;所述數據選擇器由輸出脈沖進行數據選擇控制。2.根據權利要求1所述的高頻干擾過濾電路,其特征在于:所述正向充放電電路包括正向電流驅動器、正向抗干擾電容、正向抗干擾施密特電路;所述正向電流驅動器的輸入端為正向充放電電路輸入端,輸出連接至正向抗干擾施密特電路輸入端;所述正向抗干擾電容的一端連接至正向抗干擾施密特電路輸入端,另外一端連接至高頻干擾過濾電路的公共地或者是正向抗干擾施密特電路的供電電源; 所述反向充放電電路包括反向電流驅動器、反向抗干擾電容、反向抗干擾施密特電路;所述反向電流驅動器的輸入端為反向充放電電路的輸入端,輸出連接至反向抗干擾施密特電路輸入端;所述反向抗干擾電容的一端連接至反向抗干擾施密特電路輸入端,另外一端連接至高頻干擾過濾電路的公共地或者是反向抗干擾施密特電路的供電電源; 所述正向抗干擾施密特電路輸出端為正向充放電電路輸出端,反向抗干擾施密特電路輸出端為反向充放電電路輸出端。3.根據權利要求2所述的高頻干擾過濾電路,其特征在于:所述正向電流驅動器輸入為高電平時,輸出端為電流驅動且流出驅動電流;所述正向電流驅動器輸入為低電平時,輸出端為電壓驅動且輸出低電平;所述反向電流驅動器輸入為低電平時,輸出端為電流驅動且流出驅動電流;所述反向電流驅動器輸入為高電平時,輸出端為電壓驅動且輸出低電平。4.根據權利要求3所述的高頻干擾過濾電路,其特征在于:所述正向電流驅動器輸入為高電平時,輸出端為電流驅動且流出恒流驅動電流;所述反向電流驅動器輸入為低電平時,輸出端為電流驅動且流出恒流驅動電流。5.根據權利要求2所述的高頻干擾過濾電路,其特征在于:所述數據選擇器輸出信號與正向抗干擾施密特電路輸入信號之間為同相關系時,數據選擇器輸出信號與反向抗干擾施密特電路輸入信號之間為反相關系;所述數據選擇器輸出信號與正向抗干擾施密特電路輸入信號之間為反相關系時,數據選擇器輸出信號與反向抗干擾施密特電路輸入信號之間為同相關系。6.根據權利要求5所述的高頻干擾過濾電路,其特征在于:所述數據選擇器由輸出脈沖進行數據選擇控制的具體方法是,當數據選擇器輸出信號與正向抗干擾施密特電路輸入信號之間為同相關系、數據選擇器輸出信號與反向抗干擾施密特電路輸入信號之間為反相關系時,輸出脈沖的低電平控制數據選擇器選擇正向抗干擾施密特電路的輸出信號送到數據選擇器的輸出端,高電平控制數據選擇器選擇反向抗干擾施密特電路的輸出信號送到數據選擇器的輸出端;當數據選擇器輸出信號與正向抗干擾施密特電路輸入信號之間為反相關系、數據選擇器輸出信號與反向抗干擾施密特電路輸入信號之間為同相關系時,輸出脈沖的低電平控制數據選擇器選擇反向抗干擾施密特電路的輸出信號送到數據選擇器的輸出端,高電平控制數據選擇器選擇正向抗干擾施密特電路的輸出信號送到數據選擇器的輸出端。7.根據權利要求2— 5中任一項所述的高頻干擾過濾電路,其特征在于:能夠過濾的正窄脈沖寬度通過改變正向充電時間來進行控制,能夠過濾的負窄脈沖寬度通過改變反向充電時間來進行控制。8.根據權利要求7所述的高頻干擾過濾電路,其特征在于:所述正向充電時間通過改變正向電流驅動器的流出驅動電流大小或者正向抗干擾電容的大小來進行控制;所述反向充電時間通過改變反向電流驅動器的流出驅動電流大小或者反向抗干擾電容的大小來進行控制。9.根據權利要求7所述的高頻干擾過濾電路,其特征在于:所述正向抗干擾施密特電路和反向抗干擾施密特電路均具有高輸入阻抗特性。
【文檔編號】H03K5/1252GK106067788SQ201610421360
【公開日】2016年11月2日
【申請日】2016年6月15日 公開號201610421360.8, CN 106067788 A, CN 106067788A, CN 201610421360, CN-A-106067788, CN106067788 A, CN106067788A, CN201610421360, CN201610421360.8
【發明人】凌云, 陳剛, 曾紅兵
【申請人】湖南工業大學