多路快速數據發送器及數據發送方法
【專利摘要】本發明提出了一種多路快速數據發送器及數據發送方法,使用電感對多個負載電容進行驅動或者多個負載電容之間進行驅動的方式進行數據傳輸,通過維持電感中的大電流,再通過控制電路切換控制開關來切換電流方向,用電感中的大電流對多個負載電容進行充放電,達到高速無損驅動負載電容,快速發送數據的目的。
【專利說明】
多路快速數據發送器及數據發送方法
技術領域
[0001]本發明涉及數據發送領域,尤其涉及一種多路快速數據發送器及數據發送方法。 【背景技術】
[0002]隨著節能需求的不斷提高,對電容負載的無損驅動不斷地發展。作為數據發送器, 很多場合驅動的都是電容負載,為了無損驅動電容負載,一般都采用LC振蕩的方式來實現。
[0003]現有技術中通常是利用LC(電感-負載電容)一次振蕩把負載電容驅動到高電平并維持在低阻高電平狀態,然后再LC 一次振蕩把負載電容上的能量全部回收并維持在低阻低電平狀態。該種做法雖然解決了常規方法低效的問題,但還存在驅動速率較慢、效率較低及電感較大等問題。
【發明內容】
[0004]本發明的目的在于提供一種多路快速數據發送器及數據發送方法,能夠解決無損數據發送器的速度慢的問題。
[0005] 為了實現上述目的,本發明提出了一種多路快速數據發送器,包括:
[0006]電源、電感和多個負載電容,所述負載電容的負端均接地;
[0007]電感充電電路,包括所述電源和電感,所述電感正端與所述電源正極相連,所述電感負端接地;
[0008] 維持電路,將所述電感正端和負端接同一電壓;
[0009]多路第一充電電路,每一路所述第一充電電路均連接一負載電容,所述負載電容正極與電感負端相連;
[0010] 至少一路第二充電電路,高電平的負載電容正端與電感正端相連,低電平的負載電容正端與電感負端相連;
[0011]多路第一放電電路,所述負載電容正端與所述電感正端相連;
[0012] 至少一路第二放電電路,高電平的負載電容正端與電感正端相連,低電平的負載電容正端與電感負端相連;
[0013]多個控制開關,所述控制開關分別連接在所述電感充電電路、維持電路、第一充電電路、第二充電電路、第一放電電路及第二放電電路中;
[0014]控制電路,與所述多個控制開關相連,控制所述多個控制開關的閉合和斷開,以使所述電感充電電路、維持電路、第一充電電路、第二充電電路、第一放電電路及第二放電電路導通和斷開。
[0015]進一步的,在所述的多路快速數據發送器中,所述控制電路包括電流檢測器、電壓檢測器及微處理器,微處理器輸入端接待發送信號及使能信號,并產生控制信號分別控制所述控制開關,所述電流檢測器與所述電感相連,用于檢測所述電感的電流并將電流信號反饋至所述微處理器,所述電壓檢測器均與多個所述負載電容相連,用于檢測每個負載電容的電壓并將電壓信號反饋至所述微處理器。
[0016]進一步的,在所述的多路快速數據發送器中,還包括:負載加強電路,將所述負載電容正端維持在所述電源電壓或地。
[0017]進一步的,在所述的多路快速數據發送器中,還包括:電能回收電路,將所述電感正端和電源負端接地,所述電感負端與所述電源正端相連。
[0018]進一步的,在所述的多路快速數據發送器中,還包括:能量補充電路,將所述電感正端和電源正端相連,電感負端接地,所述負載電容正端接所述電源正端或地。
[0019]進一步的,在所述的多路快速數據發送器中,每一個所述負載電容的正端均連有兩個并聯的控制開關,一個控制開關連接所述電感的正端,另一個控制開關連接電感的負端。
[0020]進一步的,在所述的多路快速數據發送器中,所述電感的正端和負端均連有兩個并聯的控制開關,所述電感正端的一個控制開關連接所述電源的正端,另一個控制開關接地,所述電感負端的一個控制開關連接所述電源的正端,另一個控制開關接地。
[0021]進一步的,在所述的多路快速數據發送器中,所述負載電容為2個,分別為第一負載電容和第二負載電容。
[0022]進一步的,在所述的多路快速數據發送器中,所述控制開關為8個,分別為第一控制開關、第二控制開關、第三控制開關、第四控制開關、第五控制開關、第六控制開關、第七控制開關及第八控制開關,所述第一控制開關第一端及第三控制開關第一端連接所述電源正端,所述第一控制開關第二端連接第二控制開關第一端、第五控制開關第一端、第七控制開關第一端和電感正端,所述第二控制開關第二端接地,所述第三控制開關第二端接第四控制開關第一端、電感負端、第六控制開關第二端和第八控制開關第二端,所述第四控制開關第二端接地,所述第五控制開關第二端接第六控制開關第一端和第一負載電容正端,所述第七控制開關第二端接第八控制開關第一端和第二負載電容正端。
[0023]進一步的,在所述的多路快速數據發送器中,所述第一充電電路導通時,所述第二控制開關閉合,所述第六控制開關閉合或第八控制開關閉合或第六控制開關和第八控制開關同時閉合,其余控制開關均斷開,使所述第一負載電容和第二負載電容正極與電感負端相連,所述電感正端接地。
[0024]進一步的,在所述的多路快速數據發送器中,所述第一充電電路導通時,所述第一控制開關閉合,所述第六控制開關閉合或第八控制開關閉合或者第六控制開關和第八控制開關同時閉合,其余控制開關均斷開,使所述第一負載電容和第二負載電容正極與電感負端相連,所述電感正端接電源。
[0025]進一步的,在所述的多路快速數據發送器中,所述第二充電電路導通時,若所述第一負載電容為高電平,第二負載電容為低電平時,則所述第五控制開關和第八控制開關閉合,其余控制開關均斷開;若所述第一負載電容為低電平,第二負載電容為高電平時,則所述第六控制開關和第七控制開關閉合,其余控制開關均斷開。
[0026]進一步的,在所述的多路快速數據發送器中,所述維持電路導通時,所述第二控制開關及第四控制開關閉合,其余控制開關均斷開,使所述電感正端和負端接地。
[0027]進一步的,在所述的多路快速數據發送器中,所述維持電路導通時,所述第一控制開關及第三控制開關閉合,其余控制開關均斷開,使所述電感正端和負端接所述電源正端。
[0028]進一步的,在所述的多路快速數據發送器中,所述維持電路導通時,所述第五控制開關和第六控制開關或者第七控制開關和第八控制開關閉合,其余控制開關均斷開,使所述電感正端和負端接所述第一負載電容或者第二負載電容的正端。
[0029]進一步的,在所述的多路快速數據發送器中,所述第一放電電路導通時,所述第四控制開關閉合,所述第五控制開關閉合或第七控制開關閉合或第五控制開關和第七控制開關同時閉合,其余控制開關均斷開,使所述電感正端接所述第一負載電容和第二負載電容的正端,所述電感的負端接地。
[0030]進一步的,在所述的多路快速數據發送器中,所述第一放電電路導通時,所述第三控制開關閉合,所述第五控制開關閉合或第七控制開關閉合或第五控制開關和第七控制開關同時閉合,其余控制開關均斷開,使所述電感正端接所述第一負載電容和第二負載電容的正端,所述電感的負端接電源的正端,所述電源的負端接地。
[0031]進一步的,在所述的多路快速數據發送器中,所述第二放電電路導通時,若所述第一負載電容為低電平,第二負載電容為高電平時,則所述第六控制開關和第七控制開關閉合;若所述第一負載電容為高電平,第二負載電容為低電平時,則所述第五控制開關和第八控制開關閉合,其余控制開關均斷開。
[0032]進一步的,在所述的多路快速數據發送器中,所述負載加強電路導通使多個負載電容加強至電源電壓時,所述第一控制開關閉合,所述第五控制開關閉合或第七控制開關閉合或第五控制開關和第七控制開關同時閉合,其余控制開關均斷開,或者使所述第三控制開關閉合,所述第六控制開關閉合或第八控制開關閉合或第六控制開關和第八控制開關同時閉合,其余控制開關均斷開。
[0033]進一步的,在所述的多路快速數據發送器中,所述負載加強電路導通使多個負載電容加強至地時,所述第二控制開關閉合,所述第五控制開關閉合或第七控制開關閉合或第五控制開關閉和第七控制開關同時閉合,其余控制開關均斷開,或者使所述第四控制開關閉合,所述第六控制開關閉合或第八控制開關閉合或第六控制開關和第八控制開關同時閉合,其余控制開關均斷開。
[0034]進一步的,在所述的多路快速數據發送器中,所述電能回收電路導通時,所述第二控制開關及第三控制開關閉合,其余控制開關均斷開。
[0035]進一步的,在所述的多路快速數據發送器中,所述能量補充電路導通時,所述第一控制開關及第四控制開關閉合,其余控制開關均斷開。
[0036]本發明還提出了一種多路快速數據發送器的數據發送方法,采用如上文所述的多路快速數據發送器進行數據發送,包括步驟:
[0037]步驟S1:當使能信號由低電平跳變為高電平時,控制電路控制控制開關使電感充電電路導通,對電感進行充電,直至所述電感電流達到預設電流值;
[0038]步驟S2:當步驟S1結束時,所述控制電路控制所述控制開關使維持電路導通,對所述電感電流進行保持;
[0039]步驟S3:待發送信號的位數與所述負載電容的個數相等,當所述待發送信號其中一位由低電平跳變為高電平時,所述控制電路控制所述控制開關使第一充電電路或第二充電電路或兩者依次導通,由所述電源或者高電平的負載電容通過所述電感對低電平的負載電容進行無損高速充電,直至所述低電平的負載電容電壓達到高電平,輸出信號;或者,當待發送信號其中一位由高電平跳變為低電平時,所述控制電路控制所述控制開關使所述第一放電電路或第二放電電路或兩者依次導通,使高電平的負載電容對地或對低電平的負載電容放電至低電平,輸出信號;
[0040]步驟S4:當步驟S3結束時,所述控制電路控制所述控制開關使所述維持電路導通,對所述電感電流進行保持。
[0041]進一步的,在所述的多路快速數據發送器的數據發送方法中,所述多路快速數據發送器包括負載加強電路;在步驟S4中,對所述電感電流進行保持的同時,所述負載加強電路導通,將達到高電平的負載電容正端加強至所述電源電壓。
[0042]進一步的,在所述的多路快速數據發送器的數據發送方法中,所述多路快速數據發送器包括負載加強電路;在步驟S4中,對所述電感電流進行保持的同時,所述負載加強電路導通,將放電至低電平的負載電容正端接地。
[0043]進一步的,在所述的多路快速數據發送器的數據發送方法中,所述多路快速數據發送器包括能量補充電路;在步驟S4中,使所述電感正端和高電平的負載電容正端接所述電源電壓正端,所述電感負端接地。
[0044]進一步的,在所述的多路快速數據發送器的數據發送方法中,所述多路快速數據發送器包括能量補充電路;在步驟S4中,使所述電感正端接所述電源電壓正端,所述電感負端和低電平的負載電容正端均接地。
[0045]進一步的,在所述的多路快速數據發送器的數據發送方法中,所述多路快速數據發送器包括電能回收電路;在步驟S4結束后,還包括步驟S5,將所述電能回收電路導通,使所述電感正端和電源負端接地,所述電感負端與所述電源正端相連,將所述電感中的電能回收至所述電源,直至所述電感中電流減小到零。
[0046]進一步的,在所述的多路快速數據發送器的數據發送方法中,在所述步驟S5結束后,還包括步驟S6,將所有控制開關斷開,將所述多路快速數據發送器關斷并高阻輸出。
[0047]與現有技術相比,本發明的有益效果主要體現在:使用電感對多個負載電容進行驅動或者多個負載電容之間進行驅動的方式進行數據傳輸,通過維持電感中的大電流,再通過控制電路切換控制開關來切換電流方向,用電感中的大電流對多個負載電容進行充放電,達到高速無損驅動負載電容,快速發送數據的目的。【附圖說明】
[0048]圖1為本發明第一實施例中多路快速數據發送器的電路結構示意圖;
[0049]圖2為本發明第一實施例中電感充電電路的電路結構示意圖;
[0050]圖3a至圖3b為本發明第一實施例中兩種第一充電電路的電路結構不意圖;
[0051]圖4a至圖4c為本發明第一實施例中三種維持電路的電路結構示意圖;
[0052]圖5a至圖5b為本發明第一實施例中兩種第一放電電路的電路結構不意圖;
[0053]圖6為本發明第一實施例中負載加強到電源電壓的電路結構示意圖;
[0054]圖7為本發明第一實施例中負載加強到地的電路結構示意圖;
[0055]圖8為本發明第一實施例中電能回收電路的電路結構示意圖;
[0056]圖9為本發明第一實施例中數據同向跳變時數據發送的時序示意圖;
[0057]圖10為本發明第二實施例中數據反向跳變且兩個負載電容容值相同時數據發送的時序不意圖;
[0058]圖11為本發明第三實施例中數據反向跳變且兩個負載電容容值不同時數據發送的時序不意圖。【具體實施方式】
[0059]下面將結合示意圖對本發明的多路快速數據發送器及數據發送方法進行更詳細的描述,其中表示了本發明的優選實施例,應該理解本領域技術人員可以修改在此描述的本發明,而仍然實現本發明的有利效果。因此,下列描述應當被理解為對于本領域技術人員的廣泛知道,而并不作為對本發明的限制。
[0060]為了清楚,不描述實際實施例的全部特征。在下列描述中,不詳細描述公知的功能和結構,因為它們會使本發明由于不必要的細節而混亂。應當認為在任何實際實施例的開發中,必須做出大量實施細節以實現開發者的特定目標,例如按照有關系統或有關商業的限制,由一個實施例改變為另一個實施例。另外,應當認為這種開發工作可能是復雜和耗費時間的,但是對于本領域技術人員來說僅僅是常規工作。
[0061]在下列段落中參照附圖以舉例方式更具體地描述本發明。根據下面說明和權利要求書,本發明的優點和特征將更清楚。需說明的是,附圖均采用非常簡化的形式且均使用非精準的比例,僅用以方便、明晰地輔助說明本發明實施例的目的。
[0062]實施例一
[0063]請參考圖1,在本實施例中,提出了一種多路快速數據發送器,包括:
[0064]電源、電感L和多個負載電容,所述負載電容的負端均接地,在本實施例中,為了方便介紹負載電容個數為2個,分別為第一負載電容C0和第二負載電容C1,兩個負載電容能夠傳輸兩位的待發送數據Din〈l: 0>,在本實施例以外的其他實施例中,負載電容的個數根據待發送數據的位數來決定;
[0065]電感充電電路,包括電源和電感L,所述電感L正端與所述電源正極相連,所述電感L負端接地,如圖2所示;
[0066]維持電路,將所述電感L正端和負端接同一電壓;
[0067]多路第一充電電路,包括所述電感L及負載電容Q (負載電容(^可以為第一負載電容C0或者第二負載電容C1,兩者均適用于該第一充電電路),所述負載電容C〇H極與所電感L負端相連,并發送輸出信號Do,例如邏輯高電平或者低電平,所述負載電容Q負端接地,在本實施例中,由于僅選擇2個負載電容,因此,第一充電電路則為2路,一路適用于所述第一負載電容C0,另一路適用于所述第二負載電容C1 ;
[0068]至少一路第二充電電路,高電平的負載電容正端與電感正端相連,低電平的負載電容正端與電感負端相連,在本實施例中,僅為一路第二充電電路,即由第一負載電容C0、 電感L和第二負載電容C1串聯組成的回路;
[0069]多路第一放電電路,所述負載電容Q負端接地,正端通過所述電感L接地,在本實施例中,所述第一放電電路為2路,一路適用于所述第一負載電容C0,另一路適用于所述第二負載電容C1 ;
[0070]至少一路第二放電電路,高電平的負載電容正端與電感負端相連,低電平的負載電容正端與電感正端相連,在本實施例中,僅為一路第二放電電路,即由第一負載電容C0、電感L和第二負載電容Cl串聯組成的回路;
[0071]多個控制開關,所述控制開關分別連接在所述電感充電電路、維持電路、第一充電電路、第二充電電路、第一放電電路及第二放電電路中;
[0072]控制電路,與所述多個控制開關相連,控制所述多個控制開關的閉合和斷開,以使所述電感充電電路、維持電路、第一充電電路、第二充電電路、第一放電電路及第二放電電路導通和斷開。
[0073]所述控制電路包括電流檢測器、電壓檢測器及微處理器,微處理器輸入端接待發送信號Din〈l,0>及使能信號EN,并產生控制信號分別控制所述控制開關,所述電流檢測器與所述電感L相連,用于檢測所述電感L的電流L并將電流I J言號反饋至所述微處理器, 所述電壓檢測器與所述第一負載電容C。和第二負載電容C1均相連,用于檢測所述第一負載電容C。和第二負載電gCl的電壓并將電壓信號反饋至所述微處理器,通過切換控制開關,用于維持電感L電流值在預設范圍內,控制電感L中的持續大電流快速、無損地對第一負載電容C。和第二負載電容C1充放電,達到快速無損地發送數據。
[0074]此外,多路快速數據發送器還包括負載加強電路、電能回收電路以及能量補充電路,所述負載加強電路用于將所述負載電容C〇H端維持在所述電源電壓或地;所述電能回收電路用于將所述電感L正端和電源負端接地,所述電感L負端與所述電源正端相連;所述能量補充電路用于將所述電感L正端和電源正端相連,電感L負端接地,所述負載電容Q正端接所述電源正端或地,所述負載電容Q負端接地。
[0075]每一個所述負載電容Q的正端均連有兩個并聯的控制開關,一個控制開關連接所述電感L的正端,另一個控制開關連接電感L的負端;所述電感L的正端和負端均連有兩個并聯的控制開關,所述電感L正端的一個控制開關連接所述電源的正端,另一個控制開關接地,所述電感L負端的一個控制開關連接所述電源的正端,另一個控制開關接地。
[0076]具體的,在本實施例中,所述控制開關為8個,分別為第一控制開關SW1、第二控制開關SW2、第三控制開關SW3、第四控制開關SW4、第五控制開關SW5、第六控制開關SW6、第七控制開關SW7及第八控制開關SW8,所述第一控制開關SW1第一端及第三控制開關SW3第一端連接所述電源正端,所述第一控制開關SW1第二端連接第二控制開關SW2第一端、第五控制開關SW5第一端、、第七控制開關SW7第一端和電感L正端,所述第二控制開關SW2第二端接地,所述第三控制開關SW3第二端接第四控制開關SW4第一端、電感L負端、第六控制開關SW6第二端和第八控制開關SW8第二端,所述第四控制開關SW4第二端接地,所述第五控制開關SW5第二端接第六控制開關SW6第一端和第一負載電容C。正端,所述第七控制開關SW7第二端接第八控制開關SW8第一端和第二負載電容Q正端。
[0077]所述第一充電電路導通時,所述第二控制開關SW2閉合,所述第六控制開關SW6閉合或第八控制開關SW8閉合或第六控制開關SW6和第八控制開關SW8同時閉合,其余控制開關斷開,當只需要對第一負載電容C。充電,無需對第二負載電容(^充電時,只需第二控制開關SW2和第六控制開關SW6閉合;當只需要對第二負載電容q充電,無需對第一負載電容C。充電時,只需第二控制開關SW2和第八控制開關SW8閉合;當需要同時對第一負載電容C。和第二負載電容C i充電時,需要同時閉合第二控制開關SW2、第六控制開關SW6和第八控制開關SW8 ;使所述第一負載電容C。或/和第二負載電容C i的正端與電感L負端相連, 所述電感L正端接地;其第一種實現方式的具體電路圖可以參考圖3a,圖3a中僅僅顯示出一個負載電容Cp實際上該負載電容Q可以為第一負載電容C。和第二負載電容c i (下同); 第二種實現方式請參考圖3b,所述第一控制開關SW1閉合,所述第六控制開關SW6閉合或第八控制開關SW8閉合或者第六控制開關SW6和第八控制開關SW8同時閉合,其余控制開關斷開,使所述第一負載電容C。或/和第二負載電容C i的正端與電感L負端相連,所述電感 L正端電源。
[0078]所述第二充電電路導通時,若所述第一負載電容C。為低電平,第二負載電容C:為高電平時,則所述第六控制開關SW6和第七控制開關SW7閉合,其余控制開關均斷開;若所述第一負載電容C。為高電平,第二負載電容C i為低電平時,則所述第五控制開關SW5和第八控制開關SW8閉合,其余控制開關均斷開,即電感L負端接高電平負載電容的正端,正端接低電平負載電容的正端,組成了同時對高電平負載電容的放電電路和低電平第二負載電容的充電電路。
[0079]所述維持電路導通時,請參考圖4a中第一種實現方式,所述第二控制開關SW2及第四控制開關SW4閉合,其余控制開關均斷開,使所述電感L正端和負端接地;請參考圖4b 中第二種實現方式,所述第一控制開關SW1及第三控制開關SW3閉合,其余控制開關均斷開,使所述電感L正端和負端接所述電源正端;請參考圖4c中第三種實現方式,所述第五控制開關SW5和第六控制開關SW6或者第七控制開關W7和第八控制開關SW8閉合,其余控制開關均斷開,使所述電感L正端和負端接所述負載電容Q的正端。
[0080]所述第一放電電路導通時,所述第四控制開關SW4閉合,所述第五控制開關SW5閉合或第七控制開關SW7或第五控制開關SW5和第七控制開關SW7同時閉合,其余控制開關斷開,使所述電感L正端接所述第一負載電容C。或/和第二負載電容C:的正端;請參考圖 5a第一種實現方式,所述電感L正端接所述負載電容Q的正端,所述電感L的負端接地;所述第三控制開關SW3閉合,所述第五控制開關SW5閉合或第七控制開關SW7閉合或第五控制開關SW5和第七控制開關SW7同時閉合,其余控制開關均斷開,使所述電感L正端接所述第一負載電容C。或/和第二負載電容C i的正端,所述電感L的負端接電源的正端,所述電源的負端接地,如圖5b所示的第二種實現方式,所述電感L正端接所述負載電容Q的正端, 所述電感L的負端接電源。
[0081]所述第二放電電路導通時,若所述第一負載電容C。為低電平,第二負載電容(^為高電平時,則所述第六控制開關SW6和第七控制開關SW7閉合;若所述第一負載電容C。為高電平,第二負載電容Q為低電平時,則所述第五制開關SW5和第八控制開關SW8閉合,其余控制開關均斷開,即所述電感L正端接第二負載電容Q正端,負端接第一負載電容C。正端,組成了同時對第一負載電容C。和第二負載電容C 1充放電的電路。
[0082]所述負載加強電路導通使所述負載電容Q加強至電源電壓時,所述第一控制開關 SW1閉合,所述第五控制開關SW5閉合或第七控制開關SW7閉合或第五控制開關SW5和第七控制開關SW7同時閉合,其余控制開關斷開,或者使所述第三控制開關SW3閉合,所述第六控制開關SW6閉合或第八控制開關SW8閉合或第六控制開關SW6和第八控制開關SW8同時閉合,其余控制開關斷開,如圖6所示;
[0083]所述負載加強電路導通使所述負載電容加強至地時,所述第二控制開關SW2閉合,所述第五控制開關SW5閉合或第七控制開關SW7閉合或第五控制開關SW5閉和第七控制開關SW7同時閉合,其余控制開關斷開,或者使所述第四控制開關SW4閉合,所述第六控制開關SW6閉合或第八控制開關SW8閉合或第六控制開關SW6和第八控制開關SW8同時閉合,其余控制開關斷開,如圖7所示;
[0084]所述電能回收電路導通時,所述第二控制開關SW2及第三控制開關SW3閉合,其余控制開關均斷開,如圖8所示。
[0085]所述能量補充電路導通時,所述第一控制開關SW1、第四控制開關SW4閉合,其余控制開關均斷開。
[0086]在本發明的另一方面還提出了一種多路快速數據發送器的數據發送方法,采用如上文所述的多路快速數據發送器進行數據發送,包括步驟:
[0087]步驟S1:當使能信號由低電平跳變為高電平時,控制電路控制控制開關使電感充電電路導通,對電感L進行充電,直至電流檢測單元檢測到所述電感電流込達到預設電流值11;
[0088]步驟S2:當步驟S1結束時,所述控制電路控制所述控制開關使維持電路導通,對所述電感電流1進行保持;
[0089]步驟S3:待發送信號Din〈l,0>的位數與所述負載電容的個數相等,當所述待發送信號Din〈l,0>其中一位由低電平跳變為高電平時,所述控制電路控制所述控制開關使第一充電電路或第二充電電路或者兩者依次導通,由所述電源或者高電平的負載電容通過所述電感對低電平的負載電容進行無損高速充電,直至所述低電平的負載電容電壓達到高電平,輸出信號Do;或者,當待發送信號其中一位由高電平跳變為低電平時,所述控制電路控制所述控制開關使所述第一放電電路或第二放電電路或者兩者依次導通,使高電平的負載電容對地或對低電平的負載電容放電至低電平,輸出信號Do ;
[0090]步驟S4:當步驟S3結束時,所述控制電路控制所述控制開關使所述維持電路導通,對所述電感電流1進行保持;
[0091]在步驟S4結束后,還包括步驟S5,將所述電能回收電路導通,使所述電感L正端和電源負端接地,所述電感L負端與所述電源正端相連,將所述電感L中的電能回收至所述電源,直至所述電感L中電流L減小到零。
[0092]在所述步驟S5結束后,還包括步驟S6,將所有控制開關斷開,將所述多路快速數據發送器關斷并高阻輸出。步驟S8階段的終點是下一個使能信號EN的上升沿到來。
[0093]本實施例的待發送信號Din為待發送的N位并行輸入數據信號Din〈N-l: 0>,輸出信號Do相應地為N位并行輸出數據信號D〇〈N-1:0>,微處理器還接收內部電流狀態信號 Istate。微處理器首先對輸入的N位并行的待發送信號Din〈N-l:0>進行區分。分為三類, 不動的k位,同向動的m位,反向動的p位,其中k+m+p = N。微處理器控制相應的k路開關不動作,控制相應的m路一起動作,控制相應的p路一起動作,達到m路與p路輸出無損地交換負載電容上的電荷,如果同向反向負載電容的負載相等,那么同向及反向負載電容上的電荷得到完全的交換,如果負載電容不相等,負載電容容值小的電荷可以得到完全地交換, 負載電容容值大的部分需要通過電感無損地充放到電源或地上即可。
[0094]下面結合圖9具體說明工作過程:待發送信號Din〈l,0>為2位,例如初始狀態為 〇〇,控制開關SW1?SW8都維持斷開狀態。整個多路快速數據發送器不工作,輸出高組態。 以下以多路快速數據發送器啟動,數據Din〈l:0>同向同時進行跳變,即從00->11->00、發送器關斷及能量回收的過程來說明各階段的工作情況:
[0095] T1階段:T1階段的起點是使能信號EN從0到1的跳變,T1階段的終點是電感電流込被充到預設電流值I1<3 T1階段完成的功能是電感電流IJJ始值的建立。具體實現, 微處理器的輸入信號使能信號EN從0變到1,同時輸入信號lstate〈l:0> = 00,微處理器控制所述電感充電電路導通。Istate〈l: 0>在本實施例里采用的是兩位,但是實際上包含但不僅限于兩位。當電感L中的電流L到達預設電流值I 4寸,電流檢測器輸出Istate〈l:0> =11 ;
[0096] T2階段:T2階段的起點是T1階段的終點,T2階段的終點是待發送信號Din〈l:0> 從00到11的跳變沿。T2階段完成的功能是電感電流L的保持。T1結束,微處理器控制維持電路導通,電流L被保持在電感L中。維持電路的實現方式請參考上文,在此不作贅述。
[0097]T3階段:T3階段的起點是T2階段的終點,T3階段的終點是第一負載電容C。和第二負載電容(^上極板電壓被充高到電源電壓VDD。T3階段完成的功能是第一負載電容C。 和第二負載電容Q的無損高速充電。T2結束,微處理器控制第一充電電路導通,電感電流込對第一負載電容C。和第二負載電容C i充電,當電壓檢測器檢測到第一負載電容C。和第二負載電容(^上極板被充電到VDD電壓時,發信號給微處理器,作為T3階段的結束標志。
[0098] T4階段:T4階段的起點是T3階段的終點,T4階段的終點是待發送信號Din〈l:0> 從11到00的跳變沿。T4階段完成的功能是,電感電流込的保持以及輸出信號Do的高電平加強。微處理器控制維持電路和負載加強電路導通,使電流L被保持在電感L中,同時第一負載電容C。和第二負載電容C:維持輸出VDD電壓值。
[0099]T5階段:T5階段的起點是T4階段的終點,T5階段的終點是第一負載電容C。和第二負載電容(^上極板放電到低電平。T5階段完成的功能是第一負載電容C。和第二負載電容心無損高速放電。微處理器控制第一放電電路導通導通,第一負載電容C。和第二負載電容Q經電感電流放電,當電壓檢測器檢測到第一負載電容C。和第二負載電容C 上極板被放電到低電平時,發信號給微處理器,作為T5階段的結束標志。
[0100]T6階段:T6階段的起點是T5階段的終點,T6階段的終點是使能信號EN從高電平至IJ低電平的跳變沿。T6階段完成的功能是,電感電流込的保持以及輸出信號Do的低電平加強。微處理器控制維持電路和負載加強電路導通,電流L被保持在電感L中,同時第一負載電容C。和第二負載電容C i維持輸出低電平的電壓值。[〇1〇1] T7階段:T7階段的起點是T6階段的終點,T7階段的終點是電感L中電流V變為 0。T7階段完成的功能是回收電感L中電流L的能量到電源。微處理器控制維電能回收電路導通,電感電流I在反向電壓的作用下,逐漸減小到零,電流檢測器輸出lstate〈l:0> = 〇〇,作為T7階段結束的標志。
[0102] T8階段:T8階段的起點是T7階段的終點,T8階段的終點是下一個使能信號EN的上升沿。T8階段完成的功能是發送器完全關斷及高阻輸出。實現方式,所有控制開關斷開。
[0103]此外,在整個過程中,由于寄生電阻的存在,電感L中的電流L一直處于消耗狀態,因此,需要進行補充能量。T4階段是電流IJ呆持及高電平加強,T6階段是電流I J呆持及低電平加強。在能量補充階段,可以在T4階段把電路配置成能量補充電流及高電平加強, T6階段可以配置成能量補充電流及低電平加強。具體做法:在T4階段時,控制開關SW1、SW4 導通,其他都關斷,使能量補充電路導通,所述電感L正端和第一負載電容C。和第二負載電容Q正端接所述電源電壓正端,所述電感L負端和負載電容Q負端接地;在T6階段時,控制開關SW1、SW4導通,其他都關斷,使所述電感L正端接所述電源電壓正端,所述電感L負端、第一負載電容C。和第二負載電容C i正端和負端均接地。
[0104]每次進入T4階段及T6階段之前,觀察電流檢測器輸出,當電流^低至某一預設值 12時,電流檢測器輸出lstate〈l:0> = 10,進入能量補充階段,T4階段及T6階段被配成能量補充電流及加強,直到電感電流L大于某一較高預設電流值I i后,T4階段及T6階段被配置成電流保持及加強。
[0105]本實施例說明了快速、無損發送一個00及發送一個11的過程,也可以拓展到發送任意N個00及M個11的情況,其中N和M為任意大于0的自然數。此外,還可以是先發送 11再發送00,此時只需要將T3階段和T5階段步驟對換即可。
[0106]另外,本實施例中是兩路驅動,即兩個負載電容,若一路驅動,一路不驅動的情況, 不驅動的一路微處理器控制相應開關不動,驅動的一路按照上述步驟進行單路驅動即可, 不展開說明。
[0107]實施例二
[0108]在本實施例中,多路快速數據發送器與實施例一相同,不做贅述,不同的是發送數據的方式,請參考圖10,本實施例中兩路負載電容同時反向跳變,且兩路驅動的負載電容相等,即第一負載電容C。和第二負載電容(^負載相等,(:。=Ci。以下以多路快速數據發送器啟動,待發送數據Din〈l:0>從10->01->10、發送器關斷、能量回收的過程來說明各階段的工作情況。
[0109] T1階段:T1階段的起點是使能信號EN從0到1的跳變,T1階段的終點是電感電流込被充到預設電流值I1<3 T1階段完成的功能是電感電流IJJ始值的建立。具體實現, 微處理器的輸入信號使能信號EN從0變到1,同時輸入信號lstate〈l:0> = 00,微處理器控制所述電感充電電路導通。Istate〈l: 0>在本實施例里采用的是兩位,但是實際上包含但不僅限于兩位。當電感L中的電流L到達預設電流值I 4寸,電流檢測器輸出Istate〈l:0> =11 ;在此過程Do〈0>及Do〈l>分別被加強電路加強到地及電源電壓,此點本領域技術人員理應知曉,在此不作介紹。
[0110]T2階段:T2階段的起點是T1階段的終點,T2階段的終點是待發送信號Din〈l:0> 從10到01的跳變沿。T2階段完成的功能是電感電流^的保持。T1結束,微處理器控制維持電路導通,電流L被保持在電感L中。維持電路的實現方式請參考實施例一,在此不作贅述。
[0111]T3階段:T3階段的起點是T2階段的終點,T3階段的終點是第一負載電容C。上極板電壓被充高到電源電壓VDD同時第二負載電容Q上極板電壓被放電到地。T3階段完成的功能是第一負載電容C。和第二負載電容C i的無損高速充放電。T2結束,微處理器控制第二充電電路導通,第二負載電容(^通過電感L對第一負載電容C。充電,當電壓檢測器檢測到第一負載電容C。上極板被充電到VDD電壓且第二負載電容C i上極板被放電至地時,發信號給微處理器,作為T3階段的結束標志。
[0112]T4階段:T4階段的起點是T3階段的終點,T4階段的終點是待發送信號Din〈l:0> 從01到10的跳變沿。T4階段完成的功能是,電感電流込的保持以及輸出信號Do的電平加強。微處理器控制維持電路和負載加強電路導通,使電流込被保持在電感L中,同時輸出信號D〇〈1:0>被加強電路加強到低阻的01。
[0113]T5階段:T5階段的起點是T4階段的終點,T5階段的終點是第一負載電容C。上極板放電到低電平電壓同時第二負載電容Q上極板充電到VDD。T5階段完成的功能是第一負載電容C。和第二負載電容C i無損高速放電。微處理器控制第二放電電路導通,高電平的第一負載電容C。正端與電感L的負端相連,低電平的第二負載電容C i正端與電感L的正端相連,當電壓檢測器檢測到第一負載電容C。上極板被放電到低電平同時第二負載電容(^的上極板被充電到電源電壓VDD時,發信號給微處理器,作為T5階段的結束標志。
[0114] T6階段:T6階段的起點是T5階段的終點,T6階段的終點是使能信號EN從高電平到低電平的跳變沿。T6階段完成的功能是,電感電流L的保持以及輸出信號D〇〈1:0>的電平加強。微處理器控制維持電路和負載加強電路導通,電流L被保持在電感L中,同時輸出信號D〇〈1:0>電壓被加強到低阻的10。
[0115]T7階段:T7階段的起點是T6階段的終點,T7階段的終點是電感L中電流V變為 0。T7階段完成的功能是回收電感L中電流L的能量到電源。微處理器控制維電能回收電路導通,電感電流I在反向電壓的作用下,逐漸減小到零,電流檢測器輸出lstate〈l:0> = 〇〇,作為T7階段結束的標志。
[0116]T8階段:T8階段的起點是T7階段的終點,T8階段的終點是下一個使能信號EN的上升沿。T8階段完成的功能是發送器完全關斷及高阻輸出。實現方式,所有控制開關斷開。
[0117]在本實施例中的能量補充階段也與實施例一的相同,在此不作贅述。
[0118]實施例三
[0119]在本實施例中,多路快速數據發送器與實施例一相同,不做贅述,不同的是發送數據的方式,請參考圖11,本實施例中兩路負載電容同時反向跳變,但兩路驅動的負載電容不相等,即第一負載電容C。和第二負載電容(^負載不等,例如C。〉Ci。以下以多路快速數據發送器啟動,待發送數據Din〈l:0>從10->01->10、發送器關斷、能量回收的過程來說明各階段的工作情況。
[0120]其中,T1階段和T2階段均與實施例二相同,具體可以參考上述實施例,在此不作贅述。
[0121]T3階段:T3階段的起點是T2階段的終點,第一負載電容C。上極板電壓被充高到電源電壓VDD同時第二負載電容Q上極板電壓被放電到地。T3階段完成的功能是第一負載電容C。和第二負載電容C i的無損高速充放電。T2結束,微處理器控制第二充電電路導通,第二負載電容(^通過電感L對第一負載電容C。充電,但由于第二負載電容(^的容值小于第一負載電容C。的容值,因此,當第二負載電容q的電壓放至低電平時,第一負載電容C。還未達到高電平,此時,可以通過微處理器控制第二充電電路斷開,將第一充電電路導通,使電感L 或電源對所述第一負載電容C。進行充電,直至電壓檢測器檢測到第一負載電容C。上極板充電到電源電壓;或者微處理器在控制第二充電電路斷開時,控制第七控制開關SW7斷開,同時第二控制開關SW2閉合,使第一負載電容C。通過電感L從地抽電荷,直至電壓檢測器檢測到第一負載電容C。上極板充電到電源電壓,微處理器斷開第六控制開關SW6。
[0122]T4階段:T4階段的起點是T3階段的終點,T4階段的終點是待發送信號Din〈l:0> 從01到10的跳變沿。T4階段完成的功能是,電感電流込的保持以及輸出信號Do的電平加強。微處理器控制維持電路和負載加強電路導通,使電流込被保持在電感L中,同時輸出信號D〇〈1:0>被加強電路加強到低阻的01。
[0123]T5階段:T5階段的起點是T4階段的終點,T5階段的終點是第一負載電容C。上極板放電到低電平電壓同時第二負載電容Q上極板充電到VDD。微處理器控制第二放電電路導通,高電平的第一負載電容C。正端與電感L的負端相連,低電平的第二負載電容q正端與電感L的正端相連,組成了第二放電電路。由于第一負載電容C。的容值大于第二負載電容Q的容值,因此,當第二負載電容C i上極板被充電到電源電壓VDD時,第一負載電容C。還存在一定的電荷殘留,因此,此時微處理器可以使第一放電電路導通,將第一負載電容C。內殘留的電荷釋放掉,直至檢測到第一負載電容C。的電壓為低電平為止;或者,微處理器斷開第八控制開關SW8,同時閉合開關第四控制開關SW4,使第一負載電容C。上極板經電感L到地被繼續放電,當電壓檢測器檢測到第一負載電容C。上極板被放電到地電平時,微處理器斷開第五控制開關SW5。
[0124]T6階段至第8階段以及能量補充均與實施例二相同,在此不作贅述。
[0125]需要指出的是,兩路待發送信號Din〈l:0>可以是任意組合,在任意組合中,如果是信號同向變換,參照實施例一;如果是信號反向變化,且兩個負載電容相等,參照實施例二;如果是信號反向變化,兩個負載電容不等,參照實施例三;如果是一個變化,另一個不變化,直接由微處理器進行單路的切換即可。
[0126]當待發送信號Din有N路,N大于等于3時,首先對N路進行區分,如果N路數據都相同,且同時同向跳變,那么可以參照實施例一。當N路中的k路不變,m路正跳變,p路負跳變時,k路的負載電容正端接的兩個并聯的控制開關不動,m路看成上述實施例中兩路中的一路,n路看成上述實施例中兩路中的另一路即可。
[0127]綜上,在本發明實施例提供的多路快速數據發送器及數據發送方法中,使用電感對多個負載電容進行驅動或者多個負載電容之間進行驅動的方式進行數據傳輸,通過維持電感中的大電流,再通過控制電路切換控制開關來切換電流方向,用電感中的大電流對多個負載電容進行充放電,達到高速無損驅動負載電容,快速發送數據的目的。
[0128]上述僅為本發明的優選實施例而已,并不對本發明起到任何限制作用。任何所屬技術領域的技術人員,在不脫離本發明的技術方案的范圍內,對本發明揭露的技術方案和技術內容做任何形式的等同替換或修改等變動,均屬未脫離本發明的技術方案的內容,仍屬于本發明的保護范圍之內。
【主權項】
1.一種多路快速數據發送器,其特征在于,包括:電源、電感和多個負載電容,所述負載電容的負端均接地;電感充電電路,包括所述電源和電感,所述電感正端與所述電源正極相連,所述電感負 端接地;維持電路,將所述電感正端和負端接同一電壓;多路第一充電電路,每一路所述第一充電電路均連接一負載電容,所述負載電容正極 與電感負端相連;至少一路第二充電電路,高電平的負載電容正端與電感正端相連,低電平的負載電容 正端與電感負端相連;多路第一放電電路,所述負載電容正端與所述電感正端相連;至少一路第二放電電路,高電平的負載電容正端與電感正端相連,低電平的負載電容 正端與電感負端相連;多個控制開關,所述控制開關分別連接在所述電感充電電路、維持電路、第一充電電 路、第二充電電路、第一放電電路及第二放電電路中;控制電路,與所述多個控制開關相連,控制所述多個控制開關的閉合和斷開,以使所述 電感充電電路、維持電路、第一充電電路、第二充電電路、第一放電電路及第二放電電路導 通和斷開。2.如權利要求1所述的多路快速數據發送器,其特征在于,所述控制電路包括電流檢 測器、電壓檢測器及微處理器,微處理器輸入端接待發送信號及使能信號,并產生控制信號 分別控制所述控制開關,所述電流檢測器與所述電感相連,用于檢測所述電感的電流并將 電流信號反饋至所述微處理器,所述電壓檢測器均與多個所述負載電容相連,用于檢測每 個負載電容的電壓并將電壓信號反饋至所述微處理器。3.如權利要求2所述的多路快速數據發送器,其特征在于,還包括:負載加強電路,將 所述負載電容正端維持在所述電源電壓或地。4.如權利要求3所述的多路快速數據發送器,其特征在于,還包括:電能回收電路,將 所述電感正端和電源負端接地,所述電感負端與所述電源正端相連。5.如權利要求4所述的多路快速數據發送器,其特征在于,還包括:能量補充電路,將 所述電感正端和電源正端相連,電感負端接地,所述負載電容正端接所述電源正端或地。6.如權利要求5所述的多路快速數據發送器,其特征在于,每一個所述負載電容的正 端均連有兩個并聯的控制開關,一個控制開關連接所述電感的正端,另一個控制開關連接 電感的負端。7.如權利要求6所述的多路快速數據發送器,其特征在于,所述電感的正端和負端均 連有兩個并聯的控制開關,所述電感正端的一個控制開關連接所述電源的正端,另一個控 制開關接地,所述電感負端的一個控制開關連接所述電源的正端,另一個控制開關接地。8.如權利要求7所述的多路快速數據發送器,其特征在于,所述負載電容為2個,分別 為第一負載電容和第二負載電容。9.如權利要求8所述的多路快速數據發送器,其特征在于,所述控制開關為8個,分別 為第一控制開關、第二控制開關、第三控制開關、第四控制開關、第五控制開關、第六控制開 關、第七控制開關及第八控制開關,所述第一控制開關第一端及第三控制開關第一端連接所述電源正端,所述第一控制開關第二端連接第二控制開關第一端、第五控制開關第一端、 第七控制開關第一端和電感正端,所述第二控制開關第二端接地,所述第三控制開關第二 端接第四控制開關第一端、電感負端、第六控制開關第二端和第八控制開關第二端,所述第 四控制開關第二端接地,所述第五控制開關第二端接第六控制開關第一端和第一負載電容 正端,所述第七控制開關第二端接第八控制開關第一端和第二負載電容正端。10.如權利要求9所述的多路快速數據發送器,其特征在于,所述第一充電電路導通 時,所述第二控制開關閉合,所述第六控制開關閉合或第八控制開關閉合或第六控制開關 和第八控制開關同時閉合,其余控制開關均斷開,使所述第一負載電容和第二負載電容正 極與電感負端相連,所述電感正端接地。11.如權利要求9所述的多路快速數據發送器,其特征在于,所述第一充電電路導通 時,所述第一控制開關閉合,所述第六控制開關閉合或第八控制開關閉合或者第六控制開 關和第八控制開關同時閉合,其余控制開關均斷開,使所述第一負載電容和第二負載電容 正極與電感負端相連,所述電感正端接電源。12.如權利要求9所述的多路快速數據發送器,其特征在于,所述第二充電電路導通 時,若所述第一負載電容為高電平,第二負載電容為低電平時,則所述第五控制開關和第八 控制開關閉合,其余控制開關均斷開;若所述第一負載電容為低電平,第二負載電容為高電 平時,則所述第六控制開關和第七控制開關閉合,其余控制開關均斷開。13.如權利要求9所述的多路快速數據發送器,其特征在于,所述維持電路導通時,所 述第二控制開關及第四控制開關閉合,其余控制開關均斷開,使所述電感正端和負端接地。14.如權利要求9所述的多路快速數據發送器,其特征在于,所述維持電路導通時,所 述第一控制開關及第三控制開關閉合,其余控制開關均斷開,使所述電感正端和負端接所 述電源正端。15.如權利要求9所述的多路快速數據發送器,其特征在于,所述維持電路導通時,所 述第五控制開關和第六控制開關或者第七控制開關和第八控制開關閉合,其余控制開關均 斷開,使所述電感正端和負端接所述第一負載電容或者第二負載電容的正端。16.如權利要求9所述的多路快速數據發送器,其特征在于,所述第一放電電路導通 時,所述第四控制開關閉合,所述第五控制開關閉合或第七控制開關閉合或第五控制開關 和第七控制開關同時閉合,其余控制開關均斷開,使所述電感正端接所述第一負載電容和 第二負載電容的正端,所述電感的負端接地。17.如權利要求9所述的多路快速數據發送器,其特征在于,所述第一放電電路導通 時,所述第三控制開關閉合,所述第五控制開關閉合或第七控制開關閉合或第五控制開關 和第七控制開關同時閉合,其余控制開關均斷開,使所述電感正端接所述第一負載電容和 第二負載電容的正端,所述電感的負端接電源的正端,所述電源的負端接地。18.如權利要求9所述的多路快速數據發送器,其特征在于,所述第二放電電路導通 時,若所述第一負載電容為低電平,第二負載電容為高電平時,則所述第六控制開關和第七 控制開關閉合;若所述第一負載電容為高電平,第二負載電容為低電平時,則所述第五控制 開關和第八控制開關閉合,其余控制開關均斷開。19.如權利要求9所述的多路快速數據發送器,其特征在于,所述負載加強電路導通使 多個負載電容加強至電源電壓時,所述第一控制開關閉合,所述第五控制開關閉合或第七控制開關閉合或第五控制開關和第七控制開關同時閉合,其余控制開關均斷開,或者使所 述第三控制開關閉合,所述第六控制開關閉合或第八控制開關閉合或第六控制開關和第八 控制開關同時閉合,其余控制開關均斷開。20.如權利要求9所述的多路快速數據發送器,其特征在于,所述負載加強電路導通使 多個負載電容加強至地時,所述第二控制開關閉合,所述第五控制開關閉合或第七控制開 關閉合或第五控制開關閉和第七控制開關同時閉合,其余控制開關均斷開,或者使所述第 四控制開關閉合,所述第六控制開關閉合或第八控制開關閉合或第六控制開關和第八控制 開關同時閉合,其余控制開關均斷開。21.如權利要求9所述的多路快速數據發送器,其特征在于,所述電能回收電路導通 時,所述第二控制開關及第三控制開關閉合,其余控制開關均斷開。22.如權利要求9所述的多路快速數據發送器,其特征在于,所述能量補充電路導通 時,所述第一控制開關及第四控制開關閉合,其余控制開關均斷開。23.—種多路快速數據發送器的數據發送方法,采用如權利要求1至權利要求22中任 一項所述的多路快速數據發送器進行數據發送,其特征在于,包括步驟:步驟S1:當使能信號由低電平跳變為高電平時,控制電路控制控制開關使電感充電電 路導通,對電感進行充電,直至所述電感電流達到預設電流值;步驟S2:當步驟S1結束時,所述控制電路控制所述控制開關使維持電路導通,對所述 電感電流進行保持;步驟S3:待發送信號的位數與所述負載電容的個數相等,當所述待發送信號其中一位 由低電平跳變為高電平時,所述控制電路控制所述控制開關使第一充電電路或第二充電電 路或兩者依次導通,由所述電源或者高電平的負載電容通過所述電感對低電平的負載電容 進行無損高速充電,直至所述低電平的負載電容電壓達到高電平,輸出信號;或者,當待發 送信號其中一位由高電平跳變為低電平時,所述控制電路控制所述控制開關使所述第一放 電電路或第二放電電路或兩者依次導通,使高電平的負載電容對地或對低電平的負載電容 放電至低電平,輸出信號;步驟S4:當步驟S3結束時,所述控制電路控制所述控制開關使所述維持電路導通,對 所述電感電流進行保持。24.如權利要求23所述的多路快速數據發送器的數據發送方法,其特征在于,所述多 路快速數據發送器包括負載加強電路;在步驟S4中,對所述電感電流進行保持的同時,所 述負載加強電路導通,將達到高電平的負載電容正端加強至所述電源電壓。25.如權利要求23所述的多路快速數據發送器的數據發送方法,其特征在于,所述多 路快速數據發送器包括負載加強電路;在步驟S4中,對所述電感電流進行保持的同時,所 述負載加強電路導通,將放電至低電平的負載電容正端接地。26.如權利要求23所述的多路快速數據發送器的數據發送方法,其特征在于,所述多 路快速數據發送器包括能量補充電路;在步驟S4中,使所述電感正端和高電平的負載電容 正端接所述電源電壓正端,所述電感負端接地。27.如權利要求23所述的多路快速數據發送器的數據發送方法,其特征在于,所述多 路快速數據發送器包括能量補充電路;在步驟S4中,使所述電感正端接所述電源電壓正 端,所述電感負端和低電平的負載電容正端均接地。28.如權利要求23所述的多路快速數據發送器的數據發送方法,其特征在于,所述多 路快速數據發送器包括電能回收電路;在步驟S4結束后,還包括步驟S5,將所述電能回收 電路導通,使所述電感正端和電源負端接地,所述電感負端與所述電源正端相連,將所述電 感中的電能回收至所述電源,直至所述電感中電流減小到零。29.如權利要求28所述的多路快速數據發送器的數據發送方法,其特征在于,在所述 步驟S5結束后,還包括步驟S6,將所有控制開關斷開,將所述多路快速數據發送器關斷并 高阻輸出。
【文檔編號】H03B5/08GK106033950SQ201510106981
【公開日】2016年10月19日
【申請日】2015年3月11日
【發明人】陳鋒
【申請人】杭州硅星科技有限公司