一種用于fpga芯片的高精度同步模塊的制作方法
【技術領域】
[0001]本發明屬于FPGA芯片領域,特別是一種用于FPGA芯片的高精度同步模塊。
【背景技術】
[0002]FPGA(Field — Programmable Gate Array),即現場可編程門陣列,它是在 PAL、GAL、CPLD等可編程器件的基礎上進一步發展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。
[0003]FPGA應用中,常常需要產生一些源同步接口信號傳輸給外設芯片,這對FPGA內部產生時鐘或數據的邏輯和時序都有較嚴格的要求。而對于一些FPGA采集信號的應用中,常常也有時鐘和數據均來自外設芯片的情況,此時對數據和時鐘的采集也同樣需要關注FPGA內部的邏輯和時序。當然,無論何種情況,目的只有一個,保證信號穩定可靠的被傳送或接收。
[0004]目前FPGA芯片基本沒有高精度的同步能力。
【發明內容】
[0005]本發明目的是解決上述問題,提供一種通過兩次校對對比控制的方式保持信號同步的用于FPGA芯片的高精度同步模塊。
[0006]本發明的用于FPGA芯片的高精度同步模塊,包括鑒相控制模塊一、鑒相控制模塊二、信號提取模塊一、信號提取模塊二,反向模塊一和反向模塊二組成;鑒相控制模塊一與鑒相控制模塊二,劍向控制模塊二與信號提取模塊一相連,信號提取模塊一與信號提取模塊二相連,信號提取模塊一同時與反向模塊一相連,信號提取模塊二同時與反向模塊二相連,反向模塊一同時與鑒相控制模塊一相連,反相模塊二同時與鑒相控制模塊一相連。
[0007]優選地,所述鑒相控制模塊一和鑒相控制模塊二都是由一個信號仿真波形電路、一個相差控制電路和導線組成。
[0008]優選地,所述信號提取模塊一和信號提取模塊二都是由一個濾波器、一個振蕩器和一個分頻器組成。
[0009]優選地,所述濾波器為環路濾波器。
[0010]優選地,所述振蕩器為壓控振蕩器。
[0011]本發明的有益效果:通過兩次校對對比控制使得信號輸入和輸出時鐘保持同步狀
??τ O
【附圖說明】
[0012]圖1為本發明的邏輯結構圖。
【具體實施方式】
[0013]下面結合附圖和具體的實施例對本發明作進一步的闡述。
[0014]如圖1所示,本發明的用于FPGA芯片的高精度同步模塊,包括鑒相控制模塊一、鑒相控制模塊二、信號提取模塊一、信號提取模塊二,反向模塊一和反向模塊二組成;鑒相控制模塊一與鑒相控制模塊二,劍向控制模塊二與信號提取模塊一相連,信號提取模塊一與信號提取模塊二相連,信號提取模塊一同時與反向模塊一相連,信號提取模塊二同時與反向模塊二相連,反向模塊一同時與鑒相控制模塊一相連,反相模塊二同時與鑒相控制模塊一相連。所述鑒相控制模塊一和鑒相控制模塊二都是由一個信號仿真波形電路、一個相差控制電路和導線組成。所述信號提取模塊一和信號提取模塊二都是由一個濾波器、一個振蕩器和一個分頻器組成。所述濾波器為環路濾波器。所述振蕩器為壓控振蕩器。
[0015]信號輸入到鑒相控制模塊一,然后直透通過,然后直透通過鑒相控制模塊二,通過信號提取模塊一時,信號提取模塊通過分頻器分出一路信號,然后分出的信號通過反相模塊一進行反向,然后傳輸到鑒相控制模塊二,在鑒相控制模塊二中和正向信號進行對比,如果結果不為0,就通過鑒相控制模塊二進行信號控制達到同步要求;信號通過信號提取模塊二時,分出一路信號,然后分出的信號通過反相模塊二反向,最后傳輸到鑒相控制模塊一種,在鑒相控制模塊一中和正向信號進行對比,如果結果不為0,就通過鑒相控制模塊一進行信號控制達到同步要求。
[0016]本領域的普通技術人員將會意識到,這里所述的實施例是為了幫助讀者理解本發明的原理,應被理解為本發明的保護范圍并不局限于這樣的特別陳述和實施例。本領域的普通技術人員可以根據本發明公開的這些技術啟示做出各種不脫離本發明實質的其它各種具體變形和組合,這些變形和組合仍然在本發明的保護范圍內。
【主權項】
1.一種用于FPGA芯片的高精度同步模塊,其特征在于:包括鑒相控制模塊一、鑒相控制模塊二、信號提取模塊一、信號提取模塊二,反向模塊一和反向模塊二組成;鑒相控制模塊一與鑒相控制模塊二,劍向控制模塊二與信號提取模塊一相連,信號提取模塊一與信號提取模塊二相連,信號提取模塊一同時與反向模塊一相連,信號提取模塊二同時與反向模塊二相連,反向模塊一同時與鑒相控制模塊一相連,反相模塊二同時與鑒相控制模塊一相連。2.如權利要求1所述的用于FPGA芯片的高精度同步模塊,其特征在于:所述鑒相控制模塊一和鑒相控制模塊二都是由一個信號仿真波形電路、一個相差控制電路和導線組成。3.如權利要求2所述的用于FPGA芯片的高精度同步模塊,其特征在于:所述信號提取模塊一和信號提取模塊二都是由一個濾波器、一個振蕩器和一個分頻器組成。4.如權利要求3所述的用于FPGA芯片的高精度同步模塊,其特征在于:所述濾波器為環路濾波器。5.如權利要求4所述的用于FPGA芯片的高精度同步模塊,其特征在于:所述振蕩器為壓控振蕩器。
【專利摘要】本發明公開了一種用于FPGA芯片的高精度同步模塊,包括鑒相控制模塊一、鑒相控制模塊二、信號提取模塊一、信號提取模塊二,反向模塊一和反向模塊二組成;鑒相控制模塊一與鑒相控制模塊二,劍向控制模塊二與信號提取模塊一相連,信號提取模塊一與信號提取模塊二相連,信號提取模塊一同時與反向模塊一相連,信號提取模塊二同時與反向模塊二相連,反向模塊一同時與鑒相控制模塊一相連,反相模塊二同時與鑒相控制模塊一相連。本發明的有益效果:通過兩次校對對比控制使得信號輸入和輸出時鐘保持同步狀態。
【IPC分類】H03L7/18
【公開號】CN105207673
【申請號】CN201510701524
【發明人】尹蒞文, 吳燕, 張云金, 張多
【申請人】成都辰來科技有限公司
【公開日】2015年12月30日
【申請日】2015年10月26日