相位插值器的制造方法
【專利說明】相位插值器 【技術領域】
[0001] 本發明設及相位插值器技術領域,特別設及一種新型的相位插值器,其能夠避免 了時鐘切換過程中產生的毛刺對相位插值器輸出信號的影響,它能極大地提高系統的性能 與穩定性。 【【背景技術】】
[0002] 相位插值器(phaseinte巧olator)可W將周期相同而相位不同的兩個周期性的 輸入信號S1和S2按比例混合產生一個相位介于兩者之間的相同周期的輸出號。如圖1所 示的,所述相位插值器100其包括第一時鐘選擇電路110、第二時鐘選擇電路120和相位插 值電路130。
[0003] 第一時鐘選擇電路110的第一輸入端輸入相位為0的第一時鐘信號CLK0,第二 輸入端輸入相位為180的第S時鐘信號CLK180,其根據控制信號Sell選擇第一時鐘信 號CLK0和第S時鐘信號CLK180輸出作為時鐘信號S1。第二時鐘選擇電路120的第一輸 入端輸入相位為90的第二時鐘信號CLK90,第二輸入端輸入相位為270的第S時鐘信號 CLK270,其根據控制信號Sel2選擇第二時鐘信號CLK90和第四時鐘信號CLK180輸出作為 時鐘信號S2。第一時鐘信號、第二時鐘信號、第=時鐘信號和第四時鐘信號的周期相同,相 位不同。
[0004] 所述相位插值電路130的第一輸入端接收所述時鐘信號S1,第二輸入端接收所述 時鐘信號S2,其根據權重控制信號W將時鐘信號S1和S2混合成一個相位介于S1和S2之 間的時鐘信號Sout。
[0005] 插值輸出的時鐘信號Sout的相位的計算公式如下;
[0006]
【主權項】
1. 一種相位插值器,其特征在于,其包括: 時鐘選擇譯碼器,用于利用采樣時鐘對輸入的插值控制碼進行譯碼得到原始組時鐘選 擇碼和預先組時鐘選擇碼,每組時鐘選擇碼中均包括多個時鐘選擇碼,其中預先組時鐘選 擇碼中的時鐘選擇碼分別較原始組時鐘選擇碼中的時鐘選擇碼提前半個采樣時鐘周期變 化; 時鐘選擇判斷電路,其在預先組時鐘選擇碼中的時鐘選擇碼變化時,選擇輸出預先組 時鐘選擇碼,否則,選擇輸出原始組時鐘選擇碼; 相位選擇譯碼器,用于利用采樣時鐘對輸入的插值控制碼進行譯碼得到相位選擇碼; 第一時鐘選擇電路,其具有第一輸入端、第二輸入端和輸出端,第一輸入端接收第一時 鐘信號,第二輸入端接收第三時鐘信號,第一時鐘選擇電路根據時鐘選擇判斷電路輸出的 一組時鐘選擇碼有選擇的輸出第一時鐘信號或第三時鐘信號; 第二時鐘選擇電路,其具有第三輸入端、第四輸入端和輸出端,第三輸入端接收第二時 鐘信號,第四輸入端接收第四時鐘信號,第二時鐘選擇電路根據時鐘選擇判斷電路輸出的 一組時鐘選擇碼有選擇的輸出第二時鐘信號或第四時鐘信號; 相位插值電路,其第一輸入端與第一時鐘選擇電路的輸出端相連,其第二輸入端與第 二時鐘選擇電路的輸出端相連,其控制端與相位選擇譯碼器的輸出端相連,其根據相位選 擇碼對兩個輸入端輸入的時鐘信號進行插值,并輸出插值后的時鐘信號。
2. 根據權利要求1所述的相位插值器,其特征在于,每組時鐘選擇碼中均包括有第一 時鐘選擇碼、第二時鐘選擇碼、第三時鐘選擇碼和第四時鐘選擇碼,其中預先組時鐘選擇碼 中的第一時鐘選擇碼、第二時鐘選擇碼、第三時鐘選擇碼和第四時鐘選擇碼分別較原始組 時鐘選擇碼中的第一時鐘選擇碼、第二時鐘選擇碼、第三時鐘選擇碼和第四時鐘選擇碼提 前半個采樣時鐘周期變化, 第一時鐘選擇電路具有第一控制端和第二控制端,其第一控制端接收時鐘選擇判斷電 路輸出的一組時鐘選擇碼中的第一時鐘選擇碼,其第二控制端接收時鐘選擇判斷電路輸出 的一組時鐘選擇碼中的第三時鐘選擇碼,其在第一時鐘選擇碼有效,且在第三時鐘選擇碼 無效時,輸出第一時鐘信號,其在第一時鐘選擇碼無效,且在第三時鐘選擇碼有效時,輸出 第三時鐘信號; 第二時鐘選擇電路具有第三控制端和第四控制端,其第三控制端接收時鐘選擇判斷電 路輸出的一組時鐘選擇碼中的第二時鐘選擇碼,其第四控制端接收時鐘選擇判斷電路輸出 的一組時鐘選擇碼中的第四時鐘選擇碼,其在第二時鐘選擇碼有效,且在第四時鐘選擇碼 無效時,輸出第二時鐘信號,其在第二時鐘選擇碼無效,且在第四時鐘選擇碼有效時,輸出 第四時鐘信號。
3. 根據權利要求2所述的相位插值器,其特征在于, 所述時鐘選擇判斷電路,在預先組時鐘選擇碼中的第一時鐘選擇碼由無效變為有效且 第三時鐘選擇碼由有效變為無效,或者第二時鐘選擇碼由無效變為有效且第四時鐘選擇碼 由有效變為無效時,選擇輸出預先組時鐘選擇碼,否則,選擇輸出原始組時鐘選擇碼;或者 所述時鐘選擇判斷電路,在預先組時鐘選擇碼中的第一時鐘選擇碼由有效變為無效且 第三時鐘選擇碼由無效變為有效,或者第二時鐘選擇碼由有效變為無效且第四時鐘選擇碼 由無效變為有效時,選擇輸出預先組時鐘選擇碼,否則,選擇輸出原始組時鐘選擇碼。
4. 根據權利要求1所述的相位插值器,其特征在于,第一時鐘信號和第三時鐘信號的 相位相差180度,第二時鐘信號和第四時鐘信號的相位相差180度,第一時鐘信號和第二時 鐘信號的相位相差90度,第三時鐘信號與第四時鐘信號的相位相差90度。
5. 根據權利要求1所述的相位插值器,其特征在于,所述相位選擇碼包括第一權重碼 和第二權重碼, 第一權重碼為第一時鐘選擇電路輸出的時鐘信號的插值權重, 第二權重碼為第二時鐘選擇電路輸出的時鐘信號的插值權重, 相位插值電路根據第一權重碼和第二權重碼對兩個輸入端輸入的時鐘信號進行插值, 并輸出插值后的時鐘信號, 第二權重碼為第一權重碼的和為恒定值。
6. 根據權利要求5所述的相位插值器,其特征在于,相位選擇譯碼器包括相位選擇譯 碼電路和相位選擇采樣電路, 所述相位選擇譯碼電路對輸入的插值控制碼進行譯碼得到串行初始相位選擇碼,相位 選擇采樣電路利用采樣時鐘對串行初始相位選擇碼進行采樣得到并行的第一權重碼和第 二權重碼。
7. 根據權利要求6所述的相位插值器,其特征在于,所述相位選擇采樣電路為多個并 行的D觸發器。
8. 根據權利要求1所述的相位插值器,其特征在于,所述時鐘選擇譯碼器包括時鐘選 擇譯碼電路、第一時鐘選擇采樣電路和第二時鐘選擇采樣電路, 所述相位選擇譯碼電路對輸入的插值控制碼進行譯碼得到串行初始時鐘選擇碼,第一 時鐘選擇采樣電路利用采樣時鐘對串行初始時鐘選擇碼進行采樣得到并行的原始組時鐘 選擇碼,第二時鐘選擇采樣電路利用采樣時鐘的反相信號對串行初始時鐘選擇碼進行采樣 得到并行的預先組時鐘選擇碼。
9. 根據權利要求8所述的相位插值器,其特征在于,第一時鐘選擇采樣電路為四個并 行的D觸發器,第二時鐘選擇采樣電路為四個并行的D觸發器。
10. 根據權利要求1-9任一所述的相位插值器,其特征在于,在原始組時鐘選擇碼中的 時鐘選擇碼的變化時,相位選擇碼同步變化。
【專利摘要】本發明提供一種相位插值器,其包括:時鐘選擇譯碼器,用于對插值控制碼進行譯碼得到原始組和預先組時鐘選擇碼,其中預先組時鐘選擇碼中的時鐘選擇碼分別較原始組時鐘選擇碼中的時鐘選擇碼提前半個采樣時鐘周期變化;時鐘選擇判斷電路,其在預先組時鐘選擇碼中的時鐘選擇碼變化時,選擇輸出預先組時鐘選擇碼,否則,選擇輸出原始組時鐘選擇碼;第一時鐘選擇電路根據時鐘選擇判斷電路輸出的一組時鐘選擇碼輸出第一或第三時鐘信號;第二時鐘選擇電路根據時鐘選擇判斷電路輸出的一組時鐘選擇碼輸出第二或第四時鐘信號;相位插值電路,對第一和第二時鐘選擇電路輸出的時鐘信號進行插值并輸出插值后的時鐘信號。這樣能夠避免時鐘切換過程中產生的毛刺。
【IPC分類】H03K5-13
【公開號】CN104821808
【申請號】CN201510260684
【發明人】周玉鎮, 戴頡, 李耿民, 莊志青, 職春星
【申請人】燦芯半導體(上海)有限公司
【公開日】2015年8月5日
【申請日】2015年5月20日