專利名稱:集成式交替輸出多諧振蕩器的制作方法
技術領域:
本發明涉及一種集成式交替輸出多諧振蕩電路。
目前,現有技術中的多諧振蕩電路大多是由分立元件或集成電路所組成。用分立元件組成的多諧振蕩電路(如集電極-基極耦合多諧振蕩器)可以實現交替變化輸出,但它存在輸出波形性能指標差,輸出電流小,對元器件選用限制多,易停振,調整不便等缺點。而用集成電路組成的多諧振蕩電路,雖具有輸出波形性能指標高,功能多,輸出電流大等特點,但亦存在著不能直接產生交替變化波形以形成交替輸出多諧振蕩電路的缺點。現有技術還存在著多諧振蕩電路難以實施各種保護,整個電路輸出不能實現截止狀態的缺點。
本發明的目的在于避免上述現有技術中的缺點而提供一種集由分立元件和集成電路組成的多諧振蕩器的優點于一體的集成式交替輸出多諧振蕩器。
本發明的目的可以通過以下措施來達到由時基電路,電阻,電容和起振電路組成的集成式交替輸出多諧振蕩器,其一個時基電路的輸出端通過RC電路耦合到另一個時基電路的觸發閾值端。
本發明的目的還可以通過以下措施來達到該集成式交替輸出多諧振蕩器的起振電路是由增強型P溝道場效應管構成,而該管的源極與一個時基電路的觸發端和閾值端相連,漏極與該時基電路的放電端相連,柵極則與另一個時基電路的放電端相連。
附圖的圖面說明如下
圖1為本發明的電路圖。
圖2為本發明的輸出波形圖。
下面將結合附圖所示實施例對本發明作進一步詳述由兩個時基電路(NE55),兩個電阻(R),兩個電容(C)和一個增強型P溝道場效應管(T)等組成的本實施例,其每個時基電路(NE55)的輸出端(3)與另一個時基電路(NE55)的觸發端(2)和閾值端(6)用一個電容(C)相連接,每個時基電路(NE55)的觸發端(2)和閾值端(6)與電阻(R)相聯,電阻(R)的另一端與電源(Vc)相聯。場效應管的源極(s)與一個時基電路(NE55)的觸發端(2)和閾值端(6)相連,漏極(d)與該時基電路(NE55)的放電端(7)相連,柵極(g)則與另一個時基電路(NE55)的放電端(7)相連。
當施加電壓Vc時,由于集成電路電荷累積效應產生電路輸出動作有一段延遲時間,因此會在兩個時基電路(NE55)的RC電路的電容C上首先充滿電荷,兩個電容C上同時為高電壓,(或是Vc緩慢升調到額定工作電壓范圍),此時,兩輸出端(3)同時為低電平,電路不會起振。但因存在起振電路,此時,d、g兩端為地電位,s點為高電壓,起振電路開始起作用,即增強型P溝道場效應管導通,迫使s點變為低電位,由此導致時基電路(NE55)轉換為高電平輸出,d端亦同時截止,此時起振電路失去對s點的作用,振蕩電路進入工作狀態。d、g兩端電位交替變化,使起振電路脫離對振蕩電路正常工作狀態的影響。
本發明可以實現交替變化輸出,并且輸出波形性能指標高,輸出電流大,在同一電源工作電壓下,輸出電壓是普通多諧振蕩器的2倍。本發明還具有抗電源電壓波動干擾能力和負載干擾能力較強,易起振且不停振的優點,同時能方便地實施各種保護,實現電路輸出有截止狀態。
權利要求
1.一種集成式交替輸出多諧振蕩器,它由時基電路、電阻、電容和起振電路組成,其特征在于一個時基電路的輸出端通過RC電路耦合到另一個時基電路的觸發閾值端。
2.根據權利要求1所述的集成式交替輸出多諧振蕩器,其特征在于所述的起振電路是由增強型P溝道場效應管構成,而該管的源極與一個時基電路的觸發端和閾值端相連,漏極與該時基電路的放電端相連,柵極則與另一個時基電路的放電端相連。
全文摘要
本發明公開了一種集成式交替輸出多諧振蕩器,它由時基電路、電阻、電容和起振電路組成,本發明集由分立元件和集成電路組成的多諧振蕩器的優點于一體,能夠實現交替變化輸出,且輸出波形性能指標高,輸出電流大,在同一電源工作電壓下輸出電壓是普通多諧振蕩器的2倍。本發明抗電源電壓波動干擾能力和負載干擾能力較強,易起振且不停振,同時能方便地實施各種保護,實現電路輸出有截止狀態。
文檔編號H03K3/281GK1044882SQ89105230
公開日1990年8月22日 申請日期1989年2月11日 優先權日1989年2月11日
發明者陳國良 申請人:陳國良