一種同相同步脈沖檢測電路的制作方法
【專利摘要】本實用新型公開了一種同相同步脈沖檢測電路,由放大電路和遲滯比較電路組成,其中,所述放大電路包括運算放大器U1,被檢測信號通過串聯電阻R1進入所述運算放大器U1的輸入端,該輸入端通過電阻R2與所述運算放大器U1的輸出端相連,所述運算放大器U1的輸入端接地;所述遲滯比較電路包括遲滯比較器U2,所述運算放大器U1的輸出端通過電阻R4與遲滯比較器U2的輸入端相連,最后被檢測信號通過遲滯比較器U2檢測并從輸出端輸出。本實用新型的檢測電路可以有效降低紋波、干擾等對過零信號檢測的影響,具有相移偏差小、抗干擾能力強的優點,可以廣泛應用于帶紋波的電壓電流信號過零檢測中。
【專利說明】—種同相同步脈沖檢測電路
【技術領域】
[0001 ] 本實用新型涉及一種過零信號檢測電路,尤其涉及一種同相同步脈沖檢測電路。
【背景技術】
[0002]在電壓電流信號過零檢測中,電流信號的檢測原理與電壓檢測相同,只需將電流信號轉換成相應幅值的電壓信號即可。電壓過零信號檢測在PWM整流器、PFC功率因數校正電路、電力有源濾波器等中廣泛應用,但該類應用中,采樣得到的電壓信號中含有高次諧波,電壓過零信號在過零點附近會有多次過零點。現代電網中因非線性負載增多也會出現此現象。如果對此信號直接進行檢測,將得到多個過零點,無法達成對電網過零信號的有效檢測。常規的做法是使用遲滯比較器,使用一個閥值電壓來消除過零點的諧波干擾,此方法隨著被檢測電壓的大小不同而會引起不同程度的相移,影響后級控制的精度。
實用新型內容
[0003]本實用新型的目的在于提供一種相移偏差小、抗干擾能力強的過零信號檢測電路。
[0004]本實用新型是這樣實現的,一種同相同步脈沖檢測電路,由放大電路和遲滯比較電路組成,其特征在于:所述放大電路包括運算放大器U1,被檢測信號通過串聯電阻Rl進入所述運算放大器Ul的輸入端,該輸入端通過電阻R2與所述運算放大器Ul的輸出端相連,所述運算放大器Ul的輸入端接地;所述遲滯比較電路包括遲滯比較器U2,所述運算放大器Ul的輸出端通過電阻R4與遲滯比較器U2的輸入端相連,最后被檢測信號通過遲滯比較器U2檢測并從輸出端輸出。
[0005]所述運算放大器Ul為飽和運算放大器。
[0006]所述運算放大電路中R2的阻值遠大于Rl的阻值。
[0007]所述遲滯比較器U2的輸出端同時通過電阻R6連接接地端,可進一步降低被檢測號的相移偏差。
[0008]本實用新型的有益效果是:通過在遲滯比較器和被檢測信號之間弓I入一個飽和放大器,利用運算放大器的本身器件特性,直接消除過零點附件的諧波信號影響,同時可以大幅降低不同被檢測信號幅值不同而引起的相差。可以有效降低紋波、干擾等對過零信號檢測的影響,具有相移偏差小、抗干擾能力強的優點,可以廣泛應用于帶紋波的電壓電流信號過零檢測中。
【專利附圖】
【附圖說明】
[0009]圖1為本實用新型的結構示意圖。
[0010]在圖中 Ul—運算放大器 U2—遲滯比較器 Rl、R2、R3、R4、R5、R6—電阻VCC —電源。
【具體實施方式】
[0011]為了使本實用新型的內容更容易被清楚地理解,下面結合附圖對本實用新型作進一步詳細的說明。
[0012]如圖所示,一種同相同步脈沖檢測電路,由信號放大電路和遲滯比較電路組成,其中,所述信號放大電路包括運算放大器U1,被檢測信號通過串聯電阻Rl進入所述運算放大器Ul的輸入端,該輸入端通過電阻R2與所述運算放大器Ul的輸出端相連,所述運算放大器Ul的輸入端接地;所述遲滯比較電路包括遲滯比較器U2,所述運算放大器Ul的輸出端通過電阻R4與遲滯比較器U2的輸入端相連,最后被檢測信號通過遲滯比較器U2檢測并從輸出端輸出。所述運算放大器Ul為飽和運算放大器。所述運算放大電路中R2的阻值遠大于Rl的阻值。所述遲滯比較器U2的輸出端同時通過電阻R6連接接地端,可進一步降低被檢測信號的相移偏差。
[0013]運算放大器Ul與遲滯比較器U2均接通電源工作,輸入信號先經過一個飽和運算放大器Ul進行飽和放大,再經過遲滯比較器U2再次反相,得到與輸入信號同相位的同步過零脈沖信號。輸入被檢測信號即已經被處理成近似的方波,其中通過選擇飽和運算放大器Ul的壓擺率Vsk參數,則高頻干擾信號在經過飽和放大電路的環節中,放大倍數遠小于低頻有效信號的放大倍數,如是即可在此飽和放大環節中,就實現無相移地將被檢測信號高次諧波濾除。經過飽和放大電路出來的波形已經接近方波,再經過遲滯比較器U2,則被檢測信號的相移偏差已經大大降低,且基本不隨被檢測信號的幅值而變化,實現了被檢測信號過零點的高精度檢測。
【權利要求】
1.一種同相同步脈沖檢測電路,由放大電路和遲滯比較電路組成,其特征在于:所述放大電路包括運算放大器U1,被檢測信號通過串聯電阻Rl進入所述運算放大器Ul的輸入端,該輸入端通過電阻R2與所述運算放大器Ul的輸出端相連,所述運算放大器Ul的輸入端接地;所述遲滯比較電路包括遲滯比較器U2,所述運算放大器Ul的輸出端通過電阻R4與遲滯比較器U2的輸入端相連,最后被檢測信號通過遲滯比較器U2檢測并從輸出端輸出。
2.根據權利要求1所述的一種同相同步脈沖檢測電路,其特征在于:所述運算放大器Ul為飽和運算放大器。
3.根據權利要求1所述的一種同相同步脈沖檢測電路,其特征在于:所述運算放大電路中R2的阻值遠大于Rl的阻值。
4.根據權利要求1所述的一種同相同步脈沖檢測電路,其特征在于:所述遲滯比較器U2的輸出端同時通過電阻R6連接接地端。
【文檔編號】H03K17/08GK204068901SQ201420033364
【公開日】2014年12月31日 申請日期:2014年1月20日 優先權日:2014年1月20日
【發明者】黃少輝, 張偉 申請人:江西清華泰豪三波電機有限公司