一種新型安全式雙功率放大式邏輯系統的制作方法
【專利摘要】本發明公開了一種新型安全式雙功率放大式邏輯系統,主要由功率邏輯放大電路,與該功率邏輯放大電路相連接的開關功率放大電路,以及串接在功率邏輯放大電路與開關功率放大電路之間的邏輯開關電路組成;所述開關功率放大電路由功率放大器P2,功率放大器P3,串接在功率放大器P2的輸出端與負極輸入端之間的電阻R1和電容C1等組成。同時,在開關功率放大電路內部還設有邏輯保護放大電路。本發明的整體結構較為簡單,便于制作和推廣應用。同時,本發明能有效的降低放大信號的衰減幅度,從而確保放大信號的性能。
【專利說明】
一種新型安全式雙功率放大式邏輯系統
【技術領域】
[0001]本發明涉及一種放大電路,具體是指一種新型安全式雙功率放大式邏輯系統。
【背景技術】
[0002]目前,功率放大電路的運用非常廣泛,其主要是根據需求將相關的電壓信號、電流信號及其他脈沖信號進行功率放大。然而,傳統的功率放大電路在進行功率驅動放大后,不僅其放大信號的衰減幅度較大,而且還會受到外部的電磁干擾,進而使得放大信號性能較為不穩定,嚴重的制約了其深層次的使用和推廣。
【發明內容】
[0003]本發明的目的在于克服目前功率放大電路存在的放大后的信號衰減幅度較大以及放大后信號性能不穩定的缺陷,提供一種新型安全式雙功率放大式邏輯系統。
[0004]本發明的目的通過下述技術方案實現:一種新型安全式雙功率放大式邏輯系統,主要由功率邏輯放大電路,與該功率邏輯放大電路相連接的開關功率放大電路,以及串接在功率邏輯放大電路與開關功率放大電路之間的邏輯開關電路組成;所述開關功率放大電路由功率放大器P2,功率放大器P3,串接在功率放大器P2的輸出端與負極輸入端之間的電阻R1和電容C1,基極與功率放大器P2的輸出端相連接、集電極經電阻R3后與功率放大器P3的正極輸入端相連接的三極管Q1,基極與三極管Q1的發射極相連接、集電極經電阻R4后與功率放大器P3的負極輸入端相連接的三極管Q2,正極與功率放大器P3的負極輸入端相連接、而負極與三極管Q2的發射極相連接并接地的電容C3,以及N極與三極管Q1的集電極相連接、P極外接-4V電壓的二極管D1組成;所述功率放大器P2的正極輸入端與功率邏輯放大電路相連接,三極管Q2的基極與邏輯開關電路相連接,功率放大器P3的輸出端則形成總輸出端。同時,在功率放大器P2的負極輸入端與三極管Q2的基極之間還串接有邏輯保護放大電路;該邏輯保護放大電路主要由功率放大器P4,功率放大器P5,與非門IC5,與非門IC6,負極與功率放大器P4的正極輸入端相連接、正極經電阻R17后與與非門IC6的負極輸入端相連接的極性電容C6,—端與與非門IC5的負極輸入端相連接、另一端與功率放大器P4的正極輸入端相連接的電阻R14,串接在功率放大器P4的負極輸入端與輸出端之間的電阻R15, —端與與非門IC5的輸出端相連接、另一端與功率放大器P5的負極輸入端相連接的電阻R16,串接在功率放大器P5的正極輸入端與輸出端之間的極性電容C8,正極與與非門IC6的輸出端相連接、負極順次經穩壓二極管D3和電阻R18后與功率放大器P4的輸出端相連接的電容C7,P極與功率放大器P5的輸出端相連接、N極順次經電阻R20和電阻R19后與穩壓二極管D3和電阻R18的連接點相連接的二極管D4,以及N極與電容C7的負極相連接、P極與二極管D4和電阻R20的連接點相連接的穩壓二極管D5組成。
[0005]所述與非門IC5的正極輸入端與功率放大器P4的負極輸入端相連接;功率放大器P5的輸出端與非門IC6的正極輸入端相連接,其正極輸入端則與功率放大器P4的輸出端相連接;所述極性電容C6的正極與功率放大器P2的負極輸入端相連接,電阻R20和電阻R19的連接點則與三極管Q2的基極相連接。
[0006]進一步地,所述功率邏輯放大電路由功率放大器P1,與非門IC1,與非門IC2,N極與功率放大器P1的輸出端相連接、P極經電阻R12后與與非門IC1的負極輸入端相連接的二極管D2,一端與與非門IC1的正極輸入端相連接、另一端經電容C2后與與非門IC2的輸出端相連接的電阻R13,一端與與非門IC1的輸出端相連接、另一端與電阻R13和電容C2的連接點相連接的電阻R10,以及一端與功率放大器P1的負極輸入端相連接、另一端接地的電阻R11組成;所述功率放大器P1的輸出端與開關功率放大電路相連接,而與非門IC2的輸出端則與邏輯開關電路相連接,同時,與非門IC1的輸出端還與與非門IC2的正極輸入端相連接,與非門IC2的負極輸入端與功率放大器P1的正極輸入端一起形成總輸入端。
[0007]所述邏輯開關電路由與非門IC3,與非門IC4,三極管Q3, —端與與非門IC3的輸出端相連接、另一端經電阻R5后與三極管Q3的集電極相連接的電阻R2,一端與與非門IC4的輸出端相連接、另一端經電阻R6后與三極管Q3的基極相連接的電阻R9,與電阻R6相并聯的電容C5,一端與三極管Q3的基極相連接、另一端外接-4V電壓的電阻R7,一端與三極管Q3的發射極相連接、另一端外接-4V電壓的電阻R8,以及與電阻R8相并聯的電容C4組成;所述與非門IC2的輸出端則分別與與非門IC3的正極輸入端和與非門IC4的負極輸入端相連接,與非門IC3的負極輸入端與與非門IC4的正極輸入端相連接;所述三極管Q2的基極則與電阻R2和電阻R5的連接點相連接。
[0008]為確保使用效果,所述電容C1和電容C2均為貼片電容,而電容C3、電容C4和電容C5則均為電解電容。
[0009]本發明較現有技術相比,具有以下優點及有益效果:
(1)本發明的整體結構較為簡單,便于制作和推廣應用。
[0010](2)本發明能有效的降低放大信號的衰減幅度,從而確保放大信號的性能。
[0011](3)本發明能有效的降低外部電磁環境的干擾,從而避免放大信號參雜其余的電磁波,保證放大信號的純度。
【專利附圖】
【附圖說明】
[0012]圖1為本發明的整體結構示意圖。
[0013]圖2為本發明的邏輯保護放大電路結構示意圖。
【具體實施方式】
[0014]下面結合實施例對本發明作進一步地詳細說明,但本發明的實施方式不限于此。實施例
[0015]如圖1所示,本發明所述的功率放大式邏輯電路主要由功率邏輯放大電路,與該功率邏輯放大電路相連接的開關功率放大電路,串接在功率邏輯放大電路與開關功率放大電路之間的邏輯開關電路,以及設置在開關功率放大電路內部的邏輯保護放大電路組成。
[0016]其中,所述功率邏輯放大電路由功率放大器P1,與非門IC1,與非門IC2,N極與功率放大器P1的輸出端相連接、P極經電阻R12后與與非門IC1的負極輸入端相連接的二極管D2,一端與與非門IC1的正極輸入端相連接、另一端經電容C2后與與非門IC2的輸出端相連接的電阻R13,一端與與非門IC1的輸出端相連接、另一端與電阻R13和電容C2的連接點相連接的電阻R10,以及一端與功率放大器P1的負極輸入端相連接、另一端接地的電阻R11組成;所述功率放大器P1的輸出端與開關功率放大電路相連接,而與非門IC2的輸出端則與邏輯開關電路相連接,同時,與非門IC1的輸出端還與與非門IC2的正極輸入端相連接,與非門IC2的負極輸入端與功率放大器P1的正極輸入端一起形成總輸入端。
[0017]所述開關功率放大電路由功率放大器P2,功率放大器P3,串接在功率放大器P2的輸出端與負極輸入端之間的電阻R1和電容C1,基極與功率放大器P2的輸出端相連接、集電極經電阻R3后與功率放大器P3的正極輸入端相連接的三極管Q1,基極與三極管Q1的發射極相連接、集電極經電阻R4后與功率放大器P3的負極輸入端相連接的三極管Q2,正極與功率放大器P3的負極輸入端相連接、而負極與三極管Q2的發射極相連接并接地的電容C3,以及N極與三極管Q1的集電極相連接、P極外接-4V電壓的二極管D1組成;所述功率放大器P2的正極輸入端與功率放大器P1的輸出端相連接,三極管Q2的基極還與邏輯開關電路相連接,而功率放大器P3的輸出端則形成總輸出端。
[0018]所述邏輯保護放大電路的結構如圖2所示,其主要由功率放大器P4,功率放大器P5,與非門IC5,與非門IC6,負極與功率放大器P4的正極輸入端相連接、正極經電阻R17后與與非門IC6的負極輸入端相連接的極性電容C6,—端與與非門IC5的負極輸入端相連接、另一端與功率放大器P4的正極輸入端相連接的電阻R14,串接在功率放大器P4的負極輸入端與輸出端之間的電阻R15,—端與與非門IC5的輸出端相連接、另一端與功率放大器P5的負極輸入端相連接的電阻R16,串接在功率放大器P5的正極輸入端與輸出端之間的極性電容C8,正極與與非門IC6的輸出端相連接、負極順次經穩壓二極管D3和電阻R18后與功率放大器P4的輸出端相連接的電容C7,P極與功率放大器P5的輸出端相連接、N極順次經電阻R20和電阻R19后與穩壓二極管D3和電阻R18的連接點相連接的二極管D4,以及N極與電容C7的負極相連接、P極與二極管D4和電阻R20的連接點相連接的穩壓二極管D5組成。
[0019]同時,所述與非門IC5的正極輸入端與功率放大器P4的負極輸入端相連接;功率放大器P5的輸出端與非門IC6的正極輸入端相連接,其正極輸入端則與功率放大器P4的輸出端相連接;所述極性電容C6的正極與功率放大器P2的負極輸入端相連接,電阻R20和電阻R19的連接點則與三極管Q2的基極相連接。
[0020]所述邏輯開關電路由與非門IC3,與非門IC4,三極管Q3, —端與與非門IC3的輸出端相連接、另一端經電阻R5后與三極管Q3的集電極相連接的電阻R2,一端與與非門IC4的輸出端相連接、另一端經電阻R6后與三極管Q3的基極相連接的電阻R9,與電阻R6相并聯的電容C5,一端與三極管Q3的基極相連接、另一端外接-4V電壓的電阻R7,一端與三極管Q3的發射極相連接、另一端外接-4V電壓的電阻R8,以及與電阻R8相并聯的電容C4組成;所述與非門IC2的輸出端則分別與與非門IC3的正極輸入端和與非門IC4的負極輸入端相連接,與非門IC3的負極輸入端與與非門IC4的正極輸入端相連接;所述三極管Q2的基極則與電阻R2和電阻R5的連接點相連接。
[0021 ] 為確保使用效果,本發明所述的電容C1和電容C2均優先采用貼片電容來實現,而電容C3、電容C4和電容C5則均優先采用電解電容來實現。
[0022]如上所述,便可以很好的實現本發明。
【權利要求】
1.一種新型安全式雙功率放大式邏輯系統,主要由功率邏輯放大電路,與該功率邏輯放大電路相連接的開關功率放大電路,以及串接在功率邏輯放大電路與開關功率放大電路之間的邏輯開關電路組成;所述開關功率放大電路由功率放大器P2,功率放大器P3,串接在功率放大器P2的輸出端與負極輸入端之間的電阻Rl和電容Cl,基極與功率放大器P2的輸出端相連接、集電極經電阻R3后與功率放大器P3的正極輸入端相連接的三極管Q1,基極與三極管Ql的發射極相連接、集電極經電阻R4后與功率放大器P3的負極輸入端相連接的三極管Q2,正極與功率放大器P3的負極輸入端相連接、而負極與三極管Q2的發射極相連接并接地的電容C3,以及N極與三極管Ql的集電極相連接、P極外接-4V電壓的二極管Dl組成;所述功率放大器P2的正極輸入端與功率邏輯放大電路相連接,三極管Q2的基極與邏輯開關電路相連接,功率放大器P3的輸出端則形成總輸出端,其特征在于,在功率放大器P2的負極輸入端與三極管Q2的基極之間還串接有邏輯保護放大電路;該邏輯保護放大電路主要由功率放大器P4,功率放大器P5,與非門IC5,與非門IC6,負極與功率放大器P4的正極輸入端相連接、正極經電阻R17后與與非門IC6的負極輸入端相連接的極性電容C6,一端與與非門IC5的負極輸入端相連接、另一端與功率放大器P4的正極輸入端相連接的電阻R14,串接在功率放大器P4的負極輸入端與輸出端之間的電阻R15,一端與與非門IC5的輸出端相連接、另一端與功率放大器P5的負極輸入端相連接的電阻R16,串接在功率放大器P5的正極輸入端與輸出端之間的極性電容C8,正極與與非門IC6的輸出端相連接、負極順次經穩壓二極管D3和電阻R18后與功率放大器P4的輸出端相連接的電容C7,P極與功率放大器P5的輸出端相連接、N極順次經電阻R20和電阻R19后與穩壓二極管D3和電阻R18的連接點相連接的二極管D4,以及N極與電容C7的負極相連接、P極與二極管D4和電阻R20的連接點相連接的穩壓二極管D5組成;所述與非門IC5的正極輸入端與功率放大器P4的負極輸入端相連接;功率放大器P5的輸出端與非門IC6的正極輸入端相連接,其正極輸入端則與功率放大器P4的輸出端相連接;所述極性電容C6的正極與功率放大器P2的負極輸入端相連接,電阻R20和電阻R19的連接點則與三極管Q2的基極相連接。
2.根據權利要求1所述的一種新型安全式雙功率放大式邏輯系統,其特征在于,所述功率邏輯放大電路由功率放大器P1,與非門IC1,與非門IC2,N極與功率放大器Pl的輸出端相連接、P極經電阻R12后與與非門ICl的負極輸入端相連接的二極管D2,一端與與非門ICl的正極輸入端相連接、另一端經電容C2后與與非門IC2的輸出端相連接的電阻R13,一端與與非門ICl的輸出端相連接、另一端與電阻R13和電容C2的連接點相連接的電阻R10,以及一端與功率放大器Pl的負極輸入端相連接、另一端接地的電阻Rll組成;所述功率放大器Pl的輸出端與開關功率放大電路相連接,而與非門IC2的輸出端則與邏輯開關電路相連接,同時,與非門ICl的輸出端還與與非門IC2的正極輸入端相連接,與非門IC2的負極輸入端與功率放大器Pl的正極輸入端一起形成總輸入端。
3.根據權利要求2所述的一種新型安全式雙功率放大式邏輯系統,其特征在于,所述邏輯開關電路由與非門IC3,與非門IC4,三極管Q3,一端與與非門IC3的輸出端相連接、另一端經電阻R5后與三極管Q3的集電極相連接的電阻R2,一端與與非門IC4的輸出端相連接、另一端經電阻R6后與三極管Q3的基極相連接的電阻R9,與電阻R6相并聯的電容C5,一端與三極管Q3的基極相連接、另一端外接-4V電壓的電阻R7,一端與三極管Q3的發射極相連接、另一端外接-4V電壓的電阻R8,以及與電阻R8相并聯的電容C4組成;所述與非門IC2的輸出端則分別與與非門IC3的正極輸入端和與非門IC4的負極輸入端相連接,與非門IC3的負極輸入端與與非門IC4的正極輸入端相連接;所述三極管Q2的基極則與電阻R2和電阻R5的連接點相連接。
4.根據權利要求3所述的一種新型安全式雙功率放大式邏輯系統,其特征在于,所述電容Cl和電容C2均為貼片電容,而電容C3、電容C4和電容C5則均為電解電容。
【文檔編號】H03F3/20GK104467687SQ201410699569
【公開日】2015年3月25日 申請日期:2014年11月27日 優先權日:2014年11月27日
【發明者】羅婭, 車容俊 申請人:成都措普科技有限公司