一種計算機的usb接口電路的制作方法
【專利摘要】本實用新型公開了一種計算機的USB接口電路,包括第一電源、第二電源、第三電源、第四電源、第五電源、USB控制芯片、第一電容、第二電容、第三電容、第四電容、第五電容、第六電容、第一電阻、第二電阻、第三電阻、第四電阻、第五電阻、第六電阻、第七電阻、第八電阻、第九電阻、第十電阻、晶振和二極管。本實用新型結構簡單,在USB總線的兩條電源線VCC和GND之間加了去耦電容,附近大功率用電設備對電壓不易造成影響,防止了在讀寫數據的過程中產生電壓波動。
【專利說明】—種計算機的USB接口電路
【技術領域】
[0001]本實用新型涉及一種接口電路,尤其涉及一種計算機的USB接口電路。
【背景技術】
[0002]在現代工業生產和科學技術研究等各行業中,通常需要對各種數據進行采集,目前常用的通過數據采集板卡采集的方法存在著以下缺點:安裝麻煩,易受機箱內環境的干擾而導致采集數據的失真,容易受計算機插槽數量和地址、中斷資源的限制,可擴展性差,而帶RS-232串口的數據采集器,在需要大批量、高速傳輸的場合下,其應用也受到限制,通用串行總線USB的出現,可很好地解決了上述問題,但現今USB接口電路也存在著一些問題,不但結構較為復雜,而且附近大功率用電設備對電壓容易造成影響,容易在讀寫數據的過程中產生電壓波動。
實用新型內容
[0003]本實用新型的目的就在于為了解決上述問題而提供一種簡單的計算機的USB接口電路。
[0004]本實用新型通過以下技術方案來實現上述目的:
[0005]本實用新型包括第一電源、第二電源、第三電源、第四電源、第五電源、USB控制芯片、第一電容、第二電容、第三電容、第四電容、第五電容、第六電容、第一電阻、第二電阻、第三電阻、第四電阻、第五電阻、第六電阻、第七電阻、第八電阻、第九電阻、第十電阻、晶振和二極管,所述USB控制芯片的DMA響應端與所述第三電阻的第一端連接,所述USB控制芯片的實時狀態傳輸端與所述第四電阻的第一端連接,所述第三電阻的第二端同時與所述第四電阻的第二端和所述第一電源的正極VCCl連接,所述USB控制芯片的信號指示端與所述二極管的負極連接,所述二極管的正極與所述第五電阻的第一端連接,所述第五電阻的第二端與所述第二電源的正極VCC2連接,所述USB控制芯片的第一外部時鐘輸入端同時與所述第一電容的第一端和所述晶振的第一端連接,所述USB控制芯片的第二外部時鐘輸入端與所述第六電阻的第一端連接,所述第六電阻的第二端同時與所述晶振的第二端和所述第二電容的第一端連接,所述第二電容的第二端同時與所述第一電容的第二端、所述第二電阻的第一端、所述第一電阻的第一端和USB接口的接地端連接并接地,所述USB控制芯片的正電源端同時與所述第六電容的正極和所述第三電源的正極VCC3連接,所述第六電容的負極接地,所述USB控制芯片的負極數據端與所述第八電阻的第一端連接,所述第八電阻的第二端同時與所述第一電阻的第二端和所述USB接口的負極數據端連接,所述USB控制芯片的正極數據端與所述第七電阻的第一端連接,所述第七電阻的第二端同時與所述第二電阻的第二端和所述USB接口的正極數據端連接,所述第四電源的正極VCC4同時與所述第五電容的第一端、所述第四電容的第一端、所述第三電容的正極和所述USB接口的電源端連接,所述第五電容的第二端同時與所述第四電容的第二端和所述第三電容的負極連接并接地,所述USB控制芯片的中斷輸出端與所述第九電阻的第一端連接,所述USB控制芯片的延緩端與所述第十電阻的第一端連接,所述第九電阻的第二端同時與所述第五電源的正極VCC5和所述第十電阻的第二端連接,所述USB控制芯片的地址鎖存允許端和所述USB控制芯片的接地端均接地。
[0006]進一步地,所述二極管為發光二極管。
[0007]進一步地,所述第三電容與所述第六電容均為極性電容。
[0008]本實用新型的有益效果在于:
[0009]本實用新型結構簡單,在USB總線的兩條電源線VCC和GND之間加了去耦電容,附近大功率用電設備對電壓不易造成影響,防止了在讀寫數據的過程中產生電壓波動。
【專利附圖】
【附圖說明】
[0010]圖1是本實用新型電路原理圖。
【具體實施方式】
[0011]下面結合附圖對本實用新型作進一步說明:
[0012]如圖1所示,本實用新型包括第一電源、第二電源、第三電源、第四電源、第五電源、USB控制芯片U、第一電容Cl、第二電容C2、第三電容C3、第四電容C4、第五電容C5、第六電容C6、第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4、第五電阻R5、第六電阻R6、第七電阻R7、第八電阻R8、第九電阻R9、第十電阻R10、晶振X和二極管D,二極管D為發光二極管,第三電容C3與第六電容C6均為極性電容,USB控制芯片U的DMA響應端DMACK_N與第三電阻R3的第一端連接,USB控制芯片U的實時狀態傳輸端Ε0Τ_Ν與第四電阻R4的第一端連接,第三電阻R3的第二端同時與第四電阻R4的第二端和第一電源的正極連接,USB控制芯片U的信號指示端GL_N與二極管D的負極連接,二極管D的正極與第五電阻R5的第一端連接,第五電阻R5的第二端與第二電源的正極連接,USB控制芯片U的第一外部時鐘輸入端XTALl同時與第一電容Cl的第一端和晶振X的第一端連接,USB控制芯片U的第二外部時鐘輸入端XTAL2與第六電阻R6的第一端連接,第六電阻R6的第二端同時與晶振X的第二端和第二電容C2的第一端連接,第二電容C2的第二端同時與第一電容Cl的第二端、第二電阻R2的第一端、第一電阻Rl的第一端和USB接口的接地端GND連接并接地,USB控制芯片U的正電源端VDD同時與第六電容C6的正極和第三電源的正極連接,第六電容C6的負極接地,USB控制芯片U的負極數據端D-與第八電阻R8的第一端連接,第八電阻R8的第二端同時與第一電阻Rl的第二端和USB接口的負極數據端D-連接,USB控制芯片U的正極數據端D+與第七電阻R7的第一端連接,第七電阻R7的第二端同時與第二電阻R2的第二端和USB接口的正極數據端D+連接,第四電源的正極同時與第五電容C5的第一端、第四電容C4的第一端、第三電容C3的正極和USB接口的電源端VCC連接,第五電容C5的第二端同時與第四電容C4的第二端和第三電容C3的負極連接并接地,USB控制芯片U的中斷輸出端INT_N與第九電阻R9的第一端連接,USB控制芯片U的延緩端SUSTO與第十電阻RlO的第一端連接,第九電阻R9的第二端同時與第五電源的正極和第十電阻RlO的第二端連接,USB控制芯片U的地址鎖存允許端ALE和USB控制芯片U的接地端GND均接地,圖中USB控制芯片U的引腳未全部標出。
[0013]本實用新型中,我們選用的USB控制芯片U型號為TOIUSBD12,所構成的USB接口電路結構簡單,USB接口總線共4條線,兩條電源線VCC和GND、兩條差分數據線D +和D —。為了防止在讀寫數據的過程中電壓波動,及附近大功率用電設備對電壓的影響,在USB接口總線的兩條電源線VCC和GND之間加了去耦電容,USB接口總線是采用差分數據傳輸,因此在任意時刻,只能有一個發送器或接收器,在D+/D—線上串接的兩個18歐姆的電阻,及下拉的兩個IM電阻是用來進行阻抗匹配的。USB控制芯片U的延緩端susro和中斷輸出端INT_N能分別與單片機的一個I/O引腳相連,以實現USB控制芯片U掛起及USB控制芯片U向單片機發出中斷。系統中USB控制芯片U的DMA響應端DMACK_N和實時狀態傳輸端EOT_N都通過一個上拉電阻連到電源,振蕩電路采用6MHz晶振,經過USB控制芯片U內部倍頻電路之后,USB控制芯片U內部實際時鐘為24MHz,信號指示端GL_N通過一個發光二極管D和第五電阻R5連到電源,當所要連接的儀器枚舉成功以后,該發光二極管D亮,當計算機與所連接的儀器進行通訊時,此發光二極管D閃爍。
【權利要求】
1.一種計算機的USB接口電路,其特征在于:包括第一電源、第二電源、第三電源、第四電源、第五電源、USB控制芯片、第一電容、第二電容、第三電容、第四電容、第五電容、第六電容、第一電阻、第二電阻、第三電阻、第四電阻、第五電阻、第六電阻、第七電阻、第八電阻、第九電阻、第十電阻、晶振和二極管,所述USB控制芯片的DMA響應端與所述第三電阻的第一端連接,所述USB控制芯片的實時狀態傳輸端與所述第四電阻的第一端連接,所述第三電阻的第二端同時與所述第四電阻的第二端和所述第一電源的正極連接,所述USB控制芯片的信號指示端與所述二極管的負極連接,所述二極管的正極與所述第五電阻的第一端連接,所述第五電阻的第二端與所述第二電源的正極連接,所述USB控制芯片的第一外部時鐘輸入端同時與所述第一電容的第一端和所述晶振的第一端連接,所述USB控制芯片的第二外部時鐘輸入端與所述第六電阻的第一端連接,所述第六電阻的第二端同時與所述晶振的第二端和所述第二電容的第一端連接,所述第二電容的第二端同時與所述第一電容的第二端、所述第二電阻的第一端、所述第一電阻的第一端和USB接口的接地端連接并接地,所述USB控制芯片的正電源端同時與所述第六電容的正極和所述第三電源的正極連接,所述第六電容的負極接地,所述USB控制芯片的負極數據端與所述第八電阻的第一端連接,所述第八電阻的第二端同時與所述第一電阻的第二端和所述USB接口的負極數據端連接,所述USB控制芯片的正極數據端與所述第七電阻的第一端連接,所述第七電阻的第二端同時與所述第二電阻的第二端和所述USB接口的正極數據端連接,所述第四電源的正極同時與所述第五電容的第一端、所述第四電容的第一端、所述第三電容的正極和所述USB接口的電源端連接,所述第五電容的第二端同時與所述第四電容的第二端和所述第三電容的負極連接并接地,所述USB控制芯片的中斷輸出端與所述第九電阻的第一端連接,所述USB控制芯片的延緩端與所述第十電阻的第一端連接,所述第九電阻的第二端同時與所述第五電源的正極和所述第十電阻的第二端連接,所述USB控制芯片的地址鎖存允許端和所述USB控制芯片的接地端均接地。
2.根據權利要求1所述的計算機的USB接口電路,其特征在于:所述二極管為發光二極管。
3.根據權利要求1所述的計算機的USB接口電路,其特征在于:所述第三電容與所述第六電容均為極性電容。
【文檔編號】H03K19/0175GK203490694SQ201320592259
【公開日】2014年3月19日 申請日期:2013年9月24日 優先權日:2013年9月24日
【發明者】王東旭 申請人:成都愛信雅克科技有限公司