專利名稱:一種復位時間可調的復位電路的制作方法
技術領域:
本實用新型涉及集成電路設計領域,具體涉及一種復位電路。
背景技術:
在集成電路的設計中,為了保證整個電路所有狀態的確定性,需要對內部電路進行復位,復位電路是集成電路必不可少的組成部分;在復位電路的設計中,需要有足夠長的復位時間來確保內部電路都能復位。一般的復位電路通過一個用PMOS管對電容器進行充電,利用電容器的兩端電壓不能突變的原理,上電時電容器的電壓為零,電源通過PMOS管對電容器充電的時間就是復位時間,要保證復位時間足夠長,需要增大電容器或增大PMOS管形成的電阻,會導致芯片成本提高,同時由于制造工藝的不確定性,電容器和PMOS管隨工藝變化較大,會導致芯片的復位時間不穩定,影響芯片的工作效率。
發明內容本實用新型要解決的問題是提供一種復位時間可調的復位電路,可以解決現有技術延長復位電路的復位時間會導致芯片成本提高以及復位時間不穩定的問題。本實用新型通過以下技術方案實現:一種復位時間可調的復位電路,包括源極與電源相連的PMOS管,所述PMOS管的漏極分別與一端接地的電容器以及反相器串聯構成的放大電路相連,所述放大電路的輸出端與外電路相連,所述PMOS管的柵極與分壓電路的輸出端相連,所述分壓電路輸入一端與電源相連,輸入另一端與開關管相連,所述開關管與放大電路的輸出端相連。本實用新型的進一步方案是,分壓電路由A電阻和B電阻串聯構成,所述A電阻的一端與電源相連,所述B電阻的一端與開關管相連,所述A電阻和B電阻的相連點與PMOS管的柵極相連。本實用新型的進一步方案是,所述開關管為增強型NMOS管,所述增強型NMOS管的漏極與B電阻的一端相連,源極接地,柵極與放大電路的輸出端相連。本實用新型與現有技術相比的優點在于:一、通過調整分壓電路兩電阻的阻值比例,對PMOS管柵極所加電壓進行調整,從而實現復位時間的可調,以適應不同的復位時間要求的電路;二、采用電流對電流的充電方式,可以減小PMOS管的尺寸,降低芯片成本。
圖1為現有技術的復位電路的電路結構圖。圖2為本實用新型所述的復位時間可調的復位電路的電路結構圖。
具體實施方式
如圖1所示的現有技術的復位電路,包括源極與電源6相連的PMOS管1,所述PMOS管I的漏極分別與一端接地的電容器2以及反相器3、4、5串聯構成的放大電路相連,所述放大電路的輸出端7與外電路相連,所述PMOS管I的柵極接地。如圖1所示的復位電路,只有通過加大電容器或者增加PMOS管的電阻值,會造成芯片成本的提高,還會因為制造工藝的不確定性造成復位時間不穩定。如圖2所示的復位時間可調的復位電路的電路結構圖,與圖1相比的區別在于:PMOS管I的柵極與由A電阻8和B電阻9串聯構成的分壓電路的輸出端相連,所述A電阻8的一端與電源6相連,所述B電阻9的一端與開關管10相連,所述開關管10與放大電路的輸出端7相連。如圖2所示的開關管相連10相連為增強型NMOS管,所述增強型NMOS管的漏極與B電阻相連9相連的一端相連,源極接地,柵極與放大電路的反相器相連5相連輸出端相連。A電阻8和B電阻9組成的分壓電路給PMOS管I提供偏置電壓,產生一個偏置電流,偏置電壓越高,偏置電流越小,對電容器充電的時間越長,形成的復位時間越長;改變A電阻8和B電阻9的阻值比例,可以調整PMOS管I的偏置電壓,從而實現不同的復位時間;NMOS管10可以保證復位結束后,A電阻8和B電阻9的電流通路斷開,降低芯片的功耗,延長芯片的使用壽命。
權利要求1.一種復位時間可調的復位電路,包括源極與電源(6)相連的PMOS管(I ),所述PMOS管(I)的漏極分別與一端接地的電容器(2)以及反相器(3、4、5)串聯構成的放大電路相連,所述放大電路的輸出端(7)與外電路相連,其特征在于:所述PMOS管(I)的柵極與分壓電路的輸出端相連,所述分壓電路輸入一端與電源(6)相連,輸入另一端與開關管(10)相連,所述開關管(10)與放大電路的輸出端(7)相連。
2.如權利要求1所述的復位時間可調的復位電路,其特征在于:所述分壓電路由A電阻(8)和B電阻(9)串聯構成,所述A電阻(8)的一端與電源(6)相連,所述B電阻(9)的一端與開關管(10)相連,所述A電阻(8)和B電阻(9)的相連點與PMOS管(I)的柵極相連。
3.如權利要求1或2所述的復位時間可調的復位電路,其特征在于:所述開關管(10)為增強型NMOS管,所述增強型NMOS管的漏極與B電阻(9)的一端相連,源極接地,柵極與放大電路的反相器(5)輸出端相連。
專利摘要本實用新型公開了一種復位時間可調的復位電路,包括源極與電源相連的PMOS管,所述PMOS管的漏極分別與一端接地的電容器以及反相器串聯構成的放大電路相連,所述放大電路的輸出端與外電路相連,所述PMOS管的柵極與分壓電路的輸出端相連,所述分壓電路輸入一端與電源相連,輸入另一端與開關管相連,所述開關管與放大電路的輸出端相連。本實用新型通過調整分壓電路兩電阻的阻值比例,對PMOS管柵極所加電壓進行調整,從而實現復位時間的可調,以適應不同的復位時間要求的電路;采用電流對電流的充電方式,可以減小PMOS管的尺寸,降低芯片成本。
文檔編號H03K17/22GK202940784SQ201220620738
公開日2013年5月15日 申請日期2012年11月22日 優先權日2012年11月22日
發明者謝衛國 申請人:江蘇格立特電子有限公司