專利名稱:觸發器以及流水線模數轉換器的制作方法
技術領域:
本發明有關于觸發器(flip-flop),更具體地,為有關觸發器以及流水線(pipelined)模數轉換器(Analog_to_Digital Converter, ADC)。
背景技術:
觸發器能夠提供2分頻器(frequency divide-by-2 divider)的功能。圖1為基于D觸發器的傳統的2分頻器的示意圖。當現有技術中的分頻器接收到時鐘信號CLK時,將產生具有時鐘信號CLK 一半頻率CLK/2的輸出信號。實踐中時鐘信號CLK/2需要具有精確的50%占空比(duty cycle)。請參閱圖2,圖2為傳統的分頻器的內部示意圖。其中CLK代表時鐘信號CLK的反相信號。因為傳統的分頻器的數據傳輸路徑包含兩個反相器以及兩個切換開關,而且傳統的分頻器不是差分電路(differential circuitry),因此輸出信號CLK/2的占空比將不是50%,同時還會引進抖動(jitter)。
發明內容
由于現有技術中輸出信號的占空比不是50%,同時還會引進抖動的缺陷,本發明目的之一在于提供一種觸發器以及流水線模數轉換器。 本發明提供一種觸發器,包含傳感放大器級,包含第一N型晶體管,包含用于接收時鐘信號的柵極,以及用于接收接地信號的源極;第二N型晶體管,包含用于接收第一數據信號的柵極,以及耦接于該第一 N型晶體管的漏極的源極;第三N型晶體管,包含接收第二數據信號的柵極以及耦接于該第一N型晶體管的該漏極的源極;第四N型晶體管,包含用于接收該接地信號的柵極以及用于接收該接地信號的源極,以及耦接于第一節點的漏極;第五N型晶體管,包含耦接于該第二 N型晶體管的漏極的源極以及耦接于該第一節點的漏極;第六N型晶體管,包含耦接于復位信號的柵極,用于接收該接地信號的源極,以及耦接于第二節點的漏極;第七N型晶體管,包含耦接于該第三N型晶體管的漏極的源極以及耦接于該第二節點的漏極;第一P型晶體管,包含用于接收該時鐘信號的柵極,耦接于該第五N型晶體管的柵極的第一端,以及耦接于該第七N型晶體管的一柵極的第二端;第二 P型晶體管,包含用于接收該時鐘信號的柵極以及耦接于該第一節點的漏極;第三P型晶體管,包含耦接于該第五N型晶體管的該漏極以及該第二節點的柵極,耦接于該第一節點的漏極,以及耦接于該第二P型晶體管的源極的源極;第四P型晶體管,包含用于接收該時鐘信號的柵極以及耦接于該第二節點的漏極;第五P型晶體管,包含耦接于該第七N型晶體管的該柵極以及該第一節點的柵極,耦接于該第二節點的漏極,以及耦接于該第四P型晶體管的源極的源極;第六P型晶體管,包含用于接收該接地信號的柵極,耦接于該第二 P型晶體管的該源極的漏極,以及用于接收電源信號的源極;以及第七P型晶體管,包含用于接收該復位信號的柵極,耦接于該第四P型晶體管的該源極的漏極,以及用于接收該電源信號的源極;以及鎖存級,包含第八N型晶體管,包含耦接于該第一節點的柵極,以及用于接收該接地信號的源極;第九N型晶體管,包含耦接于該第二節點的柵極,以及用于接收該接地信號的源極;第十N型晶體管,包含用于接收該第二數據信號的柵極,以及耦接于該第八N型晶體 管的漏極的源極;第十一N型晶體管,包含用于接收該第一數據信號的柵極,以及耦接于該 第九N型晶體管的該漏極的源極;第十二N型晶體管,包含用于接收該時鐘信號的柵極,耦 接于該第十N型晶體管的漏極的源極,以及耦接于第三節點的漏極;第十三N型晶體管,包 含用于接收該時鐘信號的柵極,耦接于該第十一N型晶體管的漏極的源極,以及耦接于第 四節點的漏極;第八P型晶體管,包含耦接于該第一節點的柵極,用于接收該電源信號的源 極,以及耦接于該第三節點的漏極;第九P型晶體管,包含耦接于該第二節點的柵極,用于 接收該電源信號的源極,以及耦接于該第四節點的漏極;以及鎖存單元,耦接于該第三節點 以及該第四節點之間。 本發明又提供一種流水線模數轉換器,包含觸發器;時鐘產生器,用于根據第一 輸出信號以及第二輸出信號,產生第一相位信號以及第二相位信號,其中,該第一輸出信號 以及該第二輸出信號由該觸發器的該第三節點以及該第四節點提供;以及多個串聯的轉換 級,其中多個順序控制的轉換級的每一者均包含子ADC,用于根據該第一相位信號以及該 第二相位信號處理輸入信號,以產生數字信號;以及乘法型數模轉換器,用于根據該第一相 位信號以及該第二相位信號處理該輸入信號以及該數字信號。 本發明另提供一種觸發器,包含第一鎖存單元,用于接收輸入數據信號,以及根 據時鐘信號與該輸入數據信號,分別在該第一鎖存單元的該第一輸出節點以及該第二輸出 節點產生傳感信號以及反相傳感信號;切換晶體管,包含耦接于該第一鎖存單元的該第一 輸出節點的第一端,耦接于該第一鎖存單元的該第二輸出節點的第二端,以及控制端,該切 換晶體管接收該時鐘信號,用于根據該時鐘信號耦接該第一輸出節點與該第二輸出節點; 以及第二鎖存單元,用于根據該時鐘信號、該輸入數據信號、該傳感信號以及該反相傳感信 號,產生輸出信號以及反相輸出信號。 本發明提供了具有差動電路結構的觸發器。當利用根據本發明的實施例的觸發器 形成分頻器時,可以獲得更優的性能(例如,精確的50%占空比的輸出信號)。
圖1為基于D觸發器的傳統的2分頻器的示意圖。 圖2為傳統的分頻器的內部示意圖。 圖3為根據本發明的實施例的觸發器300的示意圖。 圖4A為根據本發明的實施例的傳感放大器級310的示意圖。 圖4B為根據本發明的實施例的鎖存級320的示意圖。 圖5為根據本發明的實施例的流水線模數轉換器500的示意圖。 圖6為根據本發明的實施例的轉換級1\的示意圖。
具體實施例方式
在說明書及后續的權利要求當中使用了某些詞匯來指稱特定組件。所屬領域中具 有通常知識者應可理解,制造商可能會用不同的名詞來稱呼同一個組件。本說明書及權利 要求并不以名稱的差異來作為區分組件的方式,而是以組件在功能上的差異來作為區分的 準則。在通篇說明書及權利要求當中所提及的"包括"和"包含"為開放式的用語,故應解釋
6成"包含但不限定于"。以外,"耦接"一詞在此為包含任何直接及間接的電氣連接手段。間 接的電氣連接手段包括通過其它裝置進行連接。 為了克服現有技術中的缺陷,本發明提供了具有差分電路結構的觸發器。當利用 根據本發明實施例的觸發器形成分頻器時,可以獲得更優的性能(例如,精確的50%占空 比的輸出信號)。 圖3為根據本發明的實施例的觸發器300的示意圖。觸發器300包含一個傳感放 大器級(sense amplifier stage) 310,以及一個鎖存級(latch stage) 320。傳感放大器級 310根據包含時鐘信號CLK(圖未示)的一個信號組S^產生一個傳感信號dl以及反相的 傳感信號dlb。在一個實施例中,傳感信號dl以及反相的傳感信號dlb可稱為第一傳感信 號以及第二傳感信號,其中第一傳感信號以及第二傳感信號為反相。鎖存級320能夠根據 信號組S^傳感信號dl以及反相傳感信號dlb產生時鐘信號CLK/2。在此實施例中,時鐘 信號CLK/2具有時鐘信號CLK的一半的頻率。此外,信號組^可以包含時鐘信號CLK、復 位信號RST、數據信號d以及反相數據信號db、接地信號GND、電源信號VDD,或者上述信號 的任意組合。在一個實施例中,數據信號d以及反相數據信號db可以稱為第一數據信號以 及第二數據信號,第一數據信號以及第二數據信號為反相。 在一個實施例中,請注意,晶體管N1至N15可以分別稱作第一N型晶體管至第 十五N型晶體管,而Pl至Pll可以分別稱作第一 P型晶體管至第十一 P型晶體管,其連接 關系如圖4A以及圖4B中所示,數據信號d以及反相數據信號db分別可以稱之為第一數據 信號以及第二數據信號,節點411以及節點412可稱為第一節點以及第二節點,也可以稱之
為第一鎖存單元的第一輸出節點以及第二輸出節點。在第一鎖存單元的一個實施例中,輸 出信號q以及反相輸出信號qb可以為第一輸出信號以及第二輸出信號,其中第一輸出信號 以及第二輸出信號為反相。圖4A為根據本發明實施例的傳感放大器級310的示意圖。傳 感放大器級310包含N型晶體管Nl N7和P型晶體管Pl P7,上述晶體管的連接關系可 以描述為N型晶體管Nl,包含用于接收時鐘信號CLK的柵極,以及用于接收接地信號GND 的源極;N型晶體管N2,包含用于接收數據信號d的柵極,以及耦接于N型晶體管N1的漏極 的源極;N型晶體管N3,包含接收反相數據信號db的柵極以及耦接于N型晶體管N1的漏極 的源極;N型晶體管N4,包含用于接收接地信號GND的柵極以及用于接收接地信號GND的源 極,以及耦接于節點411的漏極;N型晶體管N5,包含耦接于N型晶體管N2的漏極的源極 以及耦接于節點411的漏極;N型晶體管N6,包含耦接于復位信號RST的柵極,用于接收接 地信號GND的源極,以及耦接于節點412的漏極;N型晶體管N7,包含耦接于N型晶體管N3 的漏極的源極,以及耦接于節點412的漏極;P型晶體管Pl,包含用于接收時鐘信號CLK的 柵極,耦接于N型晶體管N5的柵極的第一端(如圖4A所示,P型晶體管Pl的左側與N型 晶體管N5相連),以及耦接于N型晶體管N7的柵極的第二端(如圖4A所示P型晶體管Pl 的右側與N型晶體管N7相連);P型晶體管P2,包含用于接收時鐘信號CLK的柵極,以及耦 接于節點411的漏極;P型晶體管P3,包含耦接于N型晶體管N5的漏極以及節點412的柵 極,耦接于節點411的漏極,以及耦接于P型晶體管P2的源極的源極;P型晶體管P4,包含 用于接收時鐘信號CLK的柵極,以及耦接于節點412的漏極;P型晶體管P5,包含耦接于N 型晶體管N7的柵極以及節點411的柵極,耦接于節點412的漏極,以及耦接于P型晶體管 P4的源極的源極;P型晶體管P6,包含用于接收接地信號GND的柵極,耦接于P型晶體管P2的源極的漏極,以及用于接收電源信號VDD的源極;以及P型晶體管P7,包含用于接收復位 信號RST的柵極,耦接于P型晶體管P4的源極的漏極,以及用于接收電源信號VDD的源極。 P型晶體管P3以及P型晶體管P5,N型晶體管N5以及N型晶體管N7組成了第一鎖存單元 (如圖4A中的虛線框所示)。在一個實施例中,在第一鎖存單元中的晶體管N5、 P3、 N7以 及P5又可分別稱之為第一 N型晶體管,第一 P型晶體管,第二 N型晶體管以及第二 P型晶 體管,其連接關系可以描述為第一 N型晶體管(即N型晶體管N5),包含耦接于第二輸出 節點(即,節點412)的柵極,以及耦接于該第一輸出節點(即,節點411)的漏極;第一P型 晶體管(即,P型晶體管P3),包含耦接于該第一 N型晶體管的柵極的柵極,以及耦接于該第 一 N型晶體管的漏極的漏極;第二 N型晶體管(即,N型晶體管N7),包含耦接于該第一輸出 節點(即,節點411)的柵極,以及耦接于該第二輸出節點(S卩,節點412)的漏極;以及第二 P型晶體管(即,P型晶體管P5),包含耦接于該第二 N型晶體管的柵極的柵極,以及耦接于 該第二N型晶體管的該漏極的漏極,其中,當該切換晶體管(即,P型晶體管P1)由時鐘信 號CLK打開時,該切換晶體管(S卩,P型晶體管P1)的該第一端(如圖4A所示,PI的左側 與N5相連)直接連接到該第一輸出節點,該切換晶體管的該第二端(如圖4A所示P1的右 側與N7相連)直接連接到該第二輸出節點,以及該第一輸出節點耦接于該第二輸出節點, 如圖4A所示。請注意,如圖4A所示的晶體管類型僅用以說明本發明,然本發明不以此為 限。傳感放大器級310產生傳感信號dl以及反相傳感信號dlb,并分別傳輸至節點411以 及節點412。在第一鎖存單元中,當切換晶體管(即P型晶體管P1)經由時鐘信號CLK打開 時,節點411連結到節點412,從圖中可以看出,P型晶體管Pl的第一端連接于N型晶體管 N5 (第一鎖存單元的第一 N型晶體管)的柵極,而P型晶體管Pl的第二端連接于N型晶體 管N7(第一鎖存單元的第二N型晶體管)的柵極。圖4B為根據本發明的實施例的鎖存級 320的示意圖。如圖所示,節點413以及節點414分別可以稱之為第三節點以及第四節點, 鎖存級320包含N型晶體管N8 N15, P型晶體管P8 Pll,其連接關系可以描述為N型 晶體管N8,包含耦接于該第一節點的柵極,以及用于接收接地信號GND的源極;N型晶體管 N9,包含耦接于第二節點的柵極,以及用于接收接地信號GND的源極;N型晶體管N10,包含 用于接收數據信號db的柵極,以及耦接于N型晶體管N8的漏極的源極;N型晶體管N11,包 含用于接收數據信號d的柵極,以及耦接于N型晶體管N9的漏極的源極;N型晶體管N12, 包含用于接收時鐘信號CLK的柵極,耦接于N型晶體管NIO的漏極的源極,以及耦接于節點 413的漏極;N型晶體管N13,包含用于接收時鐘信號CLK的柵極,耦接于N型晶體管Nil的 漏極的源極,以及耦接于節點414的漏極;P型晶體管P8,包含耦接于該第一節點的柵極,用 于接收電源信號VDD的源極,以及耦接于節點413的漏極;P型晶體管P9,包含耦接于該第 二節點的柵極,用于接收電源信號VDD的源極,以及耦接于節點414的漏極,其中,N型晶體 管N14以及N型晶體管N15,P型晶體管P10以及P型晶體管Pll組成了第二鎖存單元(如 圖4B中的虛線框所示),其連接關系描述如下N型晶體管N14,包含耦接于節點414的柵 極,耦接于N型晶體管N10的源極的源極,以及耦接于節點413的漏極;P型晶體管PIO,包 含耦接于N型晶體管N14的柵極的柵極,用于接收電源信號VDD的源極,以及耦接于N型晶 體管N14的漏極的漏極;N型晶體管N15,包含耦接于節點413的柵極,耦接于N型晶體管N9 的源極的源極,以及耦接于節點414的漏極;以及P型晶體管Pll,包含耦接于N型晶體管 N15的柵極的柵極,用于接收電源信號VDD的源極,以及耦接于N型晶體管N15的漏極的漏
8極。鎖存級320中的鎖存單元(即第二鎖存單元)耦接于節點413以及節點414之間,即 第三節點以及第四節點之間。鎖存級320分別產生輸出信號q以及反相輸出信號qb,并根 據輸出信號q以及反相輸出信號qb分別輸出至節點413以及節點414。在一個實施例中, 輸出信號q以及反相輸出信號qb可以為第一輸出信號以及第二輸出信號,其中第一輸出信 號以及第二輸出信號為反相。傳感放大器級310以及鎖存級320的運作規則將在下面進行 描述。 請參閱圖4A,傳感放大器級310可以根據信號組Sra的復位信號RST復位。當復位 信號RST為高電平時,節點412將為低電平,同時打開P型晶體管P3。既然P型晶體管P3 以及P6已經打開,則節點411為高電平。在此實施例中,傳感信號dl由節點411提供,而 反相傳感信號dlb將由節點412提供。 當時鐘信號CLK為高電平時,N型晶體管Nl打開。由兩個反相器組成的第一鎖存 單元將傳感數據信號d以及反相數據信號db,分別在節點412以及節點411保存數據信號 d和反相數據信號db的值,而上述兩個反相器由晶體管P3、 P5、N5以及N7形成。換言之, 此時,傳感信號dl的值等于反相數據信號db的值,而反相傳感信號dlb的值等于數據信號 d的值。當時鐘信號CLK過渡到低電平時,P型晶體管PI打開,因此節點411耦接到節點 412。經此運作,當時鐘信號CLK的下一個脈沖(pulse)到來時,第一鎖存單元節省了傳感 數據信號d以及反相數據信號db的時間。 請參閱圖4B,鎖存級接收數據信號d、反相數據信號db、傳感信號dl以及反相傳感 信號dlb,然后產生輸出信號q以及反相輸出信號qb,其中,傳感信號dl以及反相傳感信號 dlb由傳感放大器級310提供。例如,當數據信號為高電平,反相數據信號db為低電平,傳 感信號dl為低電平,以及反相傳感信號dlb為高電平,晶體管N8、N10以及P9關閉,晶體管 P8、N11以及N9打開。節點413連接到電源信號VDD,節點414接地,因此輸出信號q為高 電平,而反相輸出信號qb為低電平。當時鐘信號為低電平時,由晶體管P10、P11、N14以及 N15組成的第二鎖存單元保存輸出信號q以及反相輸出信號qb。 在此實施例中,當時鐘信號CLK為高電平時,輸出信號q的電平與數據信號d的電 平相同。當時鐘信號CLK從高電平變換到低電平時,輸出信號q的電平可以保持。例如,當 時鐘信號為高電平時,假設數據信號d為高電平。當時鐘信號CLK從高電平變換到低電平 時,輸出信號q為高電平。 圖5為根據本發明的實施例的流水線模數轉換器500的示意圖。流水線ADC500 包含分頻器610,時鐘產生器620,轉換級1\ Tn。轉換級1\ Tn將輸入信號IN轉換為數 字信號D工 Dn。本領域普通技術人員在閱讀過本申請文件中有關轉換級1\的描述后可以 知道轉換級1\ Tn的運作,下文以轉換級1\為例說明。 圖6為根據本發明的實施例的轉換級1\的示意圖。轉換級1\包含乘法型數模轉 換器(Multiplying Digital to Analog Converter, MDAC)630以及子ADC (sub-ADC) 640。 請聯合參閱圖6與圖5。分頻器610根據時鐘信號CLK,產生時鐘信號CLK/2以及反相時鐘 信號CLK/2。因為觸發器300具有差分電路結構,所以時鐘信號CLK/2以及反相時鐘信號 CLK/2—具有精確的50X占空比。在時鐘信號CLK/2以及反相時鐘信號CLK/2_的下降沿之 間的差為T/2,其中T為時鐘信號CLK/2的周期。 在此實施例中,分頻器610由觸發器300組成。當觸發器的連接關系受到控制之
9后,觸發器300能夠提供分頻器610的功能。在一個實施例中,當N型晶體管N2以及Nil 的柵極接收到反相輸出信號qb時,反相輸出信號qb將可以用作反相時鐘信號CLK/2_。
時鐘產生器620可以根據時鐘信號CLK/2以及反相時鐘信號CLK/2_生成相位信 號Phl以及相位信號Ph2。子ADC 640可以處理輸入信號IN,根據相位信號Phl以及相位 信號Ph2產生數字信號D1Q MDAC根據相位信號Phi以及相位信號Ph2處理輸入信號IN以 及數字信號D^既然時鐘信號CLK/2以及反相時鐘信號CLK/2—均為50X占空比,轉換級 Tl Tn中的每個的取樣沿都可以是確定的,因此,流水線ADC 500的性能可以提高。
任何本領域的技術人員,在不脫離本發明的精神和范圍內,當可做些許的更動與 潤飾,因此本發明的保護范圍當視所附的權利要求所界定者為準。
權利要求
一種觸發器,其特征在于包含傳感放大器級,包含第一N型晶體管,包含用于接收時鐘信號的柵極以及用于接收接地信號的源極;第二N型晶體管,包含用于接收第一數據信號的柵極以及耦接于該第一N型晶體管的漏極的源極;第三N型晶體管,包含接收第二數據信號的柵極以及耦接于該第一N型晶體管的該漏極的源極;第四N型晶體管,包含用于接收該接地信號的柵極以及用于接收該接地信號的源極,以及耦接于第一節點的漏極;第五N型晶體管,包含耦接于該第二N型晶體管的漏極的源極以及耦接于該第一節點的漏極;第六N型晶體管,包含耦接于復位信號的柵極,用于接收該接地信號的源極,以及耦接于第二節點的漏極;第七N型晶體管,包含耦接于該第三N型晶體管的漏極的源極以及耦接于該第二節點的漏極;第一P型晶體管,包含用于接收該時鐘信號的柵極,耦接于該第五N型晶體管的柵極的第一端,以及耦接于該第七N型晶體管的柵極的第二端;第二P型晶體管,包含用于接收該時鐘信號的柵極以及耦接于該第一節點的漏極;第三P型晶體管,包含耦接于該第五N型晶體管的該漏極以及該第二節點的柵極,耦接于該第一節點的漏極,以及耦接于該第二P型晶體管的源極的源極;第四P型晶體管,包含用于接收該時鐘信號的柵極以及耦接于該第二節點的漏極;第五P型晶體管,包含耦接于該第七N型晶體管的該柵極以及該第一節點的柵極,耦接于該第二節點的漏極,以及耦接于該第四P型晶體管的源極的源極;第六P型晶體管,包含用于接收該接地信號的柵極,耦接于該第二P型晶體管的該源極的漏極,以及用于接收電源信號的源極;以及第七P型晶體管,包含用于接收該復位信號的柵極,耦接于該第四p型晶體管的該源極的漏極,以及用于接收該電源信號的源極;以及鎖存級,包含第八N型晶體管,包含耦接于該第一節點的柵極,以及用于接收該接地信號的源極;第九N型晶體管,包含耦接于該第二節點的柵極,以及用于接收該接地信號的源極;第十N型晶體管,包含用于接收該第二數據信號的柵極,以及耦接于該第八N型晶體管的漏極的源極;第十一N型晶體管,包含用于接收該第一數據信號的柵極,以及耦接于該第九N型晶體管的該漏極的源極;第十二N型晶體管,包含用于接收該時鐘信號的柵極,耦接于該第十N型晶體管的漏極的源極,以及耦接于第三節點的漏極;第十三N型晶體管,包含用于接收該時鐘信號的柵極,耦接于該第十一N型晶體管的漏極的源極,以及耦接于第四節點的漏極;第八P型晶體管,包含耦接于該第一節點的柵極,用于接收該電源信號的源極,以及耦接于該第三節點的漏極;第九P型晶體管,包含耦接于該第二節點的柵極,用于接收該電源信號的源極,以及耦接于該第四節點的漏極;以及鎖存單元,耦接于該第三節點以及該第四節點之間。
2. 如權利要求1所述的觸發器,其特征在于,該第一數據信號以及該第二數據信號為 反相,第一傳感信號與第二傳感信號為反相,第一輸出信號以及第二輸出信號為反相,其 中,該第一傳感信號由該第一節點提供,而該第二傳感信號由該第二節點提供,該第一輸出 信號由該第三節點提供,該第二輸出信號由該第四節點提供。
3. 如權利要求1所述的觸發器,其特征在于,該鎖存單元包含第十四N型晶體管,包含耦接于該第四節點的柵極、耦接于該第十N型晶體管的該源極 的源極以及耦接于該第三節點的漏極;第十P型晶體管,包含耦接于該第十四N型晶體管的該柵極的柵極、用于接收該電源信 號的源極以及耦接于該第十四N型晶體管的該漏極的漏極;第十五N型晶體管,包含耦接于該第三節點的柵極、耦接于該第九N型晶體管的該源極 的源極、以及耦接于該第四節點的漏極;以及第十一P型晶體管,包含耦接于該第十五N型晶體管的該柵極的柵極、用于接收該電源 信號的源極以及耦接于該第十五N型晶體管的該漏極的漏極。
4. 一種流水線模數轉換器,其特征在于包含 如權利要求1所述的觸發器;時鐘產生器,用于根據第一輸出信號以及第二輸出信號,產生第一相位信號以及第二 相位信號,其中,該第一輸出信號以及該第二輸出信號由該觸發器的該第三節點以及該第 四節點提供;以及多個串聯的轉換級,其中該轉換級的每一者均包含子模數轉換器,用于根據該第一相 位信號以及該第二相位信號處理輸入信號,以產生數字信號;以及乘法型數模轉換器,用于根據該第一相位信號以及該第二相位信號處理該輸入信號以 及該數字信號。
5. 如權利要求4所述的流水線模數轉換器,其特征在于,該第四節點耦接于該第二N型 晶體管的該柵極。
6. 如權利要求5所述的流水線模數轉換器,其特征在于,該第一數據信號與該第二數 據信號為反相,第一傳感信號與第二傳感信號為反相,第一輸出信號以及第二輸出信號為 反相,其中,該第一傳感信號由該第一節點提供,該第二傳感信號由該第二節點提供,該第 一輸出信號由該第三節點提供,該第二輸出信號由該第四節點提供。
7. 如權利要求4所述的流水線模數轉換器,其特征在于,該鎖存單元包含 第十四N型晶體管,包含耦接于該第四節點的柵極,耦接于該第十N型晶體管的該源極的源極,以及耦接于該第三節點的漏極;第十P型晶體管,包含耦接于該第十四N型晶體管的該柵極的柵極,用于接收該電源信 號的源極,以及耦接于該第十四N型晶體管的該漏極的漏極;第十五N型晶體管,包含耦接于該第三節點的柵極,耦接于該第九N型晶體管的該源極 的源極,以及耦接于該第四節點的漏極;以及第十一 P型晶體管,包含耦接于該第十五N型晶體管的該柵極的柵極,用于接收該電源 信號的源極,以及耦接于該第十五N型晶體管的該漏極的漏極。
8. —種觸發器,其特征在于包含第一鎖存單元,用于接收輸入數據信號,以及根據時鐘信號與該輸入數據信號,分別在 該第一鎖存單元的第一輸出節點以及第二輸出節點產生傳感信號以及反相傳感信號;切換晶體管,包含耦接于該第一鎖存單元的該第一輸出節點的第一端,耦接于該第一 鎖存單元的該第二輸出節點的第二端,以及用于接收該時鐘信號的控制端,該切換晶體管 用于根據該時鐘信號耦接該第一輸出節點至該第二輸出節點;以及第二鎖存單元,用于根據該時鐘信號、該輸入數據信號、該傳感信號以及該反相傳感信 號,產生輸出信號以及反相輸出信號。
9. 如權利要求8所述的觸發器,其特征在于,該第一鎖存單元包含第一 N型晶體管,包含耦接于該第二輸出節點的柵極,以及耦接于該第一輸出節點的 漏極;第一 P型晶體管,包含耦接于該第一 N型晶體管的該柵極的柵極,以及耦接于該第一 N 型晶體管的該漏極的漏極;第二 N型晶體管,包含耦接于該第一輸出節點的柵極,以及耦接于該第二輸出節點的 漏極;以及第二 P型晶體管,包含耦接于該第二 N型晶體管的該柵極的柵極,以及耦接于該第二 N型晶體管的該漏極的漏極,其中,當該切換晶體管由該時鐘信號打開時,該切換晶體管的 該第一端直接連接到該第一輸出節點,該切換晶體管的該第二端直接連接到該第二輸出節 點,以及該第一輸出節點耦接于該第二輸出節點。
全文摘要
一種觸發器以及流水線模數轉換器。其中觸發器,包含傳感放大器級,包含第一N型晶體管至第七N型晶體管,第一P型晶體管至第七P型晶體管;以及一鎖存級,包含第八N型晶體管至第十三N型晶體管,第八P型晶體管,第九P型晶體管;以及鎖存單元,耦接于該第三節點以及該第四節點之間。本發明提供的觸發器以及流水線模數轉換器可以獲得精確的50%占空比的輸出信號,所以可以獲得更優的性能。
文檔編號H03K3/037GK101783660SQ20091013751
公開日2010年7月21日 申請日期2009年4月28日 優先權日2009年1月16日
發明者周煜凱 申請人:聯發科技股份有限公司