專利名稱:輸入時鐘轉換為高頻時鐘的實現方法及鎖相環裝置的制作方法
技術領域:
本發明涉及通信技術,尤其涉及鎖相環(PLL, Phase Locked Loop )技術。
背景技術:
隨著通信技術的發展,人們對通信帶寬的要求越來越高,為此,通信領 域應用和發展了多種高速接口 ,例如同步數字體系(SDH, Synchronous Digital Hierarchy )成幀器、高速串行/解串行(SERDES , Serializer/Deserializer)接 口等。為保證高速接口的性能,參考時鐘的頻率及性能都需要達到一定的要 求,幾百MHz的接口參考時鐘已經是很常用的參考時鐘。同時,無線通信技 術從2G發展到3G,并逐步向后3G演進,而且多載波技術得到廣泛應用, 這些都要求模數(AD) /數模(DA)的采樣速度越來越高,AD/DA采樣性能 除了與自身器件工藝有關外,還與其參考時鐘的抖動性能強相關。
目前,在高速接口的應用場合都使用高頻晶體振蕩器作為高速接口的參 考時鐘基準,即,使用高頻晶體振蕩器鎖相環濾除輸入時鐘的抖動,得到高 頻時鐘。但發明人經過仔細研究、認真分析后發現,高頻晶體振蕩器由于自 身工藝所限,可靠性相對較差,這樣就會導致高頻晶體振蕩器鎖相環的可靠 性相對較差,進而導致時鐘頻率轉換的成功幾率較低。
具體的,如圖1所示,高頻壓控晶體振蕩器(VCXO, Voltage Control Crystal Oscillator )鎖相環11將接收到的輸入時鐘轉換為高頻時鐘,高頻時鐘作為SDH 成幀器12的參考時鐘。在實際應用中,高頻壓控晶體振蕩器鎖相環11確實 可以濾除輸入時鐘的抖動,但高頻壓控晶體振蕩器鎖相環11包括高頻壓控晶 體振蕩器,而高頻壓控晶體振蕩器本身的晶片比較薄,由于這個原因,高頻 壓控晶體振蕩器的失效率較高,這樣就會直接導致高頻壓控晶體振蕩器鎖相 環11的可靠性較差。
發明內容
本發明實施例要解決的技術問題在于提供一種輸入時鐘轉換為高頻時鐘 的實現方法及鎖相環裝置,用以提高時鐘頻率轉換的成功幾率。
為解決上述技術問題,本發明提供一種輸入時鐘轉換為高頻時鐘的實現
方法實施例,包括接收輸入時鐘;使用第一級鎖相環濾除所述輸入時鐘的 抖動,得到低頻時鐘;使用第二級鎖相環將所述低頻時鐘轉換為高頻時鐘。
本發明還提供一種鎖相環裝置實施例,包括第一級鎖相環,用于濾除 接收到的輸入時鐘的抖動,得到低頻時鐘;第二級鎖相環,用于將所述低頻 時鐘轉換為高頻時鐘。
在本發明的實施例中,先用一個鎖相環濾除輸入時鐘的抖動,得到低頻 時鐘,再用一個鎖相環將低頻時鐘轉換為高頻時鐘。由于將輸入時鐘轉換為 低頻時鐘的鎖相環和將低頻時鐘轉換為高頻時鐘的鎖相環的可靠性都比較 高,而且同樣能夠完成將輸入時鐘轉換為高頻時鐘的任務,所以,本發明實 施例的時鐘轉換成功的幾率比現有技術高。
另外,在現有技術中,高頻壓控晶體振蕩器成本高,尤其是幾百MHz的 高頻壓控晶體振蕩器的成本相當高,這樣就會直接導致高頻壓控晶體振蕩器 鎖相環的成本較高,而本發明實施例使用的兩個鎖相環由于不需要直接將輸 入時鐘轉換為高頻時鐘,所以不需要包括高頻壓控晶體振蕩器,從而降低了 鎖相環的成本。
圖1為現有的輸入時鐘轉換為高頻時鐘的實現方法示意圖2為本發明的輸入時鐘轉換為高頻時鐘的實現方法實施例的流程圖3為本發明實施例的使用第一級鎖相環濾除輸入時鐘的抖動得到低頻
時鐘的方法流程圖4為本發明實施例的使用第二級鎖相環將低頻時鐘轉換為高頻時鐘的
方法流程圖5為本發明的鎖相環裝置的第一實施例的結構示意圖; 圖6為本發明實施例的第一級鎖相環的結構示意圖; 圖7為本發明實施例的第二級鎖相環的結構示意圖; 圖8為本發明的鎖相環裝置的第二實施例的結構示意圖; 圖9為現有的為高速設備提供不同頻點的方法示意圖; 圖10為本發明實施例的為高速設備提供不同頻點的方法示意圖。
具體實施例方式
首先對本發明的方法實施例進行說明。如圖2所示,包括
步驟S201:接收輸入時鐘。
所述輸入時鐘可以是串行/解串行接口的參考時鐘,也可以是通過背板連 接線傳遞過來的時鐘,還可以是線路恢復的時鐘。當然,所述輸入時鐘帶有 一定的抖動。
步驟S202:使用第一級鎖相環濾除所述輸入時鐘的抖動,得到低頻時鐘。 第一級鎖相環可以是低頻壓控晶體振蕩器鎖相環,也可以是其他的能夠
濾除輸入時鐘的抖動、得到低頻時鐘的鎖相環,第一級鎖相環可以采用窄環
路帶寬。具體的,可以按照圖3所示的流程使用第一級鎖相環濾除輸入時鐘
的抖動得到低頻時鐘
步驟S2021:將輸入時鐘與輸出的低頻時鐘進行相位比較,產生對應于相
位差的誤差電壓。
一般的,輸入時鐘與輸出的低頻時鐘之間會存在頻差與相差。為使輸入 時鐘的頻率與輸出的低頻時鐘的頻率達到同步,可以將輸入時鐘與輸出的低 頻時鐘的相位進行比較,得到相位差信號,之后,再將相位差信號轉換為誤 差電壓。
步驟S2022:對所述誤差電壓進行濾波處理,得到控制電壓。 得到誤差電壓后,可以將誤差電壓進行濾波處理,主要是濾除誤差電壓 的干擾成分和噪音,得到一個控制電壓。
步驟S2023:根據所述控制電壓,對輸出的低頻時鐘的頻率進行控制。 得到控制電壓后,可以根據控制電壓,使輸出的低頻時鐘的頻率盡量與 輸入時鐘的頻率接近。
步驟S2021-2023可以是一個循環的過程,以使輸出的低頻時鐘的頻率逐 漸的與輸入時鐘的頻率一致。
另外,在步驟S2021中,如有必要,可以先分別對輸入時鐘和輸出的低 頻時鐘進行分頻處理,分別得到分頻后的輸入時鐘和低頻時鐘,之后再將分 頻后的輸入時鐘和低頻時鐘進行相位比較,產生對應于相位差的誤差電壓。 當然,也可以只對輸入時鐘和輸出的低頻時鐘中的一個時鐘進行分頻處理, 再將分頻后的時鐘與另外一個沒有分頻的時鐘進4亍相位比較。此時,在步驟 S2023中,可以根據控制電壓,使輸出的低頻時鐘的頻率盡量達到相對于輸入 時鐘的頻率的期望頻率。
完成步驟S202后,執行步驟S203:使用第二級鎖相環將所述低頻時鐘轉 換為高頻時鐘。
第二級鎖相環可以是壓控振蕩器(VCO, Voltage Control Oscillator)鎖相 環,也可以是其他的能夠將低頻時鐘轉換為高頻時鐘的鎖相環,第二級鎖相 環可以釆用寬環路帶寬。具體的,可以按照圖4所示的流程使用第二級鎖相 環將低頻時鐘轉換為高頻時鐘
步驟S2031:對壓控振蕩器輸出的高頻時鐘進行分頻處理,得到分頻后的 高頻時鐘,將低頻時鐘與分頻后的高頻時鐘進行相位比較,產生對應于相位 差的誤差電壓。
由于高頻時鐘的頻率要比低頻時鐘的頻率高,所以在進行頻率轉換時, 為使第二級鎖相環輸入端輸入的兩個時鐘的頻率盡量接近, 一般都會對高頻 時鐘進行分頻處理。
步驟S2032:對所述誤差電壓進行濾波處理,得到控制電壓。
得到誤差電壓后,可以將誤差電壓進行濾波處理,主要是濾除誤差電壓 中的干擾成分和噪音,得到一個控制電壓。
步驟S2033:根據所述控制電壓,對輸出的高頻時鐘的頻率進行控制。
得到控制電壓后,可以根據控制電壓,使輸出的高頻時鐘的頻率盡量達 到相對于低頻時鐘的頻率的期望頻率。
步驟S2031-2033可以是一個循環的過程,以使輸出的高頻時鐘的頻率盡 量達到相對于低頻時鐘的頻率的期望頻率。
另外,在步驟S2031中,如有必要,可以分別對低頻時鐘和輸出的高頻 時鐘進行分頻處理,分別得到分頻后的低頻時鐘和分頻后的高頻時鐘,之后 再將分頻后的低頻時鐘和分頻后的高頻時鐘進行相位比較,產生對應于相位 差的誤差電壓。
在步驟S203后,如果后續的高速接口不需要步驟S203得到的高頻時鐘 的頻率,則可以對步驟S203得到的高頻時鐘進行分頻處理,分頻系數可以根 據實際需要而定。例如,假設步驟S203得到的高頻時鐘的頻率是2GHz,而 后續的高速接口只需要lGHz的高頻時鐘,那么可以對2GHz的高頻時鐘進行 分頻處理,分頻系數是2,得到lGHz的高頻時鐘;如果后續的高速接口只需 要500GHz的高頻時鐘,那么分頻系數就是4。
上述方法實施例可以由多種形式的裝置來實現,為此,本發明還提供了
一種鎖相環裝置的實施例。如圖5所示,鎖相環裝置51包括第一級鎖相環 501,用于濾除接收到的輸入時鐘的抖動,得到低頻時鐘;第二級鎖相環502, 用于將所述低頻時鐘轉換為高頻時鐘。
所述輸入時鐘可以是串行/解串行接口的參考時鐘,也可以是通過背板連 接線傳遞過來的時鐘,還可以是線路恢復的時鐘。當然,所述輸入時鐘帶有 一定的抖動。
第一級鎖相環501可以是低頻壓控晶體振蕩器鎖相環,也可以是其他的 能夠濾除輸入時鐘的抖動、得到低頻時鐘的鎖相環,第一級鎖相環501可以 采用窄環路帶寬。具體的,如圖6所示,第一級鎖相環501包括鑒相器5011, 用于將輸入時鐘與低頻時鐘進行相位比較,產生對應于相位差的誤差電壓; 環路濾波器5012,用于對鑒相器5011產生的誤差電壓進行濾波處理,得到控 制電壓;低頻壓控晶體振蕩器5013,用于根據環路濾波器5012得到的控制電 壓,對所述低頻時鐘的頻率進行控制。其中,環路濾波器5012得到誤差電壓 后,可以將誤差電壓進行濾波處理,主要是濾除誤差電壓的干擾成分和噪音, 得到一個控制電壓;低頻壓控晶體振蕩器5013得到控制電壓后,可以根據控 制電壓,使輸出的低頻時鐘的頻率盡量與輸入時鐘的頻率接近。
鑒相器5011、環路濾波器5012和低頻壓控晶體振蕩器5013之間可以構 成一個環路,以使輸出的低頻時鐘的頻率逐漸的與輸入時鐘的頻率一致。
另外,如有必要,鑒相器5011可以先分別對輸入時鐘和輸出的低頻時鐘 進行分頻處理,分別得到分頻后的輸入時鐘和低頻時鐘,之后再將分頻后的 輸入時鐘和低頻時鐘進行相位比較,產生對應于相位差的誤差電壓。當然, 鑒相器5011也可以只對輸入時鐘和輸出的低頻時鐘中的一個時鐘進行分頻處 理,再將分頻后的時鐘與另外一個沒有分頻的時鐘進行相位比較。此時,低 頻壓控晶體振蕩器5013可以根據控制電壓,使輸出的低頻時鐘的頻率盡量達 到相對于輸入時鐘的頻率的期望頻率。
請再參照圖5,第二級鎖相環502可以是壓控振蕩器鎖相環,例如釆用 LMX2306/AD4001或AD9510/CDCM7005類鑒相器加壓控振蕩器的方式實 現,也可以直接采用集成壓控振蕩器的鎖相環器件,如 AD9516/AD9517/AD9518/CDCE72010等,相對來說,后者的實現成本更低、 應用更靈活,當然,第二級鎖相環502也可以是其他的能夠將低頻時鐘轉換 為高頻時鐘的鎖相環。第二級鎖相環502可以采用寬環路帶寬,具體可以根 據實際應用情沈從幾KHz到幾百KHz。具體的,如圖7所示,第二級鎖相環 502包括鑒相器5021,用于對壓控振蕩器輸出的高頻時鐘進行分頻處理, 得到分頻后的高頻時鐘,將低頻時鐘與分頻后的高頻時鐘進行相位比較,產 生對應于相位差的誤差電壓;環路濾波器5022,用于對鑒相器5021產生的誤 差電壓進行濾波處理,得到控制電壓;壓控振蕩器5023,用于根據環路濾波 器5022得到的控制電壓,對輸出的高頻時鐘的頻率進行控制。環路濾波器5022 得到誤差電壓后,可以將誤差電壓進行濾波處理,主要是濾除誤差電壓中的 干擾成分和噪音,得到一個控制電壓。壓控振蕩器5023得到控制電壓后,可 以根據控制電壓,使輸出的高頻時鐘的頻率盡量達到相對于低頻時鐘的頻率 的期望頻率。
鑒相器5021、環路濾波器5022和壓控振蕩器5023可以構成一個環路, 以使輸出的高頻時鐘的頻率盡量達到相對于低頻時鐘的頻率的期望頻率。
另外,如有必要,鑒相器5021可以分別對低頻時鐘和輸出的高頻時鐘進 行分頻處理,分別得到分頻后的低頻時鐘和分頻后的高頻時鐘,之后再將分 頻后的低頻時鐘和分頻后的高頻時鐘進行相位比較,產生對應于相位差的誤 差電壓。
請再參照圖5,第二級鎖相環502輸出高頻時鐘后,如果后續的高速i殳備 503不需要所述高頻時鐘的頻率,則可以對所述高頻時鐘進行分頻處理,分頻 系數可以根據實際需要而定。具體的,圖8所示,鎖相環裝置81除包括第一 級鎖相環801和第二級鎖相環802外,還包括設置在第二級鎖相環802和高 速i殳備804之間的分頻器803,用于對第二級鎖相環802輸出的高頻時鐘進4亍 分頻處理。例如,假設第二級鎖相環802輸出的高頻時鐘的頻率是2GHz,而 高速設備804只需要lGHz的高頻時鐘,那么第二級鎖相環802輸出的2GHz 的高頻時鐘經過分頻器803分頻處理后,可以得到lGHz的高頻時鐘,進而滿 足高速設備804的需求。
在本發明的所有實施例中,不是使用高頻壓控晶體振蕩器鎖相環將輸入 時鐘轉換為高頻時鐘的,而是先用一個鎖相環將輸入時鐘轉換為低頻時鐘, 再用一個鎖相環將低頻時鐘轉換為高頻時鐘,由于將輸入時鐘轉換為低頻時
鐘的鎖相環中的振蕩器和將低頻時鐘轉換為高頻時鐘的鎖相環中的振蕩器的 可靠性都很高,所以兩個鎖相環的可靠性也都^艮高,時鐘轉換成功的幾率也 會因而提高。
在本發明的所有實施例中,由于將輸入時鐘轉換為低頻時鐘的鎖相環中 的振蕩器和將低頻時鐘轉換為高頻時鐘的鎖相環中的振蕩器的工藝特點,兩 種振蕩器的制作成本較低,所以兩個鎖相環的成本也較低。
在本發明的所有實施例中,由于壓控振蕩器的牽引范圍比較寬,所以可 以滿足不同頻點的需求。例如,在現有技術中,如果需要滿足不同頻點的需
求,則需要釆用不同的高頻壓控晶體振蕩器來實現。如圖9所示,如果高速 設備92需要三個不同頻率的時鐘,則由于高頻壓控晶體振蕩器的頻率牽引范 圍比較小, 一般都在200ppm以內,所以需要使用三個高頻壓控晶體振蕩器鎖 相環91、 91,及91"來輸出三個不同頻率的時鐘。當然,高速設備93可能不 要求高頻壓控晶體振蕩器鎖相環91、 91,及91"同時輸出不同頻率的時鐘,而 只是在某個時刻要求一個頻率的時鐘,但高頻壓控晶體振蕩器鎖相環91、 91, 及91"必須同時存在,才能滿足高速設備92在不同時刻對不同頻率時鐘的需 求。上面提到過,由于高頻壓控晶體振蕩器的工藝特點等原因,高頻壓控晶 體振蕩器鎖相環的成本高,可靠性低,所以,使用多個高頻壓控晶體振蕩器 鎖相環實現不同頻率時鐘的輸出會使實現的成本更高,可靠性也會更低。而 在本發明的實施例中,由于壓控振蕩器的牽引范圍比較寬,所以往往只需要 一個包括壓控振蕩器鎖相環的鎖相環裝置,通過軟件來進行不同的配置,就 可以滿足高速設備在不同時刻對不同頻點的需求,相對于現有技術來說,實 現成本更低,可靠性更高。如圖IO所示,如果高速設備1003在不同的時刻 需要三個不同的頻點fl、 f2及f3,那么使用一個包括低頻壓控晶體振蕩器鎖 相環1001及壓控振蕩器鎖相環1002的裝置101,通過在不同時刻對壓控振蕩 器鎖相環1002進行不同的配置,即可輸出不同的頻點。
在本發明的所有實施例中,由于低頻壓控晶體振蕩器本身的相噪特性較 好, 一 般的低頻壓控晶體振蕩器的相噪都能達到-90dBc/Hz@ 1 OOHz 、 -110dBc/Hz@lkHz、 -130dBc/Hz@10kHz、 -140dBc/Hz@lMHz,所以,使用窄 環路帶寬的低頻壓控晶體振蕩器鎖相環作為第一級鎖相環,可以對輸入時鐘 進行良好的濾波,保證近端相位噪聲;使用壓控振蕩器鎖相環可以很容易的將低頻時鐘的頻率提高到較高的頻率,而且由于可調范圍很大,可以輸出不 同頻率的時鐘。
另外,如果只使用一個高頻壓控振蕩器鎖相環將輸入時鐘轉換為高頻時 鐘,則由于高頻壓控振蕩器近端相噪比較差,所以轉換后的高頻時鐘往往不 能滿足通信系統對高性能時鐘的要求。而在本發明的所有實施例中,釆用兩 級鎖相環先對輸入時鐘進行濾波,再將濾波后得到的低頻時鐘轉換為高頻時 鐘,就可以滿足通信系統對高性能時鐘的要求。
以上所述僅是本發明的優選實施方式,應當指出,對于本技術領域的普 通技術人員來說,在不脫離本發明原理的前提下,還可以作出若干改進和潤 飾,這些改進和潤飾也應視為本發明的保護范圍。
權利要求
1.一種輸入時鐘轉換為高頻時鐘的實現方法,其特征在于,包括接收輸入時鐘;使用第一級鎖相環濾除所述輸入時鐘的抖動,得到低頻時鐘;使用第二級鎖相環將所述低頻時鐘轉換為高頻時鐘。
2. 如權利要求1所述的輸入時鐘轉換為高頻時鐘的實現方法,其特征在 于,所述第一級鎖相環為低頻壓控晶體振蕩器鎖相環,使用低頻壓控晶體振 蕩器鎖相環濾除所述輸入時鐘的抖動得到低頻時鐘具體為將輸入時鐘與低頻壓控晶體振蕩器鎖相環中的低頻壓控晶體振蕩器輸出 的低頻時鐘進行相位比較,產生對應于輸入時鐘與低頻時鐘之間相位差的誤 差電壓;對所述誤差電壓進行濾波處理,得到控制電壓; 根據所述控制電壓,對所述低頻時鐘的頻率進行控制。
3. 如權利要求1所述的輸入時鐘轉換為高頻時鐘的實現方法,其特征在 于,所述第一級鎖相環為低頻壓控晶體振蕩器鎖相環,使用低頻壓控晶體振 蕩器鎖相環濾除所述輸入時鐘的抖動得到低頻時鐘具體為分別對輸入時鐘和低頻壓控晶體振蕩器鎖相環中的低頻壓控晶體振蕩器 輸出的低頻時鐘進行分頻處理,得到分頻后的輸入時鐘和低頻時鐘;將所述分頻后的輸入時鐘與分頻后的低頻時鐘進行相位比較,產生對應 于相位差的誤差電壓;對所述誤差電壓進行濾波處理,得到控制電壓;根據所述控制電壓,對所述輸出的低頻時鐘的頻率進行控制。
4. 如權利要求1所述的輸入時鐘轉換為高頻時鐘的實現方法,其特征在 于,所述第二級鎖相環為壓控振蕩器鎖相環,使用壓控振蕩器鎖相環將所述 低頻時鐘轉換為高頻時鐘具體為對壓控振蕩器鎖相環中的壓控振蕩器輸出的高頻時鐘進行分頻處理,得 到分頻后的高頻時鐘;將低頻時鐘與分頻后的高頻時鐘進行相位比較,產生對應于相位差的誤 差電壓;對所述誤差電壓進行濾波處理,得到控制電壓;根據所述控制電壓,對壓控振蕩器輸出的高頻時鐘的頻率進行控制。
5. 如權利要求1所述的輸入時鐘轉換為高頻時鐘的實現方法,其特征在于,所述第二級鎖相環為壓控振蕩器鎖相環,使用壓控振蕩器鎖相環將所述低頻時鐘轉換為高頻時鐘具體為分別對低頻時鐘和壓控振蕩器鎖相環中的壓控振蕩器輸出的高頻時鐘進 行分頻處理,得到分頻后的低頻時鐘和高頻時鐘;將分頻后的低頻時鐘與分頻后的高頻時鐘進行相位比較,產生對應于相 位差的誤差電壓;對所述誤差電壓進行濾波處理,得到控制電壓;根據所述控制電壓,對壓控振蕩器輸出的高頻時鐘的頻率進行控制。
6. —種鎖相環裝置,其特征在于,包括第一級鎖相環,用于濾除接收到的輸入時鐘的抖動,得到低頻時鐘; 第二級鎖相環,用于將所述低頻時鐘轉換為高頻時鐘。
7. 如權利要求6所述的鎖相環裝置,其特征在于,所述第一級鎖相環為低 頻壓控晶體振蕩器鎖相環,包括鑒相器,用于將輸入時鐘與低頻時鐘進行相位比較,產生對應于相位差 的誤差電壓;環路濾波器,用于對所述鑒相器產生的誤差電壓進行濾波處理,得到控 制電壓;低頻壓控晶體振蕩器,用于根據所述環路濾波器得到的控制電壓,對所 述低頻時鐘的頻率進行控制。
8. 如權利要求6所述的鎖相環裝置,其特征在于,所述第一級鎖相環為低 頻壓控晶體振蕩器鎖相環,包括鑒相器,用于對輸入時鐘進行分頻處理,得到分頻后的輸入時鐘,對低 頻壓控晶體振蕩器輸出的低頻時鐘進行分頻處理,得到分頻后的低頻時鐘,位差的誤差電壓;環路濾波器,用于對所述鑒相器產生的誤差電壓進行濾波處理,得到控 制電壓;低頻壓控晶體振蕩器,用于根據所述環路濾波器得到的控制電壓,對輸出的低頻時鐘的頻率進行控制。
9. 如權利要求6所述的鎖相環裝置,其特征在于,所述第二級鎖相環為壓 控振蕩器鎖相環,包括鑒相器,用于對壓控振蕩器輸出的高頻時鐘進行分頻處理,得到分頻后 的高頻時鐘,將低頻時鐘與分頻后的高頻時鐘進行相位比較,產生對應于相 位差的誤差電壓;環路濾波器,用于對所述鑒相器產生的誤差電壓進行濾波處理,得到控 制電壓;壓控振蕩器,用于根據所述環路濾波器得到的控制電壓,對輸出的高頻 時鐘的頻率進行控制。
10. 如權利要求9所述的鎖相環裝置,其特征在于,所述第二級鎖相環為 壓控振蕩器鎖相環,包括鑒相器,用于對低頻時鐘進行分頻處理,得到分頻后的低頻時鐘,對壓 控振蕩器輸出的高頻時鐘進行分頻處理,得到分頻后的高頻時鐘,將分頻后 的低頻時鐘與分頻后的高頻時鐘進行相位比較,產生對應于相位差的誤差電 壓;環路濾波器,用于對所述鑒相器產生的誤差電壓進行濾波處理,得到控 制電壓;壓控振蕩器,用于根據所述環路濾波器得到的控制電壓,對輸出的高頻 時鐘的頻率進行控制。
11. 如權利要求6所述的鎖相環裝置,其特征在于,還包括分頻器,用 于對所述第二級鎖相環得到的高頻時鐘進行分頻處理。
全文摘要
本發明提供一種輸入時鐘轉換為高頻時鐘的實現方法,包括接收輸入時鐘;使用第一級鎖相環濾除所述輸入時鐘的抖動,得到低頻時鐘;使用第二級鎖相環將所述低頻時鐘轉換為高頻時鐘。本發明還提供一種鎖相環裝置。由于將輸入時鐘轉換為低頻時鐘的鎖相環和將低頻時鐘轉換為高頻時鐘的鎖相環的可靠性都比較高,而且同樣能夠完成將輸入時鐘轉換為高頻時鐘的任務。所以,本發明的時鐘轉換成功的幾率比現有技術高。
文檔編號H03L7/08GK101183871SQ200710198480
公開日2008年5月21日 申請日期2007年12月17日 優先權日2007年12月17日
發明者儲育紅 申請人:華為技術有限公司