電源噪聲敏感器件的濾波電路的制作方法
【專利摘要】一種電源噪聲敏感器件的濾波電路,信號輸入端通過并聯的電容C2和極性電容C1接地,信號輸出端通過并聯的電容C3和極性電容C4接地,信號輸入端接三極管Q1的集電極和電阻R1的一端,電阻R1的另一端接穩壓管D1的陰極和三極管Q1的基極,穩壓管D1的陽極接地,三極管Q1的基極通過電容C5接地,三極管Q1的發射極接信號輸出輸出端,本發明則可以有效降低該路電源的噪聲干擾。
【專利說明】電源噪聲敏感器件的濾波電路【技術領域】[0001]本發明涉及電源降噪【技術領域】,特別涉及一種電源噪聲敏感器件的濾波電路。
【背景技術】
[0002]一般的電路供電端口是并聯去耦電容來達到濾波的效果,這種情況不能用于對噪聲敏感的電路部分,因為并聯電容降低的電源噪聲是有限的。
【發明內容】
[0003]為了克服上述現有技術的不足,本發明的目的在于提供一種電源噪聲敏感器件的濾波電路,可有效降低該路電源的噪聲干擾。
[0004]為了實現上述目的,本發明采用的技術方案是:
[0005]—種電源噪聲敏感器件的濾波電路,信號輸入端通過并聯的電容C2和極性電容Cl接地,信號輸出端通過并聯的電容C3和極性電容C4接地,信號輸入端接三極管Ql的集電極和電阻Rl的一端,電阻Rl的另一端接穩壓管Dl的陰極和三極管Ql的基極,穩壓管Dl的陽極接地,三極管Ql的基極通過電容C5接地,三極管Ql的發射極接信號輸出輸出端。
[0006]由于現有技術無Ql等元件,VIN的波動直接導致VOUT的波動,而本發明則可以有效降低該路電源的噪聲干擾。
【專利附圖】
【附圖說明】
[0007]附圖為本發明的結構示意圖。
【具體實施方式】
[0008]下面結合附圖和實施例對本發明進行更詳盡的說明。
[0009]如圖所示,本發明為一種電源噪聲敏感器件的濾波電路,信號輸入端通過并聯的電容C2和極性電容Cl接地,信號輸出端通過并聯的電容C3和極性電容C4接地,信號輸入端接三極管Ql的集電極和電阻Rl的一端,電阻Rl的另一端接穩壓管Dl的陰極和三極管Ql的基極,穩壓管Dl的陽極接地,三極管Ql的基極通過電容C5接地,三極管Ql的發射極接信號輸出輸出端。
[0010]本發明輸入電壓VIN經過C1\C2的濾波后,已經比較穩定,VIN存在時,Dl的穩壓值Vl作用于Ql的基級,VOUT此時沒有電壓,這樣Ql導通,VOUT=Vl-0.7V,經過C3和C4的濾波,VOUT的噪聲達到要求。
[0011]當VIN波動時,C1\C2會吸收一部分,由于Dl的存在,其上的電壓Vl噪聲穩定,C5用來降低隨機的干擾等,最終達到VIN波動時候VOUT穩定輸出的情況。
[0012]本發明電路完全由二極管、三極管、電阻、電容組成,當輸入Vin波動時,Vout是恒定的且噪聲很小,可應用于對電源噪聲敏感的器件。
【權利要求】
1.一種電源噪聲敏感器件的濾波電路,信號輸入端通過并聯的電容C2和極性電容Cl接地,信號輸出端通過并聯的電容C3和極性電容C4接地,其特征在于,信號輸入端接三極管Ql的集電極和電阻Rl的一端,電阻Rl的另一端接穩壓管Dl的陰極和三極管Ql的基極,穩壓管Dl的陽極接地,三極管Ql的基極通過電容C5接地,三極管Ql的發射極接信號輸出輸出端。
【文檔編號】H02M1/12GK103840645SQ201210489087
【公開日】2014年6月4日 申請日期:2012年11月26日 優先權日:2012年11月26日
【發明者】李程 申請人:西安威正電子科技有限公司