專利名稱:突波抑制裝置的制作方法
技術領域:
本實用新型涉及一種突波抑制裝置,具體說是涉及一種可采用將壓敏電阻與電源線路并聯配置的方式,來引開突波并把突波消耗掉,以降低電流的電壓升[阻抗電壓(ImPedance VOltage)],進而達到突波抑制功能的突波抑制裝置。
本實用新型的另一目的系藉由比流回路將電流輸入端的電壓調降至計數器可感應的勢值,并由計數器產生脈波令數字顯示器將該電壓降的數值顯示,進而可由計數器記錄突波發生的次數及由數字顯示器得知其突波的數值,以利使用者對供電系統的偵測及改善。
本實用新型的另一目的系藉由不同規格的壓敏電阻與電源線路并聯配置后,可安裝于大、中型電源系統中,用以可抑制能量更大的突波。
為了達到上述目的,本實用新型采用的技術方案如下一種突波抑制裝置,其整體裝置包括有一突波抑制回路,具有電源輸入端及電源輸出端與接地端,以供用電器設備與供電系統的聯結,其主要系將壓敏電阻與電源線路并聯配置方式,以利用壓敏電阻來引開突波并把突波消耗掉;一發光二極體,配設于各個電源輸入端,用以顯示該電源線路是否有電源輸入或成通路的狀態,以及在發光二極體的前段處個別設有二極體以對發光二極體形成一電壓防護作用;一比流回路,將電流輸入端的電壓調降至計數器可感應的數值;一計數器以及一數字顯示器,記錄所感應的突波狀態,并由計數器產生一脈波由數字顯示器顯示突波的數值;整體裝置即由突波抑制回路引開突波并把突波消耗掉,降低電流的電壓升[阻抗電壓(ImPedance Voltage)],進而達到突波抑制,并由計數器記錄突波發生的次數及由數字顯示器得知其突波的數值,以利使用者對供電系統的偵測及改善。
本實用新型的另一特征在于突波抑制回路在電源輸入端的入口處個別設置保險絲,當其中有電源線路的突波超過保險絲的負載時,該保險絲即燒熔而構成斷路,而可立即由該電源線路上的發光二極體熄滅而獲知該電源通路已因為超過負載而斷電。
本實用新型又一特征在于藉由不同規格的壓敏電阻與電源線路并聯配置后,安裝于大、中型電源系統中,抑制能量更大的突波。
本實用新型的優點是藉由一突波抑制回路、一比流回路、一計數器以及一數字顯示器整合成為一可有效降低電流電壓升的突波抑制裝置,其中,突波抑制回路主要系采用將壓敏電阻與電源線路并聯配置的方式,來引開突波并把突波消耗掉,以降低電流的電壓升[阻抗電壓(ImPedance Voltage)],進而達到突波抑制的功能,并可由計數器記錄突波發生的次數及由數字顯示器得知其突波的數值,以利使用者對供電系統的偵測及改善。
圖2系為本實用新型的整體裝置架構示意圖。
圖3系為本實用新型中突波抑制回路的電路參考圖。D1-D3發光二極體D4-D6二極體F1-F3保險絲R1-R10壓敏電阻1突波抑制裝置11突波抑制回路111電源輸入端112電源輸入端113電源輸入端114電源輸出端115接地端12比流回路13計數器4數字顯示器另外,可藉由不同規格的壓敏電阻R1-R10與電源線路并聯配置后,可安裝于大、中型電源系統中,用以可抑制能量更大的突波。
再者,其比流回路12將電流輸入端的電壓調降至計數器13可感應的數值,并由計數器13產生脈波令數字顯示器14將該電壓降的數值顯示,進而可由計數器13記錄突波發生的次數及由數字顯示器14得知其突波的數值,以利使用者對供電系統的偵測及改善。
權利要求1.一種突波抑制裝置,其整體裝置包括有一突波抑制回路,具有電源輸入端及電源輸出端與接地端,以供用電器設備與供電系統的聯結,其主要系將壓敏電阻與電源線路并聯配置方式,以利用壓敏電阻來引開突波并把突波消耗掉;一發光二極體,配設于各個電源輸入端,用以顯示該電源線路是否有電源輸入或成通路的狀態,以及在發光二極體的前段處個別設有二極體以對發光二極體形成一電壓防護作用;一比流回路,將電流輸入端的電壓調降至計數器可感應的數值;一計數器以及一數字顯示器,記錄所感應的突波狀態,并由計數器產生一脈波由數字顯示器顯示突波的數值;整體裝置即由突波抑制回路引開突波并把突波消耗掉,降低電流的電壓升[阻抗電壓(ImPedanceVoltage)],進而達到突波抑制,并由計數器記錄突波發生的次數及由數字顯示器得知其突波的數值,以利使用者對供電系統的偵測及改善。
2.根據權利要求1所述的突波抑制裝置,其特征在于突波抑制回路在電源輸入端的入口處個別設置保險絲,當其中有電源線路的突波超過保險絲的負載時,該保險絲即燒熔而構成斷路,而可立即由該電源線路上的發光二極體熄滅而獲知該電源通路已因為超過負載而斷電。
3.根據權利要求1所述的突波抑制裝置,其特征在于藉由不同規格的壓敏電阻與電源線路并聯配置后,安裝于大、中型電源系統中,抑制能量更大的突波。
專利摘要本實用新型涉及一種突波抑制裝置,主要系藉由一突波抑制回路、一比流回路、一計數器以及一數字顯示器整合成為一可有效降低電流電壓升的突波抑制裝置,其中,突波抑制回路主要系采用將壓敏電阻與電源線路并聯配置的方式,來引開突波并把突波消耗掉,以降低電流的電壓升[阻抗電壓(ImPedance VOltage)],進而達到突波抑制的功能;尤其,可由計數器記錄突波發生的次數及由數字顯示器得知其突波的數值,以利使用者對供電系統的偵測及改善。
文檔編號H02H9/04GK2545739SQ0223149
公開日2003年4月16日 申請日期2002年4月30日 優先權日2002年4月30日
發明者張明宗 申請人:東金電機有限公司