一種新型三維微波多芯片組件結構的制作方法
【專利摘要】本發明公開了一種新型三維微波多芯片組件結構,涉及微波微電子封裝領域。自下而上包括底層硅片、MMIC芯片、頂層硅片、ASIC芯片;底層硅片上腐蝕有芯片安裝槽,并在表面電鍍第一金屬層,MMIC芯片通過導電膠層粘結在芯片安裝槽底部,在MMIC芯片的上表面與底層硅片的上表面上依次生長有密封保護層、第二金屬層、第一阻焊層,頂層硅片底部與底層硅片的芯片安裝槽對應位置腐蝕有底部凹槽,底層硅片和頂層硅片對應位置均刻蝕有焊球凸點電極,頂層硅片的第三阻焊層刻蝕有金屬電極,ASIC芯片焊接在頂層硅片的金屬電極上。通過采用硅腔結構和苯并環丁烯二次布線,以圓片級方式完成三維微波多芯片組件的工藝生產,提高了生產效率。
【專利說明】
-種新型H維微波多巧片組件結構
技術領域
[0001 ]本發明設及微波微電子封裝領域。
【背景技術】
[0002] 隨著微波毫米波技術的發展,小型化、集成化和多功能成為射頻微波組件的發展 方向。小型化、集成化的發展主要體現在W下兩個方面:(1)開發多功能忍片,能夠將包括低 噪聲放大器、驅動放大器、混頻器、濾波器、開關、數控衰減器、數控移相器等微波功能單元 集成在一個微波單片集成電路(MMIC)上,來實現系統的小型化,但該方式不能實現不同材 質忍片的功能集成。(2)采用=維系統集成方案,將組件中的大規模集成電路(ASIC)和不同 材質的MMIC等放置在不同層,然后采用垂直互聯的方式實現=維微波多忍片組件。
[0003] 目前的S維微波多忍片組件技術是先將MMIC和ASIC等忍片和其他片式元件高密 度組裝在LTCC多層基板或薄膜多層微波互聯基板上,形成2D多忍片模塊,再采用毛紐扣或 絕緣子等互聯技術,在Z軸方向上將不同功能的多忍片模塊層疊互聯,實現多層垂直互聯結 構,形成=維微波多忍片組件。運種=維微波多忍片組件存在W下劣勢: (1)需要對大量毛紐扣進行精確的定位和互聯,給裝配帶來了很大的難度。
[0004] (2)需要裝配到金屬盒體中,采用錫封或激光封焊的方式達到密封效果,運種封帽 方式對焊縫的結構和工藝參數非常敏感,封帽難度大。
[0005] (3)目前的=維微波多忍片組件需要對每個組件個體進行單獨裝配,生產效率低 下,不適合批量化生產。
[0006] (4)目前的=維微波多忍片組件采用金屬隔墻解決高增益放大鏈路和多通道組件 的電磁兼容問題,技術難度大,增加組件體積。
【發明內容】
[0007] 本發明所要解決的技術問題是提供一種新型=維微波多忍片組件結構,采用帶凹 槽的娃基蓋板和金屬凸點實現微腔結構,能夠對微波忍片進行單獨的電磁屏蔽;采用娃腔 結構和苯并環下締二次布線,W圓片級方式完成=維微波多忍片組件的工藝生產,在解決 組件裝配難度和密封問題的基礎上,提高了生產效率。
[000引為解決上述技術問題,本發明所采取的技術方案是:一種新型=維微波多忍片組 件結構,自下而上包括底層娃片、MMIC忍片、頂層娃片、ASIC忍片;所述底層娃片上腐蝕有忍 片安裝槽,并在表面電鍛第一金屬層,MMIC忍片通過導電膠層粘結在忍片安裝槽底部,且 MMIC忍片的上表面與底層娃片的上表面在同一平面,在MMIC忍片的上表面與底層娃片的上 表面上依次生長有密封保護層、第二金屬層、第一阻焊層,所述頂層娃片底部與底層娃片的 忍片安裝槽對應位置腐蝕有底部凹槽,所述頂層娃片下表面依次生長有第=金屬層、第二 阻焊層;頂層娃片上表面依次生長有第四金屬層、第=阻焊層;所述頂層娃片內刻蝕有連通 第四金屬層和第=金屬層的娃通孔,所述底層娃片和頂層娃片對應位置均刻蝕有焊球凸點 電極,并通過焊料將底層娃片和頂層娃片對應位置的焊球凸點電極焊接連接;所述頂層娃 片的第=阻焊層刻蝕有金屬電極,ASIC忍片焊接在頂層娃片的金屬電極上。
[0009] 進一步優化的技術方案為所述忍片安裝槽的腐蝕深度為10化m,所述頂層娃片底 部凹槽的腐蝕深度為250WI1。
[0010] 進一步優化的技術方案為所述密封保護層、第一阻焊層、第二阻焊層和第=阻焊 層的材質均為苯并環下締或聚酷亞胺。
[0011] 進一步優化的技術方案為所述密封保護層的厚度為20~30皿,所述第一阻焊層、第 二阻焊層和第=阻焊層的厚度均為如m。
[0012] 采用上述技術方案所產生的有益效果在于:本發明通過采用娃腔結構和苯并環 下締二次布線工藝,W圓片級方式完成=維微波多忍片組件的工藝生產,在解決組件裝配 難度和密封問題的基礎上,提高了生產效率。通過采用帶凹槽的娃基蓋板和金屬凸點實現 微腔結構,能夠對微波忍片進行單獨的電磁屏蔽,解決多忍片組件中高增益鏈路及通道間 的電磁兼容難題。此結構可采用半導體工藝和全自動微組裝工藝進行生產,提高復雜組件 的生產效率和成品率。同時,將控制忍片和微波忍片采用=維堆疊的方式進行集成,提高系 統集成度,降低組件體積。
【附圖說明】
[0013] 圖1是本發明整體結構的剖視圖; 圖2是本發明底層娃片上的電路布局示意圖; 圖3是頂層娃片結構的剖視圖; 其中,1底層娃片,2 MMIC忍片,3焊球凸點電極,4頂層娃片,5娃通孔,6 ASIC忍片,7第 一阻焊層,8第二金屬層,9密封保護層,10導電膠層,11第一金屬層,12第立金屬層,13第二 阻焊層,14第四金屬層,15第=阻焊層,16底部凹槽,17金屬電極。
【具體實施方式】
[0014] 下面將結合本發明實施例中的附圖,對本發明實施例中的技術方案進行清楚、完 整地描述,顯然,所描述的實施例僅僅是本發明一部分實施例,而不是全部的實施例。基于 本發明中的實施例,本領域普通技術人員在沒有作出創造性勞動前提下所獲得的所有其他 實施例,都屬于本發明保護的范圍。
[0015] 如圖1所示,本發明公開了一種新型=維微波多忍片組件結構,自下而上包括底層 娃片UMMIC忍片2、頂層娃片4、ASIC忍片6;所述底層娃片1上腐蝕有忍片安裝槽,并在表面 電鍛第一金屬層11 ,MMIC忍片2通過導電膠層10粘結在忍片安裝槽底部,且MMIC忍片2的上 表面與底層娃片1的上表面在同一平面,在MMIC忍片2的上表面與底層娃片1的上表面上依 次生長有密封保護層9、第二金屬層8、第一阻焊層7,所述頂層娃片4底部與底層娃片1的忍 片安裝槽對應位置腐蝕有底部凹槽16,所述頂層娃片4下表面依次生長有第=金屬層12、第 二阻焊層13;頂層娃片4上表面依次生長有第四金屬層14、第=阻焊層15;所述頂層娃片4內 刻蝕有連通第四金屬層14和第=金屬層12的娃通孔5,所述底層娃片1和頂層娃片4對應位 置均刻蝕有焊球凸點電極3,并通過焊料將底層娃片1和頂層娃片4對應位置的焊球凸點電 極3焊接連接;所述頂層娃片4的第=阻焊層15刻蝕有金屬電極17,ASIC忍片6焊接在頂層娃 片4的金屬電極17上。
[0016] 進一步優化的實施例為所述忍片安裝槽的腐蝕深度為100皿,所述頂層娃片4底部 凹槽16的腐蝕深度為250WI1。
[0017] 進一步優化的實施例為所述密封保護層9、第一阻焊層7、第二阻焊層13和第=阻 焊層15的材質均為苯并環下締或聚酷亞胺。
[0018] 進一步優化的實施例為所述密封保護層9的厚度為20~30WI1,所述第一阻焊層7、第 二阻焊層13和第S阻焊層15的厚度均為如m。
[0019] 如圖1所示,本發明的結構主要由兩層娃片、苯并環下締介質和焊球凸點電極構 成,其中,底層娃片1采用MEMS體娃工藝加工忍片安裝槽,槽深100皿,為微波毫米波MMIC忍 片2提供支撐;頂層娃片4在微波毫米波忍片2上方對應位置腐蝕底部凹槽,槽深250WH,同時 加工娃通孔5,表面局部金屬化,通過焊球凸點電極3和苯并環下締頂層的金屬化圖形進行 焊接,實現垂直互聯和電磁屏蔽,頂層娃片4上方為BGA封裝或晶圓級封裝的ASIC忍片6。
[0020] 如圖2所示,本發明底層娃片上的電路布局示意圖,微波單片集成電路通過導電膠 10粘結到底層娃片1基板上,粘結后微波毫米波單片集成電路上表面和底層娃片1基板上表 面齊平;然后涂覆苯并環下締,厚度為20~30WI1,對裸忍片形成密封保護,通過在苯并環下締 上刻蝕出通孔,暴露出微波毫米波單片集成電路的I/O端口,通過金屬化形成表面金屬化層 完成二次布線;再涂覆一層苯并環下締來實現阻焊,通過刻蝕暴露出焊球凸點的電極。
[0021] 如圖3所示,頂層娃片基蓋板在對應微波毫米波忍片2的上方采用MEMS體娃工藝腐 蝕底部凹槽16, W消除蓋板對底層微波忍片性能的影響;在腐蝕凹槽之后刻蝕TSV通孔,然 后正反面進行金屬化處理,形成金屬化圖形。完成娃基片的加工后,對娃基片正反兩個面分 別進行二次布線處理,其中頂層首先涂覆一層苯并環下締或聚酷亞胺,介質厚度為扣m,然 后通過刻蝕介質層,金屬化后形成二次布線圖形;底層首先涂覆一層苯并環下締或聚酷亞 胺,介質厚度為扣m,刻蝕出焊球凸點電極,在焊球凸點電極上進行植球回流,形成焊球凸 點,凸點焊料為化Sn。
[0022] 本發明結構的底層娃片為微波忍片的支撐層,頂層娃片為蓋板,頂層蓋板和饑Sn 焊球構成微型腔體結構,對微波毫米波忍片形成電磁屏蔽,同時為頂層的控制忍片提供支 撐及和底層娃片的互聯。工序包含MEMS體娃工藝、微組裝工藝和半導體光刻工藝等主要流 程,工藝流程和常規半導體工藝相兼容,采用全自動設備完成晶圓級裝配后進行分片,完成 批量的組件生產。主要工藝流程設計如下: 1、底層娃片的制作工藝步驟:
2、頂層娃片的制作工藝步驟:
3、底層娃片與頂層娃片組裝的制作工藝步驟:
【主權項】
1. 一種新型三維微波多芯片組件結構,其特征在于:自下而上包括底層硅片(1)、MMIC 芯片(2)、頂層硅片(4)、ASIC芯片(6);所述底層硅片(1)上腐蝕有芯片安裝槽,并在表面電 鍍第一金屬層(11),MMIC芯片(2)通過導電膠層(10)粘結在芯片安裝槽底部,且MMIC芯片 (2)的上表面與底層硅片(1)的上表面在同一平面,在MMIC芯片(2)的上表面與底層硅片(1) 的上表面上依次生長有密封保護層(9)、第二金屬層(8)、第一阻焊層(7),所述頂層硅片(4) 底部與底層硅片(1)的芯片安裝槽對應位置腐蝕有底部凹槽(16),所述頂層硅片(4)下表面 依次生長有第三金屬層(12)、第二阻焊層(13);頂層硅片(4)上表面依次生長有第四金屬層 (14)、第三阻焊層(15);所述頂層硅片(4)內刻蝕有連通第四金屬層(14)和第三金屬層(12) 的硅通孔(5),所述底層硅片(1)和頂層硅片(4)對應位置均刻蝕有焊球凸點電極(3),并通 過焊料將底層硅片(1)和頂層硅片(4)對應位置的焊球凸點電極(3)焊接連接;所述頂層硅 片(4)的第三阻焊層(15)刻蝕有金屬電極(17),ASIC芯片(6)焊接在頂層硅片(4)的金屬電 極(17)上。2. 根據權利要求1所述的一種新型三維微波多芯片組件結構,其特征在于:所述芯片安 裝槽的腐蝕深度為100μπι,所述頂層硅片(4)底部凹槽(16)的腐蝕深度為250μπι。3. 根據權利要求1所述的一種新型三維微波多芯片組件結構,其特征在于:所述密封保 護層(9)、第一阻焊層(7)、第二阻焊層(13)和第三阻焊層(15)的材質均為苯并環丁烯或聚 酰亞胺。4. 根據權利要求3所述的一種新型三維微波多芯片組件結構,其特征在于:所述密封保 護層(9)的厚度為20~30μπι,所述第一阻焊層(7)、第二阻焊層(13)和第三阻焊層(15)的厚度 均為5μηι。
【文檔編號】H01L25/16GK105977235SQ201610499834
【公開日】2016年9月28日
【申請日】2016年6月30日
【發明人】趙永志, 王紹東, 王志強
【申請人】中國電子科技集團公司第十三研究所