專利名稱:電連接器的制作方法
技術領域:
本發明涉及一種電連接器,尤其涉及一種能夠傳輸高速信號的電連接器。
背景技術:
Universal Serial Bus (USB)是一種通用串行總線標準協議,該標準協會現在已經開始把該標準從現在廣為流行的USB2. 0升級到USB3. 0,速度從原來480Mbit/s的理論上限提高10倍到5(ibit/S.這對USB連接器接口設計提出了很大的挑戰.同時該協會還頒布了 USB3. 0連接器的設計規格以及嚴苛的傳輸高速信號所需滿足的電性能。圖IA顯示一種現有的高速USB連接器的兩排端子,其中一排端子210為低速回路端子,用于傳輸低速信號;另一排端子為高速回路端子220,用于傳輸高速信號。一排低速回路端子210位于一排高速回路端子220的正下方。圖IB顯示圖IA所示的兩排端子的分解示意圖。如圖IB所示,一排低速回路端子 210包括一對低速差分信號端子SO、S0’,一個電源端子Vbus和一個接地端子G1。一排高速回路端子220包括兩對高速差分信號端子Si、Si’、S2、S2’和一個接地端子G2。如圖IA和圖IB所示,一排高速回路端子220中的接地端子G2的寬度等于任一個高速差分信號端子Si、Si’、S2、S2’的寬度,因此,整個高速回路上寄生產生的互感較大,這會導致兩對高速差分信號端子S1、S1’、S2、S2’之間的感性耦合,從而使得兩對高速差分信號端子之間容易產生串擾。繼續參見圖IA和圖1B,一排高速回路端子220中的每個端子的連接部分221在其整個長度方向上平直地延伸,而且一排低速回路端子210中的每個端子的連接部分211在其整個長度方向上也平直地延伸。因此,如圖IA和圖IB所示,高速回路端子220的連接部分221與低速回路端子210的連接部分211彼此相互平行地間隔開,并且相互之間的間隔恒定不變。如圖IA所示,在現有技術中,高速回路端子220和低速回路端子210之間的間距較小,這會導致高速差分信號端子Si、Si’、S2、S2’與低速差分信號端子SO、SO’之間的容性耦合,從而使得高速差分信號端子與低速差分信號端子之間容易產生串擾。圖3顯示一種現有的高速USB連接器的屏蔽外殼30。由圖3可知,現有的USB連接器的屏蔽外殼30上無任何額外的接地端子,因此,整個高速回路上寄生產生的互感Lm較大,這會導致兩對高速差分信號端子Si、Si’、S2、S2’之間的感性耦合,從而使得兩對高速差分信號端子之間容易產生串擾。圖2A顯示一種現有的高速USB連接器的塑膠主體。圖2B顯示圖2A所示的塑膠主體的分解示意圖。如圖2A和圖2B所示,這種現有的USB連接器的塑膠主體由基部10和分離的固定側壁60組成形成。兩排端子除了彈性接觸部分和尾端部分暴露在外,其它部分均包裹在基部10和固定側壁60的塑膠主體中,由于兩排端子均被絕緣塑膠環繞,因此,每個高速差分信號端子的介電常數較大,導致每個高速差分信號端子在傳輸信號時出現信號傳輸延遲。
鑒于現有的高速USB連接器存在高速差分信號端子之間以及高速差分信號端子與低速差分信號端子之間容易產生串擾,和高速差分信號端子容易產生傳輸延遲等技術問題,確實有必要提出一種新的高速USB連接器,其至少能夠有效減輕前述技術問題或者能夠完全消除前述技術問題。
發明內容
本發明的目的旨在解決現有技術中存在的上述問題和缺陷的至少一個方面。相應地,本發明的目的之一在于提供一種能夠有效降低高速差分信號端子之間的相互串擾的電連接器。本發明的另一目的在于提供一種能夠有效減少低速差分信號端子與高速差分信號端子之間的相互串擾的電連接器。本發明的再一目的在于提供一種能夠有效減少高速信號通過高速差分信號端子時的傳輸延遲的電連接器。根據本發明的一個方面,其提供一種電連接器,包括絕緣主體;包裹所述絕緣主體的屏蔽外殼;和保持在所述絕緣主體中的一排低速回路端子和一排高速回路端子,所述一排高速回路端子包括兩對高速差分信號端子和一個接地端子。其中,所述接地端子的至少一部分的寬度大于所述兩對高速差分信號端子中的任一個的對應部分的寬度。根據本發明的一個優選實施例,所述接地端子包括接觸部分、插接部分、和位于所述接觸部分和所述插接部分之間的連接部分;所述兩對高速差分信號端子中的任一個包括接觸部分、插接部分、和位于所述接觸部分和所述插接部分之間的連接部分;并且所述接地端子的連接部分的寬度大于任一個高速差分信號端子的連接部分的寬度。根據本發明的另一個優選實施例,所述屏蔽外殼上設置有額外的接地端子。根據本發明的另一個優選實施例,所述高速差分信號端子的連接部分的一部分被朝遠離所述低速回路端子的方向折彎,從而形成折彎分段。根據本發明的另一個優選實施例,所述接地端子的連接部分的一部分被朝遠離所述低速回路端子的方向折彎,從而形成折彎分段。根據本發明的另一個優選實施例,所述一排高速回路端子的各個折彎分段水平延伸。根據本發明的另一個優選實施例,所述一排高速回路端子的各個折彎分段包括嵌入所述絕緣主體的部分和露出所述絕緣主體的部分。根據本發明的另一個優選實施例,所述一排低速回路端子包括一對低速差分信號端子,所述一對低速差分信號端子中的任一個包括接觸部分、插接部分、和位于所述接觸部分和所述插接部分之間的連接部分;并且所述低速差分信號端子的連接部分的一部分被朝遠離所述高速回路端子的方向折彎,從而形成折彎分段。根據本發明的另一個優選實施例,所述一排低速回路端子還包括一個電源端子和一個接地端子;所述電源端子包括接觸部分、插接部分、和位于所述接觸部分和所述插接部分之間的連接部分;所述一排低速回路端子的接地端子包括接觸部分、插接部分、和位于所述接觸部分和所述插接部分之間的連接部分;并且所述一排低速回路端子的電源端子和接地端子的連接部分的一部分被朝遠離所述高速回路端子的方向折彎,從而形成折彎分段。
根據本發明的另一個優選實施例,所述一排低速回路端子的各個折彎分段傾斜延伸。根據本發明的另一個優選實施例,所述一排低速回路端子的各個折彎分段包括嵌入所述絕緣主體的部分和露出所述絕緣主體的部分。根據本發明的另一個優選實施例,所述絕緣主體包括基部;和位于所述基部前側的凸舌部分,其中,所述基部后側形成暴露的開口,所述兩排端子的一部分暴露在該開口中與空氣接觸。根據本發明的另一個優選實施例,所述基部后側開口的下部具有固定壁,所述固定壁中具有多個插孔,用于定位所述多個端子。根據本發明的另一個優選實施例,所述固定壁的高度小于所述開口的高度。根據本發明的另一個優選實施例,所述固定壁的高度小于所述開口的高度的一半。根據本發明的另一個優選實施例,所述固定壁與所述絕緣主體一體形成。根據本發明的另一個優選實施例,所述固定壁為安裝在所述基部后側開口中的獨立部件。根據本發明的另一個優選實施例,所述電連接器是USB3.0連接器,其中所述一排低速回路端子用于兼容標準的USB2. 0協議,所述一排高速回路端子用于根據USB3. 0協議
傳輸信號。與現有技術相比,在本發明的上述各個實施例中,由于采用了加寬的接地端子,因此能夠有效降低高速差分信號端子之間的感性串擾。同時,在本發明的上述各個實施例中, 由于高速差分信號端子的連接部分被朝遠離所述低速回路端子的方向折彎,增大了與低速差分信號端子之間的間距,因此能夠有效降低高速差分信號端子與低速差分信號端子之間的容性串擾。而且,在本發明的上述各個實施例中,由于絕緣主體的基部的后側壁被大部分去除,因此端子最大限度地暴露在空氣中,降低了端子周圍的材料的介電常數ε,從而減少了高速信號通過高速差分信號端子時的傳輸延遲,和進一步降低高速差分信號端子之間的容性串擾。
圖IA顯示一種現有的高速USB連接器的兩排端子;圖IB顯示圖IA所示的兩排端子的分解示意圖;圖2Α顯示一種現有的高速USB連接器的塑膠主體;圖2Β顯示圖2Α所示的塑膠主體的分解示意圖;圖3顯示一種現有的高速USB連接器的屏蔽外殼;圖4顯示根據本發明的一個實例性的實施例的電連接器的分解示意圖;圖5顯示圖4所示的兩排端子的分解示意圖;圖6顯示圖4所示的絕緣主體的放大示意圖;圖7顯示當兩排端子保持在絕緣主體中時的示意圖;和圖8顯示圖4所示的屏蔽外殼1的放大示意圖。
具體實施例方式下面通過實施例,并結合附圖,對本發明的技術方案作進一步具體的說明。在說明書中,相同或相似的附圖標號指示相同或相似的部件。下述參照附圖對本發明實施方式的說明旨在對本發明的總體發明構思進行解釋,而不應當理解為對本發明的一種限制。圖4至圖8顯示根據本發明的一個實例性的實施例的電連接器。具體地,圖4顯示根據本發明的一個實例性的實施例的電連接器的分解示意圖。如圖4所示,在本實施例中,電連接器主要包括屏蔽外殼1、絕緣主體2和兩排端子31-35。兩排端子 31-35保持在絕緣主體2的多個腔體M中,屏蔽外殼1包裹在絕緣主體2的外面。圖5顯示圖4所示的兩排端子的分解示意圖。如圖5所示,在一個優選的實例性的實施例中,兩排端子中的一排端子用于傳輸低速信號,這里稱之為一排低速回路端子 31-33,兩排端子中的另一排端子用于傳輸高速信號,這里稱之為一排高速回路端子34-35。如圖4所示,在一個優選實施例中,一排高速回路端子34-35位于一排低速回路端子31-33的正上方。但是,需要說明的是,一排高速回路端子34-35也可以位于一排低速回路端子31-33的正下方。為了便于說明,在本文中,我們僅以一排高速回路端子34-35位于一排低速回路端子31-33的正上方為例,來具體說明本發明。如圖4所示,一排高速回路端子34-35和一排低速回路端子31_33大致相互平行地間隔開。請參見圖5,在本實施例中,一排高速回路端子34-35包括兩對高速差分信號端子34和一個接地端子35。如圖5所示,兩對高速差分信號端子34和一個接地端子35并排布置成一排,并且具有相同的長度。請參見圖5,在本實施例中,一排低速回路端子31-33包括一對低速差分信號端子 32、一個電源端子31和一個接地端子33。如圖5所示,一對低速差分信號端子32、一個電源端子31和一個接地端子33并排布置成一排,并且具有相同的長度。請繼續參見圖5,在一個優選的實例性的實施例中,高速回路的接地端子35包括接觸部分351、插接部分354、和位于接觸部分351和插接部分3M之間的連接部分352。如圖5所示,在一個優選的實例性的實施例中,兩對高速差分信號端子34的形狀和尺寸彼此相同,并且任一個高速差分信號端子34包括與接地端子35相對應的部分,即任一個高速差分信號端子34也包括接觸部分341、插接部分344、和位于接觸部分341和插接部分344之間的連接部分342。類似地,請繼續參見圖5,在一個優選的實例性的實施例中,低速回路的接地端子 33包括接觸部分331、插接部分334、和位于接觸部分331和插接部分334之間的連接部分 332。同時,低速回路的電源端子31也包括接觸部分311、插接部分314、和位于接觸部分 311和插接部分314之間的連接部分312。在該優選的實例性的實施例中,接地端子33和電源端子31的形狀和尺寸彼此相同。類似地,如圖5所示,一對低速差分信號端子32的形狀和尺寸彼此相同,并且任一個低速差分信號端子32包括接觸部分321、插接部分324、和位于接觸部分321和插接部分 3 之間的連接部分322。請繼續參見圖5,在一個優選的實例性的實施例中,高速回路的接地端子35的連接部分352的寬度被設計成大于任一個高速差分信號端子34的連接部分342的寬度。采用這種設計的目的主要是為了降低一排高速回路端子之間的感性耦合,從而降低高速差分信號端子;34之間的相互串擾,因為,這種感性耦合是引起高速差分信號端子之間的串擾的一個主要原因,這種感性耦合可以通過下面的公式(1)計算Vnoise = Lm* (dVdriver/dt)(1)其中,Lm為高速回路上寄生產生的互感Lm ;dVdriver/dt表示高速回路端子的信號傳輸速度變化率。由上面的公式(1)可知,一排高速回路端子之間的感性耦合Vnoise主要是通過高速回路上寄生產生的互感Lm產生的。所以增加接地端子35的寬度,能夠有效減少高速回路上寄生產生的互感Lm,從而能夠有效降低高速差分信號端子34之間的相互串擾。但是,需要說明的是,接地端子35的連接部分352可以整體上寬于各個高速差分信號端子;34的連接部分342,也可以局部地寬于各個高速差分信號端子34的連接部分 342,即,只要接地端子35的至少一部分的寬度大于兩對高速差分信號端子34中的任一個的對應部分的寬度,就認為落入本發明的保護范圍內。圖8顯示圖4所示的屏蔽外殼1的放大示意圖。如圖8所示,在另一個優選的實例性的實施例中,屏蔽外殼1的下部具有一個垂直向下延伸的額外的接地端子11,這是為了進一步地降低一排高速回路端子之間的感性耦合,從而進一步降低高速差分信號端子34 之間的相互串擾。如圖5所示,為了便于說明本發明的各個實例性的實施例,在圖5中定義了前-后方向和上-下方向。如圖5所示,前-后方向大致為各個端子的連接部分的延伸方向,而上-下方向大致為各個端子的插接部分的延伸方向。如圖4和圖5所示,在一個優選的實例性的實施例中,高速差分信號端子34的連接部分342的后部分被向上(朝遠離所述低速回路端子的方向)折彎,形成折彎分段343。 采用這種設計的目的主要是為了降低高速差分信號端子34與低速差分信號端子32之間的容性耦合,從而降低高速差分信號端子34與低速差分信號端子32之間的相互串擾,因為, 這種容性耦合是引起高速差分信號端子;34與低速差分信號端子32之間的相互串擾的一個主要原因,這種容性耦合可以通過下面的公式(2)和(3)計算Inoise = Cm* (dVdriver/dt)(2)Cm = ε A/d ;(3)其中,Cm是高速差分信號端子和低速差分信號端子之間的電容;ε是高速差分信號端子和低速差分信號端子之間的材料的介電常數;A是高速差分信號端子和低速差分信號端子之間的正對面積;d是高速差分信號端子和低速差分信號端子之間的間距。由上面的公式( 和C3)可知,高速差分信號端子34與低速差分信號端子32之間的容性耦合^oise與高速差分信號端子34和低速差分信號端子32之間的間距d成反比。因此,當高速差分信號端子34被朝遠離所述低速回路端子的方向折彎時,則增大了高速差分信號端子34與低速差分信號端子32之間的間距d,從而能夠有效降低高速差分信號端子34與低速差分信號端子32之間的容性耦合hoise,從而能夠有效降低高速差分信號端子34與低速差分信號端子32之間的相互串擾。
如圖4和圖5所示,在另一個優選的實例性的實施例中,低速差分信號端子32的連接部分322的后部分被向下(朝遠離所述高速回路端子的方向)折彎,形成折彎分段 323,從而進一步地增加高速差分信號端子34與低速差分信號端子32之間的間距d,從而能夠更有效地降低高速差分信號端子34與低速差分信號端子32之間的相互串擾。請繼續參見圖4和圖5,在一個優選的實例性的實施例中,與高速差分信號端子34 相對應,接地端子35的連接部分352的后部分也被朝遠離所述低速回路端子的方向折彎, 形成折彎分段353。請繼續參見圖4和圖5,在一個優選的實例性的實施例中,與低速差分信號端子32 相對應,電源端子31和接地端子33的連接部分312、332的后部分也分別被向下(朝遠離所述高速回路端子的方向)折彎,形成折彎分段313、333。請繼續參見圖5,在一個優選的實例性的實施例中,低速回路的電源端子31和接地端子33的寬度大于低速差分信號端子32的寬度。當然,本發明不局限于此,低速回路的電源端子31和接地端子33的寬度也可以等于低速差分信號端子32的寬度,即一排低速回路的端子31-33的尺寸和形狀也可以完全一致。如圖5所示,在一個優選的實例性的實施例中,一排高速回路端子的各個折彎分段343、353從對應的連接部分342、352凸起并水平延伸,形成一個凸起的水平平臺。但是, 本發明不局限于此,一排高速回路端子的折彎分段343、353也可以從對應的連接部分342、 352向上傾斜延伸,形成一個向上的斜坡。如圖5和圖7所示,一排高速回路端子的各個折彎分段343、353的前部分嵌入絕緣主體2中,后部分從絕緣主體2露出。如圖5所示,在一個優選的實例性的實施例中,一排低速回路端子的各個折彎分段313、323、333從對應的連接部分312、322、332向下傾斜延伸,形成一個向下的斜坡。但是,本發明不局限于此,一排低速回路端子的折彎分段313、323、333也可以從對應的連接部分312、322、332下凹并水平延伸,形成一個下凹的水平平臺。如圖5和圖7所示,一排低速回路端子的各個折彎分段313、323、333的前部分嵌入絕緣主體2中,后部分從絕緣主體2露出。圖6顯示圖4所示的絕緣主體的放大示意圖;圖7顯示當兩排端子保持在絕緣主體中時的示意圖。如圖6和圖7所示,在本發明的一個優選的實例性的實施例中,絕緣主體 2主要包括基部23和位于基部23前側的凸舌部分22。請繼續參見圖6和圖7,在本發明的一個優選的實例性的實施例中,基部23后側的側壁被大部分去除,形成暴露的開口 27,兩排端子31-35的插接部分的大部分暴露在該開口 27中與空氣接觸。采用這種設計的一個目的是為了減少高速信號通過高速差分信號端子時的傳輸延遲,因為高速信號在高速差分信號端子中傳輸的速度取決于端子周圍的材料的介電常數ε。高速信號通過高速差分信號端子時的傳輸延遲可以通過下面的公式(4)計算Propagation Delay = L sqrt(ε )/C(4)其中,Propagation Delay是高速信號通過高速差分信號端子時的傳輸延遲;L是高速差分信號端子的長度;
ε是高速差分信號端子周圍的材料的介電常數;C是光速。由上面的公式(4)可知,在高速差分信號端子的長度不變的情況下,降低端子周圍的材料的介電常數ε可以有效的減少高速信號通過高速差分信號端子時的傳輸延遲。在本發明的上述優選實施例中,由于最大限度地去除了固定端子的塑膠側壁,使得端子最大限度地暴露在空氣中,被空氣環繞,而不是被塑膠包裹,因而降低了端子周圍的材料的介電常數ε,使高速信號在高速差分信號端子中的傳輸速度近似等于光速C。采用上述設計的另一個目的是為了減少高速差分信號端子之間的容性耦合,從而降低高速差分信號端子34之間的相互串擾,因為高速差分信號端子之間的容性耦合是引起高速差分信號端子34之間的相互串擾的一個主要原因。高速差分信號端子之間的容性耦合hoise可以通過下面的公式(5)和(6)來計算Inoise = Cm* (dVdriver/dt)(5)Cm = ε A/d ;(6)其中,Cm是高速差分信號端子之間的電容;ε是高速差分信號端子之間的材料的介電常數;A是高速差分信號端子之間的正對面積;d是高速差分信號端子之間的間距。因此,根據公式(5)和(6)可知,高速差分信號端子之間的容性耦合hoise與高速差分信號端子之間的材料的介電常數ε成正比。在本發明的上述優選實施例中,由于最大限度地去除了固定端子的塑膠側壁,使得端子最大限度地暴露在空氣中,被空氣環繞,而不是被塑膠包裹,因而降低了高速差分信號端子之間的材料的介電常數ε。,從而降低了高速差分信號端子34之間的相互串擾。如圖6和圖7所示,在本發明的一個優選的實例性的實施例中,基部23后側的大部分側壁被去除,僅在基部23的下部留有一段高度很小的固定壁21。固定壁21中具有兩排插孔25、26,用于定位和固定兩排端子31-35。為了擴大開口 27,在本發明的一個優選的實例性的實施例中,固定壁21在上-下方向上的高度(厚度)小于開口 27在上-下方向上的高度。為了進一步擴大開口 27,在本發明的另一個優選的實例性的實施例中,固定壁21 在上-下方向上的高度(厚度)小于開口 27在上-下方向上的高度的一半。在本發明的一個優選的實例性的實施例中,固定壁21與絕緣主體2 —體形成,例如通過包覆成型一次形成的一體件。但是,本發明不局限于此,固定壁21還可以是一個獨立部件,絕緣主體2的后側為一個沒有側壁的、完全開放的開口 27,固定壁21安裝在絕緣主體2的開口 27中。請參見圖8,在屏蔽外殼1的外表面上設置有多個彈性保持片13,用于將可靠地保持住絕緣主體2。同時,請參見圖6,在絕緣主體2的固定壁21上設置有凸起觀,在屏蔽外殼1的后側壁上設置有與前述凸起觀匹配的開口 14,當絕緣主體2裝入屏蔽外殼1中時,絕緣主體2的凸起觀與屏蔽外殼1的開口 14卡扣在一起,從而將絕緣主體2和屏蔽外殼1卡扣在一起。在本發明的一個優選的實例性的實施例中,圖4-圖8所示的電連接器是USB3. 0 連接器,其中一排低速回路端子31-33用于兼容標準的USB2. 0協議,一排高速回路端子 34-35用于根據USB3. 0協議傳輸高速信號。雖然結合附圖對本發明進行了說明,但是附圖中公開的實施例旨在對本發明優選實施方式進行示例性說明,而不能理解為對本發明的一種限制。雖然本總體發明構思的一些實施例已被顯示和說明,本領域普通技術人員將理解,在不背離本總體發明構思的原則和精神的情況下,可對這些實施例做出改變,本發明的范圍以權利要求和它們的等同物限定。
權利要求
1.一種電連接器,包括 絕緣主體⑵;包裹所述絕緣主體O)的屏蔽外殼(1);和保持在所述絕緣主體O)中的一排低速回路端子和一排高速回路端子,所述一排高速回路端子包括兩對高速差分信號端子(34)和一個接地端子(35), 其特征在于所述接地端子(3 的至少一部分(352)的寬度大于所述兩對高速差分信號端子(34) 中的任一個的對應部分(342)的寬度。
2.根據權利要求1所述的電連接器,其特征在于所述接地端子(3 包括接觸部分(351)、插接部分(3M)、和位于所述接觸部分(351) 和所述插接部分(354)之間的連接部分(352);所述兩對高速差分信號端子(34)中的任一個包括接觸部分(341)、插接部分(344)、和位于所述接觸部分(341)和所述插接部分(344)之間的連接部分(342);并且所述接地端子(3 的連接部分(35 的寬度大于任一個高速差分信號端子(34)的連接部分(342)的寬度。
3.根據權利要求1-2中任一項所述的電連接器,其特征在于 所述屏蔽外殼(1)上設置有額外的接地端子(11)。
4.根據權利要求2所述的電連接器,其特征在于所述高速差分信號端子(34)的連接部分(342)的一部分被朝遠離所述低速回路端子的方向折彎,從而形成折彎分段(343)。
5.根據權利要求4所述的電連接器,其特征在于所述接地端子(3 的連接部分(352)的一部分被朝遠離所述低速回路端子的方向折彎,從而形成折彎分段(353)。
6.根據權利要求5所述的電連接器,其特征在于所述一排高速回路端子的各個折彎分段(343、35;3)水平延伸。
7.根據權利要求6所述的電連接器,其特征在于所述一排高速回路端子的各個折彎分段(343、35;3)包括嵌入所述絕緣主體( 的部分和露出所述絕緣主體O)的部分。
8.根據權利要求2所述的電連接器,其特征在于所述一排低速回路端子包括一對低速差分信號端子(32),所述一對低速差分信號端子 (32)中的任一個包括接觸部分(321)、插接部分(3M)、和位于所述接觸部分(321)和所述插接部分(324)之間的連接部分(322);并且所述低速差分信號端子(3 的連接部分(322)的一部分被朝遠離所述高速回路端子的方向折彎,從而形成折彎分段(323)。
9.根據權利要求8所述的電連接器,其特征在于所述一排低速回路端子還包括一個電源端子(31)和一個接地端子(33); 所述電源端子(31)包括接觸部分(311)、插接部分(314)、和位于所述接觸部分(311) 和所述插接部分(314)之間的連接部分(312);所述一排低速回路端子的接地端子(3 包括接觸部分(331)、插接部分(334)、和位于所述接觸部分(331)和所述插接部分(334)之間的連接部分(332);并且所述一排低速回路端子的電源端子(31)和接地端子(3 的連接部分(312、33幻的一部分被朝遠離所述高速回路端子的方向折彎,從而形成折彎分段(313、333)。
10.根據權利要求9所述的電連接器,其特征在于所述一排低速回路端子的各個折彎分段(313、323、33;3)傾斜延伸。
11.根據權利要求10所述的電連接器,其特征在于所述一排低速回路端子的各個折彎分段(313、323、33;3)包括嵌入所述絕緣主體(2)的部分和露出所述絕緣主體O)的部分。
12.根據權利要求1所述的電連接器,其特征在于 所述絕緣主體( 包括基部(23);和位于所述基部03)前側的凸舌部分02),其中,所述基部后側形成暴露的開口(27),所述兩排端子的一部分暴露在該開口 (27)中與空氣接觸。
13.根據權利要求12所述的電連接器,其特征在于所述基部后側開口 (XT)的下部具有固定壁(21),所述固定壁中具有多個插孔05,沈),用于定位所述多個端子。
14.根據權利要求13所述的電連接器,其特征在于 所述固定壁的高度小于所述開口 (XT)的高度。
15.根據權利要求14所述的電連接器,其特征在于所述固定壁的高度小于所述開口 (XT)的高度的一半。
16.根據權利要求13-15中任一項所述的電連接器,其特征在于 所述固定壁與所述絕緣主體( 一體形成。
17.根據權利要求13-15中任一項所述的電連接器,其特征在于所述固定壁為安裝在所述基部03)后側開口 (XT)中的獨立部件。
18.根據權利要求1所述的電連接器,其特征在于所述電連接器是USB3. O連接器,其中所述一排低速回路端子用于兼容標準的USB2. O 協議,所述一排高速回路端子用于根據USB3. O協議傳輸信號。
全文摘要
本發明公開了一種電連接器,包括絕緣主體;包裹所述絕緣主體的屏蔽外殼;和保持在所述絕緣主體中的一排低速回路端子和一排高速回路端子,所述一排高速回路端子包括兩對高速差分信號端子和一個接地端子。其中,所述接地端子的至少一部分的寬度大于所述兩對高速差分信號端子中的任一個的對應部分的寬度。與現有技術相比,在本發明的上述各個實施例中,由于采用了加寬的接地端子,因此能夠有效降低高速差分信號端子之間的感性串擾。同時,屏蔽外殼上設置有額外的接地端子,能夠進一步地降低高速差分信號端子之間的感性串擾。
文檔編號H01R13/46GK102280737SQ20101020480
公開日2011年12月14日 申請日期2010年6月13日 優先權日2010年6月13日
發明者于樂廷, 張書強, 拉皮多特·多倫 申請人:泰科電子(上海)有限公司