專利名稱::半導體裝置以及半導體裝置的制造方法
技術領域:
:本發明涉及一種使用氧化物半導體的半導體裝置及該半導體裝置的制造方法。
背景技術:
:金屬氧化物的種類繁多且用途廣。氧化銦作為較普遍的材料被用于液晶顯示器等中所需要的透明電極材料。在金屬氧化物中存在呈現半導體特性的金屬氧化物。呈現半導體特性的金屬氧化物是化合物半導體的一種。化合物半導體是指兩種以上的原子結合而形成的半導體。通常,金屬氧化物成為絕緣體。但是,已知也存在根據構成金屬氧化物的元素的組合而金屬氧化物成為半導體的情況。例如,已知在金屬氧化物中,氧化鎢、氧化錫、氧化銦、氧化鋅等呈現半導體特性。并且,將由這種金屬氧化物構成的透明半導體層用作溝道形成區的薄膜晶體管已被公開(參照專利文獻1至4、非專利文獻1)。但是,已知金屬氧化物不僅有一元氧化物而且還有多元氧化物。例如,屬于同系物(homologouscompound)的InGa03(Zn0)m(m自然數)為公知的材料(參照非專利文獻2至4)。并且,已經確認可以將上述那樣的In-Ga-Zn類氧化物用于薄膜晶體管的溝道層(參照專利文獻5、非專利文獻5以及6)。[專利文獻1]日本專利申請公開昭60-198861號公報[專利文獻2]日本專利申請公開平8-264794號公報[專利文獻3]日本PCT國際申請翻譯平11-505377號公報[專利文獻4]日本專利申請公開2000-150900號公報[專利文獻5]日本專利申請公開2004-103957號公報[非專利文獻1]M.ff.Prins,K.0.Grosse-Holz,G.Muller,J.F.M.Cillessen,J.B.Giesbers,R.P.Weening,andR.M.Wolf,"Aferroelectrictransparentthin-filmtransistor",Appl.Phys.Lett.,17June1996,Vol.68,p.3650-3652[2]M.Nakamura,N.Kimizuka,andT.Mohri,"ThePhaseRelationsintheIn203-Ga2Zn04_Zn0Systemat1350°C,,,J.SolidStateChem.,1991,Vol.93,p.298-315[非專禾lj文獻3]N.Kimizuka,M.Isobe,andM.Nakamura,"SynthesesandSingle-CrystalDataofHomologousCompounds,ln203(ZnO)m(m=3,4,and5),InGa03(ZnO)3,andGa203(ZnO)m(m=7,8,9,and16)intheIn203-ZnGa204_Zn0System,,,J.SolidStateChem.,1995,Vol.116,p.170-178[4]M.Nakamura,N.Kimizuka,T.Mohri,andM.Isobe,“Synthesesandcrystalstructuresofnewhomologouscompounds,indiumironzincoxides(InFe03(ZnO)m)(mnaturalnumber)andrelatedcompounds",K0TAIBUTSURI(SOLIDSTATEPHYSICS),1993,Vol.28,No.5,p.317-327[禾Utj^5]K.Nomura,H.Ohta,K.Ueda,T.Kamiya,M.Hirano,andH.Hosono,"Thin-filmtransistorfabricatedinsingle-crystallinetransparentoxidesemiconductor,,,SCIENCE,2003,Vol.300,p.1269-1272[非專利文獻6]K.Nomura,H.Ohta,A.Takagi,T.Kamiya,M.Hirano,andH.Hosono,“Room-temperaturefabricationoftransparentflexiblethin-filmtransistorsusingamorphousoxidesemiconductors",NATURE,2004,Vol.432,p.488-49
發明內容本發明的一個方式的目的在于提供一種使用氧化物半導體層并且具有電特性優良的薄膜晶體管以及像素電極層的顯示裝置。為了實現非晶氧化物半導體層,制造將含有氧化硅或氧氮化硅的In-Sn-0類氧化物半導體層用作具有溝道形成區的半導體層的薄膜晶體管。典型的是,通過使用含有5wt%以上且50wt%以下,優選的是含有10wt%以上且30wt%以下的Si02的In-Sn-0類氧化物半導體靶進行成膜,并且使In-Sn-0類氧化物半導體層含有阻礙晶化的Si0x(X>0),可以實現在薄膜晶體管的柵極電壓為盡可能地接近0V的正閾值電壓下形成溝道的薄膜晶體管。對將含有Si0x的In-Sn-0類氧化物半導體層用作具有溝道形成區的半導體層的薄膜晶體管的電特性進行了計算。以下示出計算模型以及計算條件。使用Silvaco公司制造的Atlas進行計算,計算模型的結構采用圖35所示的反交錯結構的薄膜晶體管。柵電極層801(功函數4.7eV)上的柵極絕緣層802是氧氮化硅層(厚度lOOnm、相對介電常數4.1),并且具有溝道形成區的半導體層803是In-Sn-0類氧化物半導體層(厚度50nm、電子親和勢4.3eV),并且布線層804a、804b是In-Sn-0類氧化物半導體層(功函數4.7eV),并且具有溝道形成區的半導體層803的溝道方向的長度以及溝道方向的寬度為10ym,電子的遷移率為0.lcm2/VS,空穴的遷移率為0.01cm2/Vso半導體層803的導電率如圖32所示那樣根據施主(載流子)的濃度來算出,并對當導電率為3.9Xl(T3S/cm、1.6Xl(T3S/cm、8.8Xl(T4S/cm、1.3Xl(T4S/cm、1.7Xl(T7S/cm、1.9X10_1(lS/cm、8.OX10_12S/cm時的薄膜晶體管的電特性進行了計算。圖33A和33B示出薄膜晶體管的柵極源極間的電壓(Vgs[V])以及漏極源極間的電流(Ids/WtA/ym])。另外,圖33A中的漏極電壓為IV,圖33B中的漏極電壓為10V,并且在圖33A和33B中將各個導電率下的結果使用下述方法進行表示3.9X10_3S/Cm使用倒三角形的點,1.6X10_3S/Cm使用由點和線構成的線(alternatelongandshortdashedline),8.8Xl(T4S/cm使用正三角形的點,1.3X10_4S/cm使用虛線,1.7XlO^S/cm使用圓圈點,1.9XlO.S/cm使用實線,8.0X10_12S/cm使用四角形的點。如圖33A和33B所示,當半導體層的導電率為1.6X10_3S/cm以下時可以得到作為薄膜晶體管的開關特性。另外,圖34示出薄膜晶體管的閾值電壓與導電率的關系。根據圖34可知,當半導體層的導電率為1.3X10_4S/cm以下時閾值電壓幾乎成為0V以下而可以得到常關閉型薄膜晶體管。由此,可以認為在將含有In-Sn-0類氧化物半導體層用作具有溝道形成區的半導體層的薄膜晶體管中,半導體層的導電率為1.6X10_3S/Cm以下即可,更優選為1.3X10_4S/cm以下。另外,為了減少與由電阻值低的金屬材料構成的源電極層或漏電極層之間的接觸電阻,在源電極層或漏電極層與上述含有SiOx的In-Sn-0類氧化物半導體層之間形成源區或漏區。源區或漏區的一方使用與像素電極區同一層的薄膜而形成。源區、漏區以及像素電極區使用不含有SiOx的In-Sn-0類氧化物半導體層。源電極層或漏電極層使用選自Al、Cr、Ta、Ti、Mo、W中的元素,或者以上述元素為主要成分的合金,或者將上述元素組合的合金膜等。本說明書所公開的半導體裝置的一個方式包括柵電極層;柵極絕緣層;含有SiOx的第一In-Sn-0類氧化物半導體層;接觸于含有SiOx的第一In-Sn-0類氧化物半導體層的源區及漏區;以及像素電極區,其中源區或漏區以及像素電極區為同一層的第二In-Sn-0類氧化物半導體層。本說明書所公開的半導體裝置的一個方式包括具有絕緣表面的襯底上的柵電極層;柵電極層上的柵極絕緣層;柵極絕緣層上的含有SiOx的第一In-Sn-0類氧化物半導體層;接觸于含有SiOx的第一In-Sn-0類氧化物半導體層的源區以及漏區;以及像素電極區,其中源區或漏區以及像素電極區為同一層的第二In-Sn-0類氧化物半導體層。在上述結構中,含有SiOx的第一In-Sn-0類氧化物半導體層的導電率為1.6X10_3S/cm以下,優選為1.3X10_4S/cm以下。另外,作為含有SiOx的第一In-Sn-O類氧化物半導體層,利用使用含有5wt%以上且50wt%以下,優選的是含有10wt%以上且30wt%以下的Si02的In-Sn-0類氧化物半導體靶的濺射法形成。另外,用于實現上述結構的本發明的一個方式是一種把半導體裝置的制造方法,包括如下步驟在具有絕緣表面的襯底上形成柵電極層;在柵電極層上形成柵極絕緣層;在柵極絕緣層上利用使用含有5wt%以上且50wt%以下的Si02的In-Sn-0類氧化物半導體靶的濺射法形成含有SiOx的第一氧化物半導體層;在含有SiOx的第一In-Sn-0類氧化物半導體層上利用使用第二In-Sn-0類氧化物半導體靶的濺射法形成源區、漏區以及像素電極區,其中源區、漏區以及像素電極區使用同一層的第二In-Sn-0類氧化物半導體層形成。薄膜晶體管的結構不局限于此,還可以制造底柵型薄膜晶體管或頂柵型薄膜晶體管。另外,在本說明書中的半導體裝置是指能夠通過利用半導體特性而工作的所有裝置,因此電光裝置、半導體電路以及電子設備都是半導體裝置。本發明的一個方式的目的在于提供一種備有使用氧化物半導體層且電特性優良的薄膜晶體管的半導體裝置。圖1A和1B是說明半導體裝置的圖;圖2A至和2E是說明半導體裝置的制造方法的圖;圖3A和3B是說明半導體裝置的圖;圖4A至4E是說明半導體裝置的制造方法的圖;圖5A和5B是說明半導體裝置的圖;圖6A至6E是說明半導體裝置的制造方法的圖;圖7A和7B是說明半導體裝置的圖8A和8B是說明半導體裝置的圖;圖9A和9B是說明半導體裝置的圖;圖IOA和IOB是說明半導體裝置的圖;圖11A1、11A2、11B1和11B2是說明半導體裝置的圖;圖12是說明半導體裝置的制造方法的圖;圖13是說明半導體裝置的圖;圖14A和14B是說明半導體裝置的框圖的圖;圖15是說明信號線驅動電路的結構的圖;圖16是說明信號線驅動電路的工作的時序圖;圖17是說明信號線驅動電路的工作的時序圖;圖18是說明移位寄存器的結構的圖;圖19是說明圖18所示的觸發器的連接結構的圖;圖20是說明半導體裝置的像素等效電路的圖;圖2IA至2IC是說明半導體裝置的圖;圖22A1、22A2和22B是說明半導體裝置的圖;圖23是說明半導體裝置的圖;圖24A和24B是說明半導體裝置的圖;圖25A和25B是說明電子紙的使用方式的例子的圖;圖26是示出電子書籍的一例的外觀圖;圖27A和27B是示出電視裝置及數碼相框的例子的外觀圖;圖28A和28B是示出游戲機的例子的外觀圖;圖29A和29B是示出移動電話機的一例的外觀圖;圖30是說明半導體裝置的圖;圖31是說明半導體裝置的圖;圖32是說明計算結果的圖;圖33A和33B是說明計算結果的圖;圖34是說明計算結果的圖;圖35是說明計算模型的圖;圖36A和36B是說明可以用來制造半導體裝置的靶的圖。具體實施例方式參照附圖對實施方式進行詳細說明。但是,其不局限于以下的說明,所屬
技術領域:
的普通技術人員可以很容易地理解一個事實就是,其方式及詳細內容在不脫離其宗旨及其范圍的情況下可以被變換為各種各樣的形式。因此,其不應該被解釋為僅限定在以下所示的實施方式所記載的內容中。另外,在以下說明的結構中,在不同附圖中使用相同的附圖標記來表示相同的部分或具有相同功能的部分,而省略重復說明。實施方式1參照圖IA和IB以及圖2A至2E對半導體裝置及半導體裝置的制造方法進行說明。圖IA是半導體裝置所具有的薄膜晶體管470的平面圖,圖IB是沿著圖IA的線C1-C2的截面圖。薄膜晶體管470是反交錯型薄膜晶體管,且在具有絕緣表面的襯底400上包括柵電極層401、柵極絕緣層402、含有SiOx的In-Sn-O類氧化物半導體層403、用作源區或漏區的In-Sn-O類氧化物半導體層404、In-Sn-O類氧化物半導體層408以及源電極層或漏電極層405。另外,覆蓋薄膜晶體管470地設置有接觸于含有SiOx的In-Sn-O類氧化物半導體層403的絕緣膜407。將含有氧化硅或氧氮化硅的In-Sn-O類氧化物半導體層用作具有溝道形成區的半導體層。含有SiOx的In-Sn-O類氧化物半導體層403的導電率為1.6X10_3S/cm以下,優選為1.3X10_4S/cm以下。另外,作為含有SiOx的In-Sn-O類氧化物半導體層,利用使用含有5wt%以上且50wt%以下,優選的是含有IOwt%以上且30wt%以下的SiO2的In-Sn-O類氧化物半導體靶的濺射法形成。由電阻值低的金屬材料構成的源電極層或漏電極層405與含有SiOx的In-Sn-O類氧化物半導體層403之間的作為源區或漏區而形成的In-Sn-O類氧化物半導體層404降低接觸電阻。源區或漏區的一方使用與像素電極區同一層的In-Sn-O類氧化物半導體層408形成。由此,In-Sn-O類氧化物半導體層408兼用作源區或漏區以及像素電極。In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408使用不含有SiOx的In-Sn-O類氧化物半導體層。In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408由于不含有Si而與含有SiOx的In-Sn-O類氧化物半導體層403大為不同。與含有SiOxWIn-Sn-O類氧化物半導體層403相比,In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408可以具有更低的電阻(高導電率)。另外,源區、漏區以及像素電極區還可以使用添加有氮的In-Sn-O類氧化物半導體,例如,可以使用含有氮的In-Sn-O類非單晶膜等。圖2A至2E相當于示出薄膜晶體管470的制造工序的截面圖。在圖2A中,在具有絕緣表面的襯底400上設置柵電極層401。也可以將成為基底膜的絕緣膜設置在襯底400與柵電極層401之間。基底膜具有防止來自襯底400的雜質元素的擴散的功能,可以由選自氮化硅膜、氧化硅膜、氮氧化硅膜或氧氮化硅膜中的一種或多種膜的疊層結構形成。至于柵電極層401的材料,可以通過使用鉬、鈦、鉻、鉭、鎢、鋁、銅、釹或鈧等的金屬材料或以這些金屬材料為主要成分的合金材料以單層或疊層來形成。例如,作為柵電極層401的雙層疊層結構,優選采用在鋁層上層疊鉬層的雙層結構;在銅層上層疊鉬層的雙層結構;或者在銅層上層疊氮化鈦層或氮化鉭層的雙層結構;或者層疊氮化鈦層和鉬層的雙層結構。作為三層疊層結構,優選采用層疊以下層的疊層鎢層或氮化鎢層、鋁和硅的合金層或鋁和鈦的合金層、氮化鈦層或鈦層。在柵電極層401上形成柵極絕緣層402。通過利用等離子體CVD法或濺射法等并使用氧化硅層、氮化硅層、氧氮化硅層或氮氧化硅層的單層或疊層,可以形成柵極絕緣層402。另外,作為柵極絕緣層402,還可以通過使用有機硅烷氣體的CVD法而形成氧化硅層。作為有機硅烷氣體,可以使用含有硅的化合物,如正硅酸乙酯(TE0S化學式為Si(OC2H5)4)、四甲基硅烷(TMS化學式為Si(CH3)4)、四甲基環四硅氧烷(TMCTS)、八甲基環四硅氧烷(OMCTS)、六甲基二硅氮烷(HMDS)、三乙氧基硅烷(化學式為SiH(OC2H5)3)、三(二甲氨基)硅烷(化學式為SiH(N(CH3)2)3)等。在柵極絕緣層402上依次層疊含有SiOx的In-Sn-O類氧化物半導體膜430、In-Sn-O類氧化物半導體膜431。含有SiOx的In-Sn-O類氧化物半導體膜430、In-Sn-O類氧化物半導體膜431分別通過光刻工序加工成島狀的氧化物半導體層。另外,在利用濺射法進行含有SiOxWIn-Sn-O類氧化物半導體膜430的成膜之前,可以進行引入氬氣體來生成等離子體的等離子體處理以去除附著在柵極絕緣層402表面上的塵屑。在柵極絕緣層402、含有SiOx的In-Sn-O類氧化物半導體膜430以及In-Sn-O類氧化物半導體膜431上形成導電膜432(參照圖2C)。作為導電膜432的材料,可以使用選自Al、Cr、Ta、Ti、Mo、W中的元素,或者以上述元素為主要成分的合金,或者將上述元素組合的合金膜等。另外,還可以使用組合Al(鋁)和Nd(釹)或Sc(鈧)的合金膜。通過蝕刻工序對導電膜432進行蝕刻來形成源電極層或漏電極層405(參照圖2C)。在不含有SiOx的In-Sn-O類氧化物半導體膜431上形成掩模435。使用源電極層或漏電極層405以及掩模435對含有SiOx的In-Sn-O類氧化物半導體膜430以及In-Sn-O類氧化物半導體膜431進行蝕刻,形成含有SiOx的In-Sn-O類氧化物半導體層403、In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408(參照圖2D)。另外,含有SiOx的In-Sn-O類氧化物半導體層403僅有一部分被蝕刻而成為具有槽部(凹部)的半導體層。In-Sn-O類氧化物半導體膜404用作源區或漏區,In-Sn-O類氧化物半導體膜408用作源區或漏區以及像素電極。通過上述工序,可以制造將圖2E所示的含有SiOx的In-Sn-O類氧化物半導體層403作為溝道形成區的反交錯型薄膜晶體管470。另外,除了In-Sn-O類氧化物半導體層408的像素電極區上之外,覆蓋薄膜晶體管470地形成接觸于含有SiOx的In-Sn-O類氧化物半導體層403的絕緣膜407。絕緣膜407可以使用利用濺射法等形成的氮化硅膜、氧化硅膜或氧氮化硅膜等的單層或它們的疊層。由此,可以實現具備具有優良電特性的薄膜晶體管以及像素電極層的半導體裝置。實施方式2這里,使用圖3A和3B以及圖4A至圖4E示出在實施方式1中具有設置有溝道保護層的薄膜晶體管的半導體裝置的例子。由此,其它的部分可以與實施方式1同樣地進行,而對與實施方式1相同部分或具有同樣的功能的部分以及工序的重復說明進行省略。圖3A是半導體裝置所具有的薄膜晶體管471的平面圖,圖3B是沿著圖3A的線Z1-Z2的截面圖。薄膜晶體管471是反交錯型的薄膜晶體管并且在具有絕緣表面的襯底400上包括柵電極層401、柵極絕緣層402、含有SiOx的In-Sn-O類氧化物半導體層403、溝道保護層409、用作源區或漏區的In-Sn-O類氧化物半導體層404、In-Sn-O類氧化物半導體層408以及源電極層或漏電極層405。另外,覆蓋薄膜晶體管471地設置有絕緣膜407。絕緣膜407形成在除了In-Sn-O類氧化物半導體層408的像素電極區之外的區域上。在本實施方式的薄膜晶體管471中,含有SiOxWIn-Sn-O類氧化物半導體層403的溝道形成區上設置有溝道保護層409。因為溝道保護層409用作蝕刻停止層,所以In-Sn-O類氧化物半導體層403不被蝕刻。作為溝道保護層409,可以使用無機材料(氧化硅、氮化硅、氧氮化硅、氮氧化硅、氧化鋁、氮化鋁、氧氮化鋁、氮氧化鋁等)。可以使用濺射法作用其制造方法。將含有氧化硅或氧氮化硅的In-Sn-O類氧化物半導體層用作具有溝道形成區的半導體層。含有SiOx的In-Sn-O類氧化物半導體層403的導電率為1.6X10_3S/cm以下,優選為1.3X10_4S/cm以下。另外,作為含有SiOx的In-Sn-O類氧化物半導體層,利用使用含有5wt%以上且50wt%以下,優選的是含有IOwt%以上且30wt%以下的SiO2的In-Sn-O類氧化物半導體靶的濺射法形成。由電阻值低的金屬材料構成的源電極層或漏電極層405與含有SiOx的In-Sn-O類氧化物半導體層403之間作為源區或漏區而形成的In-Sn-O類氧化物半導體層404降低接觸電阻。源區或漏區的一方使用與像素電極區同一層的In-Sn-O類氧化物半導體層408形成。由此,In-Sn-O類氧化物半導體層408兼用作源區或漏區以及像素電極。In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408使用不含有SiOx的In-Sn-O類氧化物半導體層。圖4A至4E相當于示出薄膜晶體管471的制造工序的截面圖。在圖4A中,在具有絕緣表面的襯底400上設置柵電極層401。還可以將成為基底膜的絕緣膜設置在襯底400與柵電極層401之間。在柵電極層401上形成柵極絕緣層402。在柵極絕緣層402上形成含有SiOx的In-Sn-O類氧化物半導體層403以及溝道保護層409。含有SiOx的In-Sn-O類氧化物半導體層403以及溝道保護層409分別通過光刻工序加工成島狀。在柵極絕緣層402、含有SiOx的In-Sn-O類氧化物半導體層403以及溝道保護層409上,形成In-Sn-O類氧化物半導體膜431以及導電膜432(參照圖4B)。通過蝕刻工序對導電膜432進行蝕刻來形成源電極層或漏電極層405(參照圖4C)。在不含有SiOx的In-Sn-O類氧化物半導體膜431上形成掩模435。使用源電極層或漏電極層405以及掩模435對In-Sn-O類氧化物半導體膜431進行蝕刻,形成In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408(參照圖4D)。In-Sn-O類氧化物半導體層404用作源區或漏區,In-Sn-O類氧化物半導體層408用作源區或漏區以及像素電極。通過上述工序,可以制造將圖4E所示的含有SiOx的In-Sn-O類氧化物半導體層403用作溝道形成區的反交錯型薄膜晶體管470。另外,除了In-Sn-O類氧化物半導體層408的像素電極區上之外,覆蓋薄膜晶體管470地形成接觸于溝道保護層409的絕緣膜407。由此,可以實現具備具有優良電特性的薄膜晶體管以及像素電極層的半導體裝置。實施方式3參照圖5A和5B以及圖6A至6E對半導體裝置及半導體裝置的制造方法的其它的例子進行說明。圖5A是半導體裝置所具有的薄膜晶體管460的平面圖,圖5B是沿著圖5A的線D1-D2的截面圖。薄膜晶體管460是底柵型薄膜晶體管并且在具有絕緣表面的襯底400上包括柵電極層401、柵極絕緣層402、源電極層或漏電極層405、用作源區或漏區的In-Sn-O類氧化物半導體層404、In-Sn-O類氧化物半導體層408以及含有SiOx的In-Sn-O類氧化物半導體層403。另外,覆蓋薄膜晶體管460地設置有接觸于含有SiOxWIn-Sn-O類氧化物半導體層403的絕緣膜407。絕緣膜407形成在除了In-Sn-O類氧化物半導體層408的像素電極區之外的區域上。在薄膜晶體管460中,在所有含有薄膜晶體管460的區域中存在柵極絕緣層402,并且在柵極絕緣層402與具有絕緣表面的襯底400之間設置有柵電極層401。在柵極絕緣層402上設置有源電極層或漏電極層405、In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408。并且,在柵電極層402、源電極層或漏電極層405、In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408上設置有含有SiOx的In-Sn-O類氧化物半導體層403。另外,雖然未圖示,在柵極絕緣層402上有源電極層或漏電極層405與布線層,該布線層延伸在含有SiOxWIn-Sn-O類氧化物半導體層403的外周部的外側。將含有氧化硅或氧氮化硅的In-Sn-O類氧化物半導體層用作具有溝道形成區的半導體層。含有SiOx的In-Sn-O類氧化物半導體層403的導電率為1.6X10_3S/cm以下,優選為1.3X10_4S/cm以下。另外,作為含有SiOx的In-Sn-O類氧化物半導體層,利用使用含有5wt%以上且50wt%以下,優選的是含有IOwt%以上且30wt%以下的SiO2的In-Sn-O類氧化物半導體靶的濺射法形成。由電阻值低的金屬材料構成的源電極層或漏電極層405與含有SiOx的In-Sn-O類氧化物半導體層403之間作為源區或漏區而形成的In-Sn-O類氧化物半導體層404降低接觸電阻。源區或漏區的一方使用與像素電極區同一層的In-Sn-O類氧化物半導體層408形成。由此,In-Sn-O類氧化物半導體層408兼用作源區或漏區以及像素電極。In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408使用不含有SiOx的In-Sn-O類氧化物半導體層。圖6A至6E相當于示出薄膜晶體管460的制造工序的截面圖。在具有絕緣表面的襯底400上設置柵電極層401。還可以將成為基底膜的絕緣膜設置在襯底400與柵電極層401之間。在柵電極層401上形成柵極絕緣層402。接著,在柵極絕緣層452上形成源電極層或漏電極層405(參照圖6A)。形成In-Sn-O類氧化物半導體膜并通過光刻工序形成島狀的In-Sn-O類氧化物半導體膜451、452(參照圖6B)。接著,在In-Sn-O類氧化物半導體膜451、452上形成含有SiOx的In-Sn-O類氧化物半導體膜450(參照圖6C)。通過光刻工序對含有SiOx的In-Sn-O類氧化物半導體膜450進行蝕刻加工,以形成島狀的含有SiOx的In-Sn-O類氧化物半導體層403(參照圖6D)。在進行In-Sn-O類氧化物半導體膜450的蝕刻工序時,In-Sn-O類氧化物半導體膜451、452也被部分地蝕刻,而成為In-Sn-O類氧化物半導體層404、In-Sn-O類氧化物半導體層408。通過上述工序,可以制造將圖6E所示的含有SiOx的In-Sn-O類氧化物半導體層403用作溝道形成區的反交錯型薄膜晶體管460。另外,除了In-Sn-O類氧化物半導體層408的像素電極區上之外,覆蓋薄膜晶體管460地形成接觸于含有SiOx的In-Sn-O類氧化物半導體層403的絕緣膜407。由此,可以實現具備具有優良電特性的薄膜晶體管以及像素電極層的半導體裝置。實施方式4這里,參照圖7A和7B對頂柵型半導體裝置的例子進行說明。圖7A是半導體裝置所具有的薄膜晶體管480的平面圖,圖7B是沿著圖7A的線X1-X2的截面圖。薄膜晶體管480是頂柵型薄膜晶體管并且在具有絕緣表面的襯底400上包括源電極層或漏電極層405、接觸于源電極層或漏電極層405的用作源區或漏區的In-Sn-O類氧化物半導體層404、In-Sn-0類氧化物半導體層408、接觸于In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408的含有SiOx的In-Sn-O類氧化物半導體層403、柵極絕緣層402以及柵電極層401。另外,覆蓋薄膜晶體管480地設置有絕緣膜407。絕緣膜407以及柵極絕緣層402形成在除了In-Sn-O類氧化物半導體層408的像素電極區之外的區域上。在薄膜晶體管480中,在源電極層或漏電極層405、In-Sn-O類氧化物半導體層404、In-Sn-O類氧化物半導體層408以及含有SiOx的In-Sn-O類氧化物半導體層403上形成柵極絕緣層402,在柵極絕緣層402上的與In-Sn-O類氧化物半導體層404、In-Sn-O類氧化物半導體層408以及含有SiOx的In-Sn-O類氧化物半導體層403重疊的區域上設置柵電極層401。將含有氧化硅或氧氮化硅的In-Sn-O類氧化物半導體層用作具有溝道形成區的半導體層。含有SiOx的In-Sn-O類氧化物半導體層403的導電率為1.6X10_3S/cm以下,優選為1.3X10_4S/cm以下。另外,作為含有SiOx的In-Sn-O類氧化物半導體層,利用使用含有5wt%以上且50wt%以下,優選的是含有IOwt%以上且30wt%以下的SiO2的In-Sn-O類氧化物半導體靶的濺射法形成。由電阻值低的金屬材料構成的源電極層或漏電極層405與含有SiOx的In-Sn-O類氧化物半導體層403之間作為源區或漏區而形成的In-Sn-O類氧化物半導體層404降低接觸電阻。源區或漏區的一方使用與像素電極區同一層的In-Sn-O類氧化物半導體層408形成。由此,In-Sn-O類氧化物半導體層408兼用作源區或漏區以及像素電極。In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408使用不含有SiOx的In-Sn-O類氧化物半導體層。由此,可以實現具備具有優良電特性的薄膜晶體管以及像素電極層的半導體裝置。實施方式5這里,參照圖8A和8B對頂柵型的半導體裝置的其它例子進行說明。圖8A是半導體裝置所具有的薄膜晶體管481的平面圖,圖8B是沿著圖8A的線V1-V2的截面圖。薄膜晶體管481是頂柵型薄膜晶體管并且在具有絕緣表面的襯底400上包括含有SiOx的In-Sn-O類氧化物半導體層403、接觸于含有SiOx的In-Sn-O類氧化物半導體層403的用作源區或漏區的In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408、接觸于In-Sn-O類氧化物半導體層404的源電極層或漏電極層405、柵極絕緣層402以及柵電極層401。另外,覆蓋薄膜晶體管481地設置有絕緣膜407。絕緣膜407以及柵極絕緣層402形成在除了In-Sn-O類氧化物半導體層408的像素電極區之外的區域上。在薄膜晶體管481中,在含有SiOx的In-Sn-O類氧化物半導體層403、In-Sn-O類氧化物半導體層404、In-Sn-O類氧化物半導體層408以及源電極層或漏電極層405上形成有柵極絕緣層402,在柵極絕緣層402上的與含有SiOx的In-Sn-O類氧化物半導體層403、In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408重疊的區域上設置柵電極層401。將含有氧化硅或氧氮化硅的In-Sn-O類氧化物半導體層用作具有溝道形成區的半導體層。含有SiOx的In-Sn-O類氧化物半導體層403的導電率為1.6X10_3S/cm以下,優選為1.3X10_4S/cm以下。另外,作為含有SiOx的In-Sn-O類氧化物半導體層,利用使用含有5wt%以上且50wt%以下,優選的是含有IOwt%以上且30wt%以下的SiO2的In-Sn-O類氧化物半導體靶的濺射法形成。由電阻值低的金屬材料構成的源電極層或漏電極層405與含有SiOxWIn-Sn-O類氧化物半導體層403之間作為源區或漏區而形成的In-Sn-O類氧化物半導體層404降低接觸電阻。源區或漏區的一方使用與像素電極區同一層的In-Sn-O類氧化物半導體層408形成。由此,In-Sn-O類氧化物半導體層408兼用作源區或漏區以及像素電極。In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408使用不含有SiOx的In-Sn-O類氧化物半導體層。由此,可以實現具備具有優良電特性的薄膜晶體管以及像素電極層的半導體裝置。實施方式6圖9A和9B以及圖IOA和IOB示出將具有源區或漏區以及像素電極區的In-Sn-O類氧化物半導體層設置在形成在薄膜晶體管上的絕緣層中的開口中的半導體裝置。圖9A是半導體裝置所具有的薄膜晶體管475的平面圖,圖9B是沿著圖9A中的線Y1-Y2的截面圖。薄膜晶體管475是反交錯型的薄膜晶體管,并且在具有絕緣表面的襯底400上包括柵電極層401、柵極絕緣層402、含有SiOx的In-Sn-O類氧化物半導體層403、源電極層或漏電極層405、用作源區或漏區的In-Sn-O類氧化物半導體層404、絕緣層410以及In-Sn-O類氧化物半導體層408。在圖9A和9B中,兼用作源區或漏區以及像素電極層的不含有SiOx的In-Sn-O類氧化物半導體層408在形成在絕緣層410中的開口中與薄膜晶體管475的含有SiOx的In-Sn-O類氧化物半導體層403接觸,并電連接。圖IOA是半導體裝置所具有的薄膜晶體管476的平面圖,圖IOB是沿著圖9A中的線Y1-Y2的截面圖。薄膜晶體管476是反交錯型的薄膜晶體管,并且在具有絕緣表面的襯底400上包括柵電極層401、柵極絕緣層402、含有SiOx的In-Sn-O類氧化物半導體層403、絕緣層410、源電極層或漏電極層405、用作源區或漏區的In-Sn-O類氧化物半導體層404以及In-Sn-O類氧化物半導體層408。在圖IOA和IOB中,用作源區或漏區的In-Sn-O類氧化物半導體層404以及兼用作源區或漏區以及像素電極層的不含有SiOx的In-Sn-O類氧化物半導體層408在形成在絕緣層410中的開口中與薄膜晶體管476的含有SiOxWIn-Sn-O類氧化物半導體層403接觸,并電連接。另外,In-Sn-O類氧化物半導體層404上形成有源電極層或漏電極層405,并且在除了不含有SiOx的In-Sn-O類氧化物半導體層408的像素電極區之外形成有絕緣膜407。如此,可以在薄膜晶體管上形成用作平坦化絕緣膜的絕緣層之后,形成成為源區、漏區以及像素電極區的In-Sn-O類氧化物半導體層。作為平坦化絕緣膜,可以使用聚酰亞胺、丙烯酸樹脂、苯并環丁烯、聚酰胺或環氧樹脂等的有機材料。另外,除了上述有機材料之外,還可以使用低介電常數材料(low-k材料)、硅氧烷類樹脂、PSG(磷硅玻璃)、BPSG(硼磷硅玻璃)等。另外,硅氧烷基樹脂相當于以硅氧烷基材料為起始材料而形成的包含Si-O-Si鍵的樹脂。硅氧烷基樹脂還可以使用有機基(例如烷基或芳基)或氟基作為取代基。此外,有機基也可以包括氟基。對于平坦化絕緣膜的形成方法沒有特別的限制,而可以根據其材料利用濺射法、SOG法、旋涂法、浸漬法、噴涂法、液滴噴射法(噴墨法、絲網印刷、膠版印刷等)、刮片、輥涂機、幕涂機、刮刀涂布機等。在本實施方式中,雖然示出使用實施方式1所示的薄膜晶體管的例子,但是本實施方式不局限于此,而還可以與其它的實施方式所記載的結構適當地組合來實施。由此,可以實現具備具有優良電特性的薄膜晶體管以及像素電極層的半導體裝置。實施方式7在本實施方式中,參照圖11A1、11A2、11B1和11B2至圖13以及圖31對柵電極的寬度與實施方式1不同的薄膜晶體管的一個例子進行說明。圖13是具有薄膜晶體管170的半導體裝置的平面圖,圖12是沿著圖13中的線A1-A2.B1-B2的截面圖。薄膜晶體管170是反交錯型薄膜晶體管,且在具有絕緣表面的襯底100上包括柵電極層101、柵極絕緣層102、含有SiOx的In-Sn-O類氧化物半導體層103、用作源區或漏區的In-Sn-O類氧化物半導體層104、In-Sn-O類氧化物半導體層110以及源電極層或漏電極層105。另外,覆蓋薄膜晶體管170地設置有接觸于含有SiOx的In-Sn-O類氧化物半導體層103的保護絕緣層107。將含有氧化硅或氧氮化硅的In-Sn-O類氧化物半導體層用作具有溝道形成區的半導體層。含有SiOx的In-Sn-O類氧化物半導體層103的導電率為1.6X10_3S/cm以下,優選為1.3X10_4S/cm以下。另外,作為含有SiOx的In-Sn-O類氧化物半導體層,利用使用含有5wt%以上且50wt%以下,優選的是含有IOwt%以上且30wt%以下的SiO2的In-Sn-O類氧化物半導體靶的濺射法形成。由電阻值低的金屬材料構成的源電極層或漏電極層105與含有SiOxWIn-Sn-O類氧化物半導體層103之間作為源區或漏區而形成的In-Sn-O類氧化物半導體層104降低接觸電阻。源區或漏區的一方使用與像素電極區同一層的In-Sn-O類氧化物半導體層110形成。由此,In-Sn-O類氧化物半導體層110兼用作源區或漏區以及像素電極。In-Sn-O類氧化物半導體層104以及In-Sn-O類氧化物半導體層110使用不含有SiOx的In-Sn-O類氧化物半導體層。In-Sn-O類氧化物半導體層104以及In-Sn-O類氧化物半導體層Iio由于不含有SiOx而與含有SiOx的In-Sn-O類氧化物半導體層103大為不同。與含有SiOxWIn-Sn-O類氧化物半導體層103相比,In-Sn-O類氧化物半導體層104以及In-Sn-O類氧化物半導體層110可以具有更低的電阻(高導電率)。另外,源區、漏區以及像素電極區還可以使用添加有氮的In-Sn-O類氧化物半導體,例如,可以使用含有氮的In-Sn-O類非單晶膜等。薄膜晶體管170在圖12的半導體裝置中用作像素部的開關元件,以下對制造該半導體裝置的例子進行說明。在具有絕緣表面的襯底100上形成導電層。可以將鋇硼硅酸鹽玻璃、鋁硼硅酸鹽玻璃等的玻璃襯底用作具有絕緣表面的襯底100。接著,對導電層進行光刻工序,來形成抗蝕劑掩模,并根據蝕刻去除不需要的部分,以形成布線以及電極(含有柵電極層101的柵極布線、電容布線108以及第一端子121)。至于含有柵電極層101的柵極布線和電容布線108、端子部的第一端子121,作為導電材料可以使用選自鈦(Ti)、鉭(Ta)、鎢(W)、鉬(Mo)、鉻(Cr)、釹(Nd)、鈧(Sc)中的金屬材料或以這些金屬材料為主要成分的合金材料以單層或疊層來形成。或者,還可以使用鋁(Al)、銅(Cu)或以其為主要成分的合金材料。例如,作為柵電極層101的雙層結構,優選采用在鋁層上層疊鉬層的雙層結構;在銅層上層疊鉬層的雙層結構;或者在銅層上層疊氮化鈦層或氮化鉭層的雙層結構;或者層疊氮化鈦層和鉬層的雙層結構。另外,還可以在含有Ca的銅層上層疊成為阻擋層的含有Ca的氧化銅層、或在含有Mg的銅層上層疊成為阻擋層的含有Mg的氧化銅層。此外,作為三層疊層結構,優選采用以下疊層鎢層或氮化鎢層、鋁和硅的合金層或鋁和鈦的合金層、氮化鈦層或鈦層。接著,在柵電極層101的整個面上形成柵極絕緣層102。柵極絕緣層102利用濺射法、PCVD法等并以50nm至400nm的厚度形成。例如,通過濺射法并以IOOnm的厚度形成氧化硅膜作為柵極絕緣層102。當然,柵極絕緣層102不局限于這種氧化硅膜,也可以使用由氧氮化硅膜、氮化硅膜、氧化鋁膜、氮化鋁膜、氧氮化鋁膜、氧化鉭膜等的其他絕緣膜構成的單層或疊層。當采用疊層時,例如,可以利用PCVD法形成氮化硅膜并在其上利用濺射法形成氧化硅模。另外,當使用氧氮化硅膜或氮化硅膜等作用柵極絕緣層102時,可以防止來自玻璃襯底的雜質例如鈉等擴散而進入到之后形成在上方的氧化物半導體中。接著,在柵極絕緣層102上形成含有SiOx的In-Sn-O類氧化物半導體膜。含有SiOx的In-Sn-O類氧化物半導體膜利用使用含有5wt%以上且50wt%以下,優選的是含有10wt%以上且30wt%以下的SiO2的In-Sn-O類氧化物半導體靶的濺射法形成。通過使In-Sn-O類氧化物半導體含有SiOx,容易使形成的含有SiOx的In-Sn-O類氧化物半導體非晶化。通過使用通過光刻工序而形成的抗蝕劑掩模對含有SiOx的In-Sn-O類氧化物半導體膜進行蝕刻,來形成含有SiOx的In-Sn-O類氧化物半導體層。含有SiOx的In-Sn-O類氧化物半導體層103的導電率為1.6X10_3S/cm以下,優選為1.3X10_4S/cm以下。接著,使用不含有SiOx的In-Sn-O類氧化物半導體靶并利用濺射法形成不含有SiOx的In-Sn-O類氧化物半導體膜。通過使用通過光刻工序而形成的抗蝕劑掩模對不含有SiOx的In-Sn-O類氧化物半導體膜進行蝕刻,來形成不含有SiOx的In-Sn-O類氧化物半導體層。作為濺射法,有作為濺射用電源使用高頻電源的RF濺射法、DC濺射法,并還有以脈沖的方式提供偏壓的脈沖DC濺射法。在形成絕緣膜的情況下主要采用RF濺射法,而在形成金屬膜的情況下主要采用DC濺射法。另外,也有可以設置材料不同的多個靶的多元濺射裝置。多元濺射裝置既可以在同一反應室中層疊形成不同的材料膜,又可以在同一反應室中同時對多種材料進行放電而進行成膜。另外,也有使用磁控管濺射法的濺射裝置和使用ECR濺射法的濺射裝置在使用磁控管濺射法的濺射裝置中,在處理室內部具備磁鐵機構;而在使用ECR濺射法的濺射裝置中,不使用輝光放電而利用使用微波產生的等離子體。另外,作為使用濺射法的成膜方法,還有反應濺射法、偏壓濺射法在反應濺射法中,當進行成膜時使靶物質和濺射氣體成分起化學反應而形成這些化合物薄膜;而在偏壓濺射法中,當進行成膜時對襯底也施加電壓。含有SiO2的In-Sn-O類氧化物半導體層、In-Sn-O類氧化物半導體層可以利用使用含有SiO2的In-Sn-O類氧化物半導體靶或In-Sn-O類氧化物半導體靶的濺射法來形成。靶是通過將靶材貼合到墊板(用來貼合靶的襯底)而制成的,但是當對墊板貼合靶時,也可以對靶進行分割以將其結合在一個墊板上。圖36A和36B示出將靶分割并將其貼合(結合)的例子。圖36A示出一個例子,其將靶851分割為靶851a、851b、851c、851d四個靶并將其貼合到墊板850上。另外,圖36B是將靶分割成更多個的例子,其將靶852分割為852a、852以852(;、852(1、8526、852廠8528、85211、852丨九個靶并將其貼合到墊板850上。另外,靶的分割數不局限于圖36A和36B。通過對靶進行分割,可以緩和將其貼合到墊板時的墊板的翹曲。像這樣被分割的靶,尤其適合用于當在大面積的襯底上形成上述薄膜時所需要的大型化的靶。當然,也可以對一個墊板貼合一個靶。作為蝕刻,可以使用干蝕刻或濕蝕刻。作為干蝕刻,可以使用平行平板型RIE(反應離子蝕刻)方法、ICP(感應耦合等離子體)蝕刻法。適當地調節蝕刻條件(施加到線圈形電極的電功率大小、施加到基板側上電極的電功率大小、基板側上電極的溫度等),以便蝕刻為所希望加工的形狀。作為用于濕蝕刻的蝕刻劑,可以使用磷酸、醋酸和硝酸的混合溶液、氨水過氧化氫混合物(過氧化氫氨水=522)等等。另外,還可以使用ΙΤ0-07Ν(日本關東化學株式會社制造)。濕蝕刻之后的蝕刻劑與被蝕刻材料一起通過清洗被去除。還可以對包含有被去除的材料的蝕刻液的廢液進行純化而對包含的材料進行再利用。通過從該蝕刻后的廢液中回收氧化物半導體層中所包含的銦等的材料而進行再利用,從而可有效利用資源并降低成本。根據材料適當地調節蝕刻條件(蝕刻液、蝕刻時間、溫度等),以蝕刻成所希望的加工形狀。接著,進行光刻工序,形成抗蝕劑掩模,并通過蝕刻去除不需要的部分(柵極絕緣層的一部分),而形成到達由與柵電極層相同材料形成的布線或電極層的接觸孔。該接觸孔是為了用于與之后形成的導電膜連接而形成的。例如,在驅動電路部中,在形成與柵電極層和源電極層或漏電極層直接接觸的薄膜晶體管、與端子部的柵極布線電連接的端子的情況下形成接觸孔。接著,含有SiOx的In-Sn-O類氧化物半導體層以及不含有SiOx的In-Sn-O類氧化物半導體層上利用濺射法或真空蒸鍍法形成有金屬材料構成的導電膜。作為導電材料,可以舉出選自Al、Cr、Ta、Ti、Mo、W、Nd、Sc的元素、或以上述元素為主要成分的合金、或組合有上述元素的合金膜等。例如,作為導電膜可以采用鈦膜的單層結構、或在鋁膜上層疊鈦膜的兩層結構等。此外,還可采用三層結構形成Ti膜,在Ti膜上疊置包括Nd的鋁膜(Al-Nd膜),并在其上再形成Ti膜。導電膜還可以采用含有硅的鋁膜的單層結構。接著,進行光刻工序,形成抗蝕劑掩模,通過蝕刻去除不需要的部分來形成連接于源電極層或漏電極層105、第二端子122、第一端子121的導電層128。另外,第二端子與源極布線(包括源電極層或漏電極層105的源極布線)電連接。進行光刻工序以在含有SiOx的In-Sn-O類氧化物半導體層上形成抗蝕劑掩模。使用掩模對含有SiOx的In-Sn-O類氧化物半導體層以及In-Sn-O類氧化物半導體層進行蝕亥IJ,來形成含有SiOx的In-Sn-O類氧化物半導體層103、In-Sn-O類氧化物半導體層104、In-Sn-O類氧化物半導體層110。另外,含有SiOxWIn-Sn-O類氧化物半導體層103僅有一部分被蝕刻而成為具有槽部(凹部)的半導體層。In-Sn-O類氧化物半導體層用作源區或漏區,In-Sn-O類氧化物半導體層110用作源區或漏區以及像素電極。通過上述工序,可以制造以下半導體裝置,該半導體裝置在像素部中包括將含有SiOx的In-Sn-O類氧化物半導體層103用作溝道形成區的薄膜晶體管170,并且將不含有SiOxWln-Sn-O類氧化物半導體層用作像素電極。另外,圖13相當于該階段的平面圖。另外,通過使用利用多色調掩模形成的具有多種厚度(通常為兩種厚度)的抗蝕劑掩模,可以減少抗蝕劑掩模的數量,因此可簡化工序并降低成本。接著,形成覆蓋薄膜晶體管170的保護絕緣膜107。保護絕緣層107可以使用利用濺射法等形成的氮化硅膜、氧化硅膜、氧氮化硅膜、氧化鋁膜或氧化鉭膜等。接著,進行光刻工序,形成抗蝕劑掩模,通過保護絕緣層107的蝕刻,使In-Sn-O類氧化物半導體層Iio的像素電極區露出。此外,通過該蝕刻還形成到達第二端子122的接觸孔以及到達導電層128的接觸孔。與第一端子121直接連接的導電層128成為用作柵極布線的輸入端子的連接端子電極。第二端子122是用作源極布線的輸入端子的連接端子電極。另外,圖IlAl和11A2分別示出該階段的柵極布線端子部的平面圖和截面圖。圖IlAl相當于沿著圖11A2中的線E1-E2的截面圖。在圖IlAl中,被除去保護絕緣膜154而露出的導電膜153是用作輸入端子的連接端子電極。另外,在圖IlAl中,在端子部中,由與柵極布線相同材料形成的第一端子151與由與源極布線相同材料形成的導電層153連接并導通。另外,圖12所示的透明導電層128與第一端子121所接觸的部分,對應于圖IlAl的透明導電層153與第一端子151所接觸的部分。另外,圖IlBl和11B2分別示出與圖12所示的源極布線端子部相異的源極布線端子部的平面圖和截面圖。另外,圖IlBl相當于沿著圖11B2中的線F1-F2的截面圖。在圖IlBl中,被除去保護絕緣膜154而露出的第二端子150是用作輸入端子的連接端子電極。另外,在圖IlBl中,在端子部中,由與柵極布線相同材料形成的電極層156,在與源極布線電連接的第二端子150的下方隔著柵極絕緣層152重疊。電極層156不與第二端子150電連接,通過將電極層156設定為與第二端子150不同的電位,例如浮置、GND、0V等,可以形成防止雜波的電容或防止靜電的電容。對應于像素密度設置多個柵極布線、源極布線以及電容布線。另外,在端子部中,排列多個與柵極布線同電位的第一端子、與源極布線同電位的第二端子、與電容布線同電位的第三端子等而配置。各個端子的數目,可以分別設定為任意的數目,實施者可以適當地作出決定。如此,可以完成具有底柵型的η溝道型薄膜晶體管的薄膜晶體管170、像素電極以及存儲電容的像素部以及端子部。另外,還可以在同一襯底上形成驅動電路。并且,通過將上述像素薄膜晶體管部和存儲電容分別對應于每個像素以矩陣狀配置而形成像素部,可以形成用來制造有源矩陣型的顯示裝置的一個襯底。在本說明書中,為了方便將該襯底稱為有源矩陣襯底。當制造有源矩陣型的液晶顯示裝置時,在有源矩陣襯底與設置有對置電極的對置襯底之間設置液晶層,將有源矩陣襯底與對置襯底固定。另外,將與設置在對置襯底上的對置電極電連接的共同電極設置在有源矩陣襯底上,并將與共同電極電連接的第四端子設置在端子部。該第四端子是用來將共同電極設定為固定電位,例如設定為GND、0V等的端子。另外,本發明不局限于圖13的像素結構,圖31示出與圖13不同的平面圖的例子。圖31中不設置電容布線,而是像素電極區與相鄰的像素的柵極布線隔著保護絕緣膜以及柵極絕緣層重疊的存儲電容的例子,此時,可以省略電容布線以及與電容布線連接的第三端子。另外,在圖31中,與圖13相同的部分使用相同的附圖標記進行說明。在有源矩陣型的液晶顯示裝置中,通過驅動配置為矩陣狀的像素電極,在畫面上形成顯示圖案。具體地通過對選擇的像素電極以及對應于該像素電極的對置電極之間施加電壓,配置在像素電極與對置電極之間的液晶層進行光學調制,該光學調制作為顯示圖案被觀察者確認。當液晶顯示裝置顯示運動圖像時,由于液晶分子本身響應較慢,所以存在出現余像或出現運動圖像模糊的問題。為了改善液晶顯示裝置的運動圖像特性,有被稱為插黑的驅動技術,該插黑是指每隔一個幀地進行整個畫面的黑色顯示的技術。另外,還有一種被稱為倍速驅動的驅動技術,該倍速驅動是指通過將垂直同步頻率設定為通常的1.5倍,優選為2倍以上,來改善運動圖像特性。另外,為了改善液晶顯示裝置的運動圖像特性,還有一種作為背光燈,使用多個LED(發光二極管)光源或多個EL光源等構成面光源,將構成面光源的各個光源獨立地在一個幀周期內進行間歇發光驅動的驅動技術。作為面光源,可以使用三種以上的LED或白色發光LED。由于可以獨立地控制多個LED,所以可以使LED的發光時序配合液晶層的光學調制的切換時序同步進行。由于該驅動技術可以將LED部分地關斷,所以尤其是當顯示一個畫面中的黑色顯示區域的比率高的映像時,可以實現低耗電量。通過組合上述驅動技術,可以比現有液晶顯示裝置進一步改善液晶顯示裝置的運動圖像特性等的顯示特性。通過形成使用氧化物半導體的薄膜晶體管,可以降低制造成本。本實施方式可以與其他的實施方式所記載的結構適當地組合而實施。實施方式8在半導體裝置的一個例子的顯示裝置中,以下對至少在同一襯底上制造驅動電路的一部分和配置在像素部中的薄膜晶體管的例子進行說明。配置在像素部的薄膜晶體管包括用作具有溝道形成區的半導體層的含有SiOx的In-Sn-O類氧化物半導體層、以及用作源區以及漏區的不含有SiOx的In-Sn-O類氧化物半導體層,并且其根據實施方式1至7而形成。另外,由于實施方式1至7所示的薄膜晶體管為η溝道型TFT,所以將驅動電路中的可以由η溝道型TFT構成的驅動電路的一部分形成在與像素部的薄膜晶體管同一襯底上。圖14Α示出半導體裝置的一個例子的有源矩陣型液晶顯示裝置的框圖的一個例子。圖14Α所示的顯示裝置在襯底5300上包括具有多個具備顯示元件的像素的像素部5301;選擇各像素的掃描線驅動電路5302;以及控制對被選擇的像素的視頻信號輸入的信號線驅動電路5303。此外,實施方式1至7所示的薄膜晶體管是η溝道型TFT,參照圖15說明由η溝道型TFT構成的信號線驅動電路。圖15所示的信號線驅動電路包括驅動器IC5601;開關群5602_1至5602_Μ;第一布線5611;第二布線5612;第三布線5613;以及布線5621_1至5621_Μ。開關群5602_1至5602_Μ分別包括第一薄膜晶體管5603a、第二薄膜晶體管5603b以及第三薄膜晶體管5603c。驅動器IC5601連接到第一布線5611、第二布線5612、第三布線5613及布線5621_1至5621_M。而且,開關群5602_1至5602_M分別連接到第一布線5611、第二布線5612、第三布線5613及分別對應于開關群5602_1至5602_M的布線5621_1至5621_M。而且,布線5621_1至5621_M分別通過第一薄膜晶體管5603a、第二薄膜晶體管5603b及第三薄膜晶體管5603c連接到三個信號線。例如,第J列的布線5621_J(布線5621_1至布線5621_M中任一個)分別通過開關群5602_J所具有的第一薄膜晶體管5603a、第二薄膜晶體管5603b及第三薄膜晶體管5603c連接到信號線Sj-Ι、信號線Sj、信號線Sj+1。另外,對第一布線5611、第二布線5612、第三布線5613分別輸入信號。另外,驅動器IC5601優選形成在單晶襯底上。再者,開關群5602_1至5602_M優選形成在與像素部同一襯底上。因此,優選通過FPC等連接驅動器IC5601和開關群5602_1至5602_M。接著,參照圖16的時序圖說明圖15所示的信號線驅動電路的工作。另外,圖16的時序圖示出選擇第i行掃描線Gi時的時序圖。再者,第i行掃描線Gi的選擇期間被分割為第一子選擇期間Tl、第二子選擇期間T2及第三子選擇期間T3。而且,圖15的信號線驅動電路在其他行的掃描線被選擇的情況下也進行與圖16相同的工作。另外,圖16的時序圖示出第J列布線5621_J分別通過第一薄膜晶體管5603a、第二薄膜晶體管5603b及第三薄膜晶體管5603c連接到信號線Sj-Ι、信號線Sj、信號線Sj+1的情況。另外,圖16的時序圖示出第i行掃描線Gi被選擇的時序、第一薄膜晶體管5603a的導通·截止的時序5703a、第二薄膜晶體管5603b的導通·截止的時序5703b、第三薄膜晶體管5603c的導通·截止的時序5703c及輸入到第J列布線5621_J的信號5721_J。另外,在第一子選擇期間Tl、第二子選擇期間T2及第三子選擇期間T3中,對布線5621_1至布線5621_M分別輸入不同的視頻信號。例如,在第一子選擇期間Tl中輸入到布線5621_J的視頻信號輸入到信號線Sj-Ι,在第二子選擇期間T2中輸入到布線5621_J的視頻信號輸入到信號線Sj,在第三子選擇期間T3中輸入到布線5621J的視頻信號輸入到信號線Sj+Ι。再者,在第一子選擇期間Tl、第二子選擇期間T2及第三子選擇期間T3中輸入到布線5621_J的視頻信號分別為DataJ-I、DataJ、Data_j+l。如圖16所示,在第一子選擇期間Tl中,第一薄膜晶體管5603a導通,而第二薄膜晶體管5603b及第三薄膜晶體管5603c截止。此時,輸入到布線5621_J的DataJ-I通過第一薄膜晶體管5603a輸入到信號線Sj-I。在第二子選擇期間T2中,第二薄膜晶體管5603b導通,而第一薄膜晶體管5603a及第三薄膜晶體管5603c截止。此時,輸入到布線5621_J的DataJ通過第二薄膜晶體管5603b輸入到信號線Sj。在第三子選擇期間T3中,第三薄膜晶體管5603c導通,而第一薄膜晶體管5603a及第二薄膜晶體管5603b截止。此時,輸入到布線5621_J的DataJ+l通過第三薄膜晶體管5603c輸入到信號線Sj+1。據此,圖15的信號線驅動電路通過將一個柵極選擇期間分割為三個而可以在一個柵極選擇期間中將視頻信號從一個布線5621輸入到三個信號線。因此,圖15的信號線驅動電路可以將形成有驅動器IC5601的襯底和形成有像素部的襯底的連接數設定為信號線數的大約1/3。通過將連接數設定為大約1/3,圖15的信號線驅動電路可以提高可靠性、成品率等。另外,只要能夠如圖15所示,將一個柵極選擇期間分割為多個子選擇期間,并在多個子選擇期間的每一個中從某一個布線分別將視頻信號輸入到多個信號線,就不限制薄膜晶體管的配置、數量及驅動方法等。例如,當在三個以上的子選擇期間的每一個期間中從一個布線將視頻信號分別輸入到三個以上的信號線時,追加薄膜晶體管及用于控制薄膜晶體管的布線,即可。但是,當將一個柵極選擇期間分割為四個以上的子選擇期間時,子選擇期間變短。因此,優選將一個柵極選擇期間分割為兩個或三個子選擇期間。作為另一個例子,也可以如圖17的時序圖所示,將一個選擇期間分割為預充電期間Tp、第一子選擇期間Tl、第二子選擇期間Τ2、第三子選擇期間Τ3。再者,圖17的時序圖示出選擇第i行掃描線Gi的時序、第一薄膜晶體管5603a的導通截止的時序5803a、第二薄膜晶體管5603b的導通截止的時序5803b、第三薄膜晶體管5603c的導通截止的時序5803c以及輸入到第J列布線5621_J的信號5821_J。如圖17所示,在預充電期間Tp中,第一薄膜晶體管5603a、第二薄膜晶體管5603b及第三薄膜晶體管5603c導通。此時,輸入到布線5621_J的預充電電壓Vp通過第一薄膜晶體管5603a、第二薄膜晶體管5603b及第三薄膜晶體管5603c分別輸入到信號線Sj-Ι、信號線Sj、信號線Sj+Ι。在第一子選擇期間Tl中,第一薄膜晶體管5603a導通,第二薄膜晶體管5603b及第三薄膜晶體管5603c截止。此時,輸入到布線5621_J的DataJ-I通過第一薄膜晶體管5603a輸入到信號線Sj-I。在第二子選擇期間T2中,第二薄膜晶體管5603b導通,第一薄膜晶體管5603a及第三薄膜晶體管5603c截止。此時,輸入到布線5621_J的DataJ通過第二薄膜晶體管5603b輸入到信號線Sj。在第三子選擇期間T3中,第三薄膜晶體管5603c導通,第一薄膜晶體管5603a及第二薄膜晶體管5603b截止。此時,輸入到布線5621_J的DataJ+l通過第三薄膜晶體管5603c輸入到信號線Sj+1。據此,因為應用圖17的時序圖的圖15的信號線驅動電路可以通過在子選擇期間之前提供預充電選擇期間來對信號線進行預充電,所以可以高速地進行對像素的視頻信號的寫入。另外,在圖17中,使用相同的附圖標記來表示與圖16相同的部分,而省略對于相同的部分或具有相同的功能的部分的詳細說明。此外,說明掃描線驅動電路的結構。掃描線驅動電路包括移位寄存器、緩沖器。此夕卜,根據情況,還可以包括電平轉移器。在掃描線驅動電路中,通過對移位寄存器輸入時鐘信號(CLK)及起始脈沖信號(SP),生成選擇信號。所生成的選擇信號在緩沖器中被緩沖放大,并供給到對應的掃描線。掃描線連接有一條線用的像素的晶體管的柵電極。而且,由于需要將一條線用的像素的晶體管一齊導通,因此使用能夠產生大電流的緩沖器。參照圖18和圖19說明用于掃描線驅動電路的一部分的移位寄存器的一個方式。圖18示出移位寄存器的電路結構。圖18所示的移位寄存器由觸發器5701_1至5701_1!多個觸發器構成。此外,輸入第一時鐘信號、第二時鐘信號、起始脈沖信號、復位信號來進行工作。說明圖18的移位寄存器的連接關系。在圖18的移位寄存器的第i級觸發器5701_i(觸發器5701_1至5701_n中任一個)中,圖19所示的第一布線5501連接到第七布線5717_i-l,圖19所示的第二布線5502連接到第七布線5717_i+l,圖19所示的第三布線5503連接到第七布線5717_i,并且圖19所示的第六布線5506連接到第五布線5715。此外,在奇數級的觸發器中圖19所示的第四布線5504連接到第二布線5712,在偶數級的觸發器中其連接到第三布線5713,并且圖19所示的第五布線5505連接到第四布線5714。但是,第一級觸發器5701_1的圖19所示的第一布線5501連接到第一布線5711,而第η級觸發器5701_η的圖19所示的第二布線5502連接到第六布線5716。另外,第一布線5711、第二布線5712、第三布線5713、第六布線5716也可以分別稱為第一信號線、第二信號線、第三信號線、第四信號線。再者,第四布線5714、第五布線5715也可以分別稱為第一電源線、第二電源線。接著,圖19示出圖18所示的觸發器的詳細結構。圖19所示的觸發器包括第一薄膜晶體管5571、第二薄膜晶體管5572、第三薄膜晶體管5573、第四薄膜晶體管5574、第五薄膜晶體管5575、第六薄膜晶體管5576、第七薄膜晶體管5577以及第八薄膜晶體管5578。另外,第一薄膜晶體管5571、第二薄膜晶體管5572、第三薄膜晶體管5573、第四薄膜晶體管5574、第五薄膜晶體管5575、第六薄膜晶體管5576、第七薄膜晶體管5577以及第八薄膜晶體管5578是η溝道型晶體管,并且當柵極-源極間電壓(Vgs)超過閾值電壓(Vth)時它們成為導通狀態。接著,下面示出圖18所示的觸發器的連接結構。第一薄膜晶體管5571的第一電極(源電極及漏電極中的一方)連接到第四布線5504,并且第一薄膜晶體管5571的第二電極(源電極及漏電極中的另一方)連接到第三布線5503。第二薄膜晶體管5572的第一電極連接到第六布線5506,并且第二薄膜晶體管5572的第二電極連接到第三布線5503。第三薄膜晶體管5573的第一電極連接到第五布線5505,第三薄膜晶體管5573的第二電極連接到第二薄膜晶體管5572的柵電極,并且第三薄膜晶體管5573的柵電極連接到第五布線5505。第四薄膜晶體管5574的第一電極連接到第六布線5506,第四薄膜晶體管5574的第二電極連接到第二薄膜晶體管5572的柵電極,并且第四薄膜晶體管5574的柵電極連接到第一薄膜晶體管5571的柵電極。第五薄膜晶體管5575的第一電極連接到第五布線5505,第五薄膜晶體管5575的第二電極連接到第一薄膜晶體管5571的柵電極,并且第五薄膜晶體管5575的柵電極連接到第一布線5501。第六薄膜晶體管5576的第一電極連接到第六布線5506,第六薄膜晶體管5576的第二電極連接到第一薄膜晶體管5571的柵電極,并且第六薄膜晶體管5576的柵電極連接到第二薄膜晶體管5572的柵電極。第七薄膜晶體管5577的第一電極連接到第六布線5506,第七薄膜晶體管5577的第二電極連接到第一薄膜晶體管5571的柵電極,并且第七薄膜晶體管5577的柵電極連接到第二布線5502。第八薄膜晶體管5578的第一電極連接到第六布線5506,第八薄膜晶體管5578的第二電極連接到第二薄膜晶體管5572的柵電極,并且第八薄膜晶體管5578的柵電極連接到第一布線5501。另外,以第一薄膜晶體管5571的柵電極、第四薄膜晶體管5574的柵電極、第五薄膜晶體管5575的第二電極、第六薄膜晶體管5576的第二電極以及第七薄膜晶體管5577的第二電極的連接部分為節點5543。再者,以第二薄膜晶體管5572的柵電極、第三薄膜晶體管5573的第二電極、第四薄膜晶體管5574的第二電極、第六薄膜晶體管5576的柵電極及第八薄膜晶體管5578的第二電極的連接部作為節點5544。另外,第一布線5501、第二布線5502、第三布線5503以及第四布線5504也可以分別稱為第一信號線、第二信號線、第三信號線、第四信號線。再者,第五布線5505、第六布線5506也可以分別稱為第一電源線、第二電源線。此外,也可以僅使用實施方式1所示的η溝道型TFT制造信號線驅動電路及掃描線驅動電路。因為實施方式1所示的η溝道型TFT的晶體管遷移率大,所以可以提高驅動電路的驅動頻率。另外,實施方式1所示的η溝道型TFT利用源區或漏區減少寄生電容,因此頻率特性(稱為f特性)高。例如,由于可以使使用實施方式6所示的η溝道型TFT的掃描線驅動電路進行高速工作,因此可以提高幀頻率或實現黑屏插入等。再者,通過增大掃描線驅動電路的晶體管的溝道寬度,或配置多個掃描線驅動電路等,可以實現更高的幀頻率。在配置多個掃描線驅動電路的情況下,通過將用于驅動偶數行的掃描線的掃描線驅動電路配置在一側,并將用于驅動奇數行的掃描線的掃描線驅動電路配置在其相反一側,可以實現幀頻率的提高。另外,通過多個掃描線驅動電路向同一掃描線輸出信號,有利于顯示裝置的大型化。此外,在制造半導體裝置的一個例子的有源矩陣型發光顯示裝置的情況下,因為至少在一個像素中配置多個薄膜晶體管,因此優選配置多個掃描線驅動電路。圖14B示出有源矩陣型發光顯示裝置的框圖的一例。圖14B所示的發光顯示裝置在襯底5400上包括具有多個具備顯示元件的像素的像素部5401;選擇各像素的第一掃描線驅動電路5402及第二掃描線驅動電路5404;以及控制對被選擇的像素的視頻信號的輸入的信號線驅動電路5403。在輸入到圖14B所示的發光顯示裝置的像素的視頻信號為數字方式的情況下,通過切換晶體管的導通和截止,像素處于發光或非發光狀態。因此,可以采用區域灰度法或時間灰度法進行灰度級顯示。面積灰度法是一種驅動法,其中通過將一個像素分割為多個子像素并根據視頻信號分別驅動各子像素,來進行灰度級顯示。此外,時間灰度法是一種驅動法,其中通過控制像素發光的期間,來進行灰度級顯示。因為發光元件的響應速度比液晶元件等快,所以與液晶元件相比適合于時間灰度法。在具體地采用時間灰度法進行顯示的情況下,將一個幀周期分割為多個子幀周期。然后,根據視頻信號,在各子幀周期中使像素的發光元件處于發光或非發光狀態。通過將一個幀周期分割為多個子幀周期,可以利用視頻信號控制在一個幀周期中像素實際上發光的期間的總長度,并可以顯示灰度級。另外,在圖14B所示的發光顯示裝置中示出一種例子,其中當在一個像素中配置兩個開關TFT時,使用第一掃描線驅動電路5402生成輸入到一個開關TFT的柵極布線的第一掃描線的信號,而使用第二掃描線驅動電路5404生成輸入到另一個開關TFT的柵極布線的第二掃描線的信號。但是,也可以共同使用一個掃描線驅動電路生成輸入到第一掃描線的信號和輸入到第二掃描線的信號。此外,例如根據一個像素所具有的開關TFT的數量,可能會在各像素中設置多個用來控制開關元件的工作的掃描線。在此情況下,既可以使用一個掃描線驅動電路生成輸入到多個掃描線的所有信號,也可以使用多個掃描線驅動電路分別生成輸入到多個第一掃描線的所有信號。此外,在發光顯示裝置中也可以將驅動電路中的能夠由η溝道型TFT構成的驅動電路的一部分形成在與像素部的薄膜晶體管同一襯底上。另外,也可以僅使用實施方式1至7所示的η溝道型TFT制造信號線驅動電路及掃描線驅動電路。此外,上述驅動電路除了液晶顯示裝置及發光顯示裝置以外還可以用于利用與開關元件電連接的元件來驅動電子墨水的電子紙。電子紙也稱為電泳顯示裝置(電泳顯示器),并具有如下優點與紙相同的易讀性、耗電量比其他的顯示裝置小、可形成為薄且輕的形狀。作為電泳顯示器可考慮各種方式。電泳顯示器是如下器件,即在溶劑或溶質中分散有多個包含具有正電荷的第一粒子和具有負電荷的第二粒子的微囊,并且通過對微囊施加電場使微囊中的粒子互相向相反方向移動,以僅顯示集合在一方的粒子的顏色。另外,第一粒子或第二粒子包含染料,且在沒有電場時不移動。此外,第一粒子和第二粒子的顏色不同(包含無色)。像這樣,電泳顯示器是利用所謂的介電電泳效應的顯示器。在該介電電泳效應中,介電常數高的物質移動到高電場區。電泳顯示器不需要液晶顯示裝置所需的偏振片和對置襯底,從而可以使其厚度和重量減少一半。將在溶劑中分散有上述微囊的溶液稱作電子墨水,該電子墨水可以印刷到玻璃、塑料、布、紙等的表面上。另外,還可以通過使用彩色濾光片或具有色素的粒子來進行彩色顯不。此外,通過在有源矩陣襯底上適當地設置多個上述微囊以使微囊夾在兩個電極之間,而完成有源矩陣型顯示裝置,通過對微囊施加電場可以進行顯示。例如,可以使用根據下述薄膜晶體管而得到的有源矩陣襯底,該薄膜晶體管包括用作具有溝道形成區的半導體層的含有SiOx的In-Sn-O類氧化物半導體層、以及用作源區以及漏區的不含有SiOx的In-Sn-O類氧化物半導體層,并且其根據實施方式1至7而形成。此外,作為微囊中的第一粒子及第二粒子,采用選自導電體材料、絕緣體材料、半導體材料、磁性材料、液晶材料、鐵電性材料、電致發光材料、電致變色材料、磁泳材料中的一種或這些材料的組合材料即可。通過上述工序,可以制造作為半導體裝置可靠性高的顯示裝置。本實施方式可以與其他的實施方式所記載的結構適當地組合而實施。實施方式9可以通過制造薄膜晶體管并將該薄膜晶體管用于像素部及驅動電路來制造具有顯示功能的半導體裝置(也稱為顯示裝置)。此外,可以將使用薄膜晶體管的驅動電路的一部分或整體一體形成在與像素部同一襯底上,來形成系統型面板(system-on-panel)。顯示裝置包括顯示元件。作為顯示元件,可以使用液晶元件(也稱為液晶顯示元件)、發光元件(也稱為發光顯示元件)。在發光元件的范圍內包括利用電流或電壓控制亮度的元件,具體而言,包括無機EUElectroLuminescence;電致發光)元件、有機EL元件等。此外,也可以應用電子墨水等的對比度因電作用而變化的顯示介質。此外,顯示裝置包括密封有顯示元件的面板和在該面板中安裝有包括控制器的IC等的模塊。再者,關于在制造該顯示裝置的過程中相當于顯示元件完成之前的一個方式的元件襯底,該元件襯底在多個像素中分別具備用于將電流供給到顯示元件的單元。另外,本說明書中的顯示裝置是指圖像顯示器件、顯示器件、或光源(包括照明裝置)。另外,顯示裝置還包括安裝有連接器諸如FPC(FlexiblePrintedCircuit;柔性印刷電路)、TAB(TapeAutomatedBonding;載帶自動鍵合)帶或TCP(TapeCarrierPackage;載帶封裝)的模塊;將印刷線路板設置于TAB帶或TCP端部的模塊;通過C0G(ChipOnGlass;玻璃上芯片)方式將IC(集成電路)直接安裝到顯示元件上的模塊。參照圖22A1、22A2和22B說明相當于半導體裝置的一個方式的液晶顯示面板的外觀及截面。圖22A1和22A2是一種面板的平面圖,其中利用密封材料4005將形成在第一襯底4001上的實施方式1所示的薄膜晶體管4010和4011,及液晶元件4013密封在第一襯底4001和第二襯底4006之間。薄膜晶體管4010和4011分別包括用作具有溝道形成區的半導體層的含有SiOx的In-Sn-O類氧化物半導體層以及用作源區及漏區的不含有SiOx的In-Sn-O類氧化物半導體層。圖22B相當于沿著圖22A1和22A2的線M-N的截面圖。以圍繞設置在第一襯底4001上的像素部4002和掃描線驅動電路4004的方式設置有密封材料4005。此外,在像素部4002和掃描線驅動電路4004上設置有第二襯底4006。因此,像素部4002和掃描線驅動電路4004與液晶層4008—起由第一襯底4001、密封材料4005和第二襯底4006密封。此外,在第一襯底4001上的與由密封材料4005圍繞的區域不同的區域中安裝有信號線驅動電路4003,該信號線驅動電路4003使用單晶半導體膜或多晶半導體膜形成在另外準備的襯底上。另外,對于另外形成的驅動電路的連接方法沒有特別的限制,而可以采用COG方法、引線鍵合方法或TAB方法等。圖22A1是通過COG方法安裝信號線驅動電路4003的例子,而圖22A2是通過TAB方法安裝信號線驅動電路4003的例子。此外,設置在第一襯底4001上的像素部4002和掃描線驅動電路4004包括多個薄膜晶體管。在圖22B中例示像素部4002所包括的薄膜晶體管4010和掃描線驅動電路4004所包括的薄膜晶體管4011。薄膜晶體管4010、4011可以使用包括用作具有溝道形成區的半導體層的含有SiOx的In-Sn-O類氧化物半導體層以及用作源區及漏區的不含有SiOx的In-Sn-O類氧化物半導體層的實施方式1所示的薄膜晶體管。另外還可以使用實施方式2至7所示的薄膜晶體管。在本實施方式中,薄膜晶體管4010、4011是η溝道型薄膜晶體管。此外,液晶元件4013所具有的用作像素電極層的不含有SiOxWln-Sn-O類氧化物半導體層4030兼用作薄膜晶體管4010的源區或漏區并且將薄膜晶體管4010與液晶元件4013電連接。而且,液晶元件4013的對置電極層4031形成在第二襯底4006上。不含有SiOx的In-Sn-O類氧化物半導體層4030、對置電極層4031和液晶層4008重疊的部分相當于液晶元件4013。另外,不含有SiOxWIn-Sn-O類氧化物半導體層4030、對置電極層4031分別設置有用作取向膜的絕緣層4032、4033,且隔著絕緣層4032、4033夾有液晶層4008。另外,作為第一襯底4001、第二襯底4006,可以使用玻璃、金屬(典型的是不銹鋼)、陶瓷、塑料。作為塑料,可以使用FRP(Fiberglass-ReinforcedPlastics;纖維增強塑料)板、PVF(聚氟乙烯)薄膜、聚酯薄膜或丙烯酸樹脂薄膜。此外,還可以使用具有將鋁箔夾在PVF薄膜或聚酯薄膜之間的結構的薄片。此外,附圖標記4035表示通過對絕緣膜選擇性地進行蝕刻而獲得的柱狀間隔物,并且它是為控制不含有SiOx的In-Sn-O類氧化物半導體層4030和對置電極層4031之間的距離(單元間隙)而設置的。另外,還可以使用球狀間隔物。另外,對置電極層4031電連接到設置在與薄膜晶體管4010同一襯底上的共同電位線。使用共同連接部,可以通過配置在一對襯底間的導電粒子,使對置電極層4031與共同電位線電連接。另外,導電粒子包含在密封材料4005中。另外,還可以使用不使用取向膜的顯示為藍相的液晶。藍相是液晶相的一種,是指當使膽留相液晶的溫度上升時即將從膽留相轉變到均質相之前出現的相。由于藍相只出現在較窄的溫度范圍內,所以為了改善溫度范圍而將混合有5wt%以上的手性試劑的液晶組成物用于液晶層4008。包含顯示為藍相的液晶和手性試劑的液晶組成物的響應速度短,即為10μs至100μs,并且由于其具有光學各向同性而不需要取向處理從而視角依賴小。另外,除了用于透過型液晶顯示裝置之外,還可以用于反射型液晶顯示裝置或半透過型液晶顯示裝置。另外,雖然在液晶顯示裝置中示出在襯底的外側(可見一側)設置偏振片,并在內側依次設置著色層、用于顯示元件的電極層的例子,但是也可以在襯底的內側設置偏振片。另外,偏振片和著色層的疊層結構也不局限于本實施方式的結構,只要根據偏振片和著色層的材料或制造工序條件適當地設定即可。另外,還可以設置用作黑矩陣的遮光膜。另外,為了降低薄膜晶體管的表面凹凸并提高薄膜晶體管的可靠性,可以在薄膜晶體管上形成用作平坦化絕緣膜或保護膜的絕緣層。另外,因為保護膜用來防止懸浮在大氣中的有機物、金屬物、水蒸氣等的污染雜質的侵入,所以優選采用致密的膜。可以利用濺射法并使用氧化硅膜、氮化硅膜、氧氮化硅膜、氮氧化硅膜、氧化鋁膜、氮化鋁膜、氧氮化鋁膜或氮氧化鋁膜的單層或疊層而形成保護膜。雖然示出利用濺射法來形成保護膜的例子,但是并不局限于此而可以使用各種方法形成。這里,作為保護膜形成疊層結構的絕緣層4020。在此,使用濺射法形成氧化硅膜作為絕緣層4020的第一層。當使用氧化硅膜作為保護膜時,有防止用作源電極層和漏電極層的鋁膜的小丘的效果。另外,形成絕緣層作為保護膜的第二層。在此,使用濺射法形成氮化硅膜作為絕緣層4020的第二層。當使用氮化硅膜作為保護膜時,可以抑制鈉等的可動離子侵入到半導體區中而TFT的電特性變化。作為平坦化絕緣膜,可以使用如聚酰亞胺、丙烯酸樹脂、苯并環丁烯、聚酰胺或環氧樹脂等的有機材料。另外,除了上述有機材料之外,還可以使用低介電常數材料(low-k材料)、硅氧烷類樹脂、PSG(磷硅玻璃)、BPSG(硼磷硅玻璃)等。另外,硅氧烷基樹脂相當于以硅氧烷基材料為起始材料而形成的包含Si-O-Si鍵的樹脂。硅氧烷基樹脂還可以使用有機基(例如烷基或芳基)或氟基作為取代基。此外,有機基也可以包括氟基。至于平坦化絕緣膜的形成方法并沒有特別的限制,可以根據其材料利用濺射法、SOG法、旋涂法、浸漬法、噴涂法、液滴噴射法(噴墨法、絲網印刷、膠版印刷等)、刮刀、輥涂機、簾涂機、刮刀涂布機等來形成。作為對置電極層4031,可以使用具有透光性的導電材料諸如包含氧化鎢的氧化銦、包含氧化鎢的氧化銦鋅、包含氧化鈦的氧化銦、包含氧化鈦的氧化銦錫、氧化銦錫(下面表示為ΙΤ0)、氧化銦鋅、添加有氧化硅的氧化銦錫等。此外,可以使用包含導電高分子(也稱為導電聚合物)的導電組成物形成對置電極層4031。使用導電組成物形成的像素電極的薄層電阻優選為10000Ω/□以下,并且其波長為550nm時的透光率優選為70%以上。另外,導電組成物所包含的導電高分子的電阻率優選為0.1Ω·cm以下。作為導電高分子,可以使用所謂的π電子共軛類導電高分子。例如,可以舉出聚苯胺或其衍生物、聚吡咯或其衍生物、聚噻吩或其衍生物、或者上述材料中的兩種以上的共聚物等。另外,供給到另外形成的信號線驅動電路4003、掃描線驅動電路4004或像素部4002的各種信號及電位是從FPC4018供給的。端子電極4016由與薄膜晶體管4010、4011的源極布線層相同的導電膜形成。端子電極4016通過各向異性導電膜4019電連接到FPC4018所具有的端子。此外,雖然在圖22Α1、22Α2以及22C中示出另外形成信號線驅動電路4003并將其安裝在第一襯底4001的例子,但不局限于該結構。既可以另外形成掃描線驅動電路而安裝,又可以另外僅形成信號線驅動電路的一部分或掃描線驅動電路的一部分而安裝。圖23示出使用根據本說明書所公開的制造方法制造的TFT襯底2600來構成用作半導體裝置的液晶顯示模塊的一個例子。圖23是液晶顯示模塊的一個例子,利用密封材料2602固定TFT襯底2600和對置襯底2601,并在其間設置包括TFT等的像素部2603、包括液晶層的顯示元件2604、著色層2605來形成顯示區。在進行彩色顯示時需要著色層2605,并且當采用RGB方式時,對應于各像素設置有分別對應于紅色、綠色、藍色的著色層。在TFT襯底2600和對置襯底2601的外側配置有偏振片2606、偏振片2607、漫射片2613。光源由冷陰極管2610和反射板2611構成,電路襯底2612利用柔性線路板2609與TFT襯底2600的布線電路部2608連接,且其中組裝有控制電路及電源電路等的外部電路。此外,還可以在偏振片和液晶層之間夾有相位差板的狀態下進行層疊。液晶顯示模塊可以采用TN(扭曲向列;TwistedNematic)模式、IPS(平面內轉換;In-Plane-Switching)模式、FFS(邊緣電場轉換;FringeFieldSwitching)模式、MVA(多疇垂直取向;Multi-domainVerticalAlignment)模式、PVA(垂直取向構型;PatternedVerticalAlignment)HASM(M^WW7;AxialIySymmetricalignedMicro-cell)模式、OCB(光學補償彎曲;OpticallyCompensatedBirefringence)模式、FLC(鐵電性液晶;FerroelectricLiquidCrystal)模式、AFLC(反鐵電性液晶;AntiFerroelectricLiquidCrystal)模式等。通過上述工序,可以制造可靠性高的液晶顯示面板作為半導體裝置。本實施方式可以與其他實施方式所記載的結構適當地組合而實施。實施方式10作為半導體裝置示出電子紙的例子。在圖30中,作為半導體裝置的例子示出有源矩陣型電子紙。可以與實施方式1所示的薄膜晶體管同樣地制造用于半導體裝置的薄膜晶體管581,并且該薄膜晶體管581是包括用作具有溝道形成區的半導體層的含有SiOxWIn-Sn-O類氧化物半導體層以及用作源區及漏區的不含有SiOx的In-Sn-O類氧化物半導體層的薄膜晶體管。此外,也可以應用實施方式2至7所示的薄膜晶體管作為本實施方式的薄膜晶體管581。圖30的電子紙是采用扭轉球顯示方式的顯示裝置的例子。扭轉球顯示方式是指一種方法,其中將一個半球表面為黑色而另一半球表面為白色的球形粒子配置在用于顯示元件的電極層之間,并在電極層之間產生電位差來控制球形粒子的方向,以進行顯示。設置在襯底580上的薄膜晶體管581是底柵結構的薄膜晶體管,并與兼用作源區或漏區以及像素電極層的不含有SiOx的In-Sn-O類氧化物半導體層587在形成在絕緣層585中的開口中互相接觸而電連接。在不含有SiOx的In-Sn-O類氧化物半導體層587和電極層588之間設置有球形粒子589,該球形粒子589具有黑色區590a和白色區590b,其周圍包括充滿了液體的空洞594,并且球形粒子589的周圍充滿了樹脂等的填充材料595(參照圖30)。電極層588相當于共同電極(對置電極)。電極層588電連接到設置在與薄膜晶體管581同一襯底580上的共同電位線。使用共同連接部,可以通過配置在一對襯底間的導電粒子,使電極層588與共同電位線電連接。此外,還可以使用電泳元件來代替扭轉球。使用直徑為10μm至200μm左右的微囊,該微囊中封入有透明液體、帶有正電的白色微粒以及帶有負電的黑色微粒。當對于設置在像素電極層和共同電極層之間的微囊由像素電極層和共同電極層施加電場時,白色微粒和黑色微粒移動到相反方向,從而可以顯示白色或黑色。應用這種原理的顯示元件就是電泳顯示元件,一般地被稱為電子紙。電泳顯示元件具有比液晶顯示元件高的反射率,因而不需要輔助燈。此外,其耗電量低,并且在昏暗的地方也能夠辨別顯示部。另外,即使不給顯示部供應電源,也能夠保持顯示過一次的圖像,因此,即使使具有顯示功能的半導體裝置(簡單地稱為顯示裝置,或稱為具備顯示裝置的半導體裝置)遠離電波發射源,也能夠儲存顯示過的圖像。通過上述工序,可以制造可靠性高的電子紙作為半導體裝置。本實施方式可以與其他實施方式所記載的結構適當地組合而實施。實施方式11示出發光顯示裝置的例子作為半導體裝置。在此,示出利用電致發光的發光元件作為顯示裝置所具有的顯示元件。對利用電致發光的發光元件根據其發光材料是有機化合物還是無機化合物來進行區別,一般來說,前者被稱為有機EL元件,而后者被稱為無機EL元件。在有機EL元件中,通過對發光元件施加電壓,電子和空穴從一對電極分別注入到包含發光有機化合物的層,以產生電流。然后,由于這些載流子(電子和空穴)重新結合,發光有機化合物達到激發態,并且當該激發態恢復到基態時,獲得發光。根據這種機理,該發光元件被稱為電流激發型發光元件。根據其元件的結構,將無機EL元件分類為分散型無機EL元件和薄膜型無機EL元件。分散型無機EL元件包括在粘合劑中分散有發光材料的粒子的發光層,且其發光機理是利用供體能級和受體能級的供體_受體重新結合型發光。薄膜型無機EL元件具有由電介質層夾住發光層并還利用電極夾住該發光層的結構,且其發光機理是利用金屬離子的內層電子躍遷的定域型發光。另外,在此使用有機EL元件作為發光元件而進行說明。圖20示出可以使用數字時間灰度級驅動的像素結構的一個例子作為半導體裝置的例子。對可以使用數字時間灰度級驅動的像素的結構以及像素的工作進行說明。這里示出在一個像素中使用兩個將含有SiOxWln-Sn-O類氧化物半導體層用作溝道形成區的η溝道型的晶體管的例子。像素6400包括開關用晶體管6401、驅動用晶體管6402、發光元件6404以及電容元件6403。在開關用晶體管6401中,柵極與掃描線6406連接,第一電極(源電極以及漏電極中的一方)與信號線6405連接,第二電極(源電極以及漏電極的另一方)與驅動用晶體管6402的柵極連接。在驅動用晶體管6402中,柵極通過電容元件6403與電源線6407連接,第一電極與電源線6407連接,第二電極與發光元件6404的第一電極(像素電極)連接。發光元件6404的第二電極相當于共同電極6408。共同電極6408與形成在同一襯底上的共同電位線電連接。另外,將發光元件6404的第二電極(共同電極6408)設定為低電源電位。另外,低電源電位是指,以電源線6407所設定的高點源電位為基準滿足低電源電位<高電源電位的電位,作為低電源電位例如可以設定為GND、0V等。將該高電源電位與低電源電位的電位差施加到發光元件6404上,為了使發光元件6404產生流過以使發光元件6404發光,以高電源電位與低電源電位的電位差為發光元件6404的正向閾值電壓以上的方式分別設定其電位。另外,還可以使用驅動用晶體管6402的柵極電容代替電容元件6403而省略電容元件6403。至于驅動用晶體管6402的柵極電容,可以在溝道形成區與柵電極之間形成電容。這里,在采用電壓輸入電壓驅動方式的情況下,對驅動用晶體管6402的柵極輸入能夠使驅動用晶體管6402充分成為導通或截止的兩個狀態的視頻信號。即,驅動用晶體管6402在線形區域進行工作。由于驅動用晶體管6402在線形區域進行工作,將比電源線6407的電壓高的電壓施加到驅動用晶體管6402的柵極上。另外,對信號線6405施加(電源線電壓+驅動用晶體管6402的Vth)以上的電壓。另外,當進行模擬灰度級驅動而代替數字時間灰度級驅動時,通過使信號的輸入不同,可以使用與圖20相同的像素結構。當進行模擬灰度級驅動時,對驅動用晶體管6402的柵極施加發光元件6404的正向電壓+驅動用晶體管6402的Vth以上的電壓。發光元件6404的正向電壓是指,設定為所希望的亮度時的電壓,至少包含正向閾值電壓。另外,通過輸入使驅動用晶體管6402在飽和區域工作的視頻信號,可以使電流流過發光元件6404。為了使驅動用晶體管6402在飽和區域進行工作,將電源線6407的電位設定為高于驅動用晶體管6402的柵極電位。通過將視頻信號設定為模擬方式,可以在發光元件6404中產生根據視頻信號的電流,而進行模擬灰度級驅動。另外,圖20所示的像素結構不局限于此。例如,還可以對圖20所示的像素添加開關、電阻元件、電容元件、晶體管或邏輯電路等。接著,參照圖21A至21C說明發光元件的結構。在此,以驅動用TFT是η型的情況為例子來說明像素的截面結構。可以與實施方式1所示的薄膜晶體管同樣地制造用于圖21Α、21Β和2IC的半導體裝置的驅動用TFT的TFT7001、7011、7021,并且這些TFT是包括用作具有溝道形成區的半導體層的含有SiOx的In-Sn-O類氧化物半導體層以及用作源區及漏區的不含有SiOx的In-Sn-O類氧化物半導體層的薄膜晶體管。此外,也可以應用實施方式2至7所示的薄膜晶體管用作TFT7001、7011、7021。為了取出發光,發光元件的陽極或陰極的至少一方是透明的即可。而且,在襯底上形成薄膜晶體管及發光元件,并且有如下結構的發光元件,即從與襯底相反的面取出發光的頂部發射、從襯底一側的面取出發光的底部發射以及從襯底一側及與襯底相反的面取出發光的雙面發射。像素結構可以應用于任何發射結構的發光元件。參照圖21A說明頂部發射結構的發光元件。在圖21A中示出當驅動用TFT的TFT7001為η型且從發光元件7002發射的光穿過到陽極7005—側時的像素的截面圖。在圖2IA中,發光元件7002的陰極7003和驅動用TFT的TFT7001電連接,在反射膜7006上按順序層疊有陰極7003、發光層7004、陽極7005。為不含有SiOx的In-Sn-O類氧化物半導體膜的陰極7003兼用作TFT7001的源區或漏區以及像素電極層,并用作發光元件7002的電極。至于反射膜7006,只要是反射光的導電膜,就可以使用各種材料。例如,可以舉出Ca、Al、CaF、MgAg、AlLi等。而且,發光層7004可以由單層或多層的疊層構成。在由多層構成時,在為不含有SiOx的In-Sn-O類氧化物半導體膜的陰極7003上按順序層疊電子注入層、電子傳輸層、發光層、空穴傳輸層、空穴注入層。另夕卜,不需要設置所有這種層。使用透過光的具有透光性的導電材料形成陽極7005,例如也可以使用具有透光性的導電膜例如包含氧化鎢的氧化銦、包含氧化鎢的氧化銦鋅、包含氧化鈦的氧化銦、包含氧化鈦的氧化銦錫、氧化銦錫(下面,表示為ITO)、氧化銦鋅、添加有氧化硅的氧化銦錫等。由陰極7003及陽極7005夾有發光層7004的區域相當于發光元件7002。在圖21A所示的像素中,從發光元件7002發射的光如箭頭所示那樣發射到陽極7005—側。接著,參照圖21B說明底部發射結構的發光元件。示出在驅動用TFT7011是η型,且從發光元件7012發射的光發射到陰極7013—側的情況下的像素的截面圖。在圖21Β中,在與驅動用TFT7011電連接的具有透光性的為不含有SiOx的In-Sn-O類氧化物半導體膜的陰極7013上按順序層疊有發光層7014、陽極7015。為不含有SiOx的In-Sn-O類氧化物半導體膜的陰極7013兼用作驅動用TFT7011的源區或漏區以及像素電極層,并且還用作發光元件7012的電極。另外,在陽極7015具有透光性的情況下,也可以覆蓋陽極上地形成有用來反射光或遮光的屏蔽膜7016。與圖21Α的情況同樣地,陰極7013可以使用不含有SiOx的In-Sn-O類氧化物半導體材料。而且,與圖21Α同樣地,發光層7014可以由單層或多個層的疊層構成。陽極7015不需要透過光,但是可以與圖21Α同樣地使用具有透光性的導電材料形成。并且,雖然屏蔽膜7016例如可以使用反射光的金屬等,但是不局限于金屬膜。例如,也可以使用添加有黑色的顏料的樹脂等。由陰極7013及陽極7015夾有發光層7014的區域相當于發光元件7012。在圖21Β所示的像素中,從發光元件7012發射的光如箭頭所示那樣發射到陰極7013—側。接著,參照圖21C說明雙面發射結構的發光元件。在圖21C中,在與驅動用TFT7021電連接的具有透光性的不含有SiOx的In-Sn-O類氧化物半導體膜的陰極7023上按順序層疊有發光層7024、陽極7025。與圖21Α的情況同樣地,陰極7023可以使用不含有SiOx的In-Sn-O類氧化物半導體材料。為不含有SiOx的In-Sn-O類氧化物半導體膜的陰極7023兼用作驅動用TFT7021的源區或漏區以及像素電極層,并且還用作發光元件7022的電極。而且,與圖21Α同樣地,發光層7024可以由單層或多個層的疊層構成。陽極7025可以與圖21Α同樣地使用透過光的具有透光性的導電材料形成。陰極7023、發光層7024和陽極7025重疊的部分相當于發光元件7022。在圖21C所示的像素中,從發光元件7022發射的光如箭頭所示那樣發射到陽極7025—側和陰極7023一側的雙方。另外,雖然在此描述了有機EL元件作為發光元件,但是也可以設置無機EL元件作為發光元件。另外,雖然示出了控制發光元件的驅動的薄膜晶體管(驅動用TFT)和發光元件電連接的例子,但是也可以采用在驅動用TFT和發光元件之間連接有電流控制TFT的結構。另外,半導體裝置不局限于圖21Α至21C所示的結構而可以根據本說明書所公開的技術思想進行各種變形。接著,參照圖24Α和24Β說明相當于半導體裝置的一個方式的發光顯示面板(也稱為發光面板)的外觀及截面。圖24Α是一種面板的平面圖,其中利用密封材料將形成在第一襯底上的薄膜晶體管及發光元件密封在與第二襯底之間。圖24Β相當于沿著圖24Α的H-I的截面圖。以圍繞設置在第一襯底4501上的像素部4502、信號線驅動電路4503a、4503b及掃描線驅動電路4504a、4504b的方式設置有密封材料4505。此外,在像素部4502、信號線驅動電路4503a、4503b及掃描線驅動電路4504a、4504b上設置有第二襯底4506。因此,像素部4502、信號線驅動電路4503a、4503b以及掃描線驅動電路4504a、4504b與填料4507—起由第一襯底4501、密封材料4505和第二襯底4506密封。像這樣為了不暴露于大氣,優選由氣密性高且脫氣少的保護薄膜(貼合薄膜、紫外線硬化樹脂薄膜等)或覆蓋材料來進行封裝(密封)。此外,設置在第一襯底4501上的像素部4502、信號線驅動電路4503a、4503b及掃描線驅動電路4504a、4504b包括多個薄膜晶體管。在圖24B中,例示包括在像素部4502中的薄膜晶體管4510和包括在信號線驅動電路4503a中的薄膜晶體管4509。薄膜晶體管4509、4510可以使用包括用作具有溝道形成區的半導體層的含有SiOx的In-Sn-O類氧化物半導體層以及用作源區及漏區的不含有SiOx的In-Sn-O類氧化物半導體層的實施方式1所示的薄膜晶體管。此外還可以使用實施方式2至7所示的薄膜晶體管。薄膜晶體管4509、4510是η溝道型薄膜晶體管。此外,附圖標記4511相當于發光元件,發光元件4511所具有的作為像素電極的不含有SiOx的In-Sn-O類氧化物半導體層4517兼用作薄膜晶體管4510的源區或漏區,并且將薄膜晶體管4510的半導體層與發光元件4511電連接。另外,雖然發光元件4511的結構為不含有SiOx的In-Sn-O類氧化物半導體層4517、電致發光層4512和電極層4513的疊層結構,但其不局限于本實施方式所示的結構。可以根據從發光元件4511取出的光的方向等適當地改變發光元件4511的結構。分隔壁4520使用有機樹脂膜、無機絕緣膜或有機聚硅氧烷而形成。特別優選的是,以如下條件形成分隔壁4520使用感光性的材料,并在不含有SiOx的In-Sn-O類氧化物半導體層4517上形成開口部,且使該開口部的側壁成為具有連續曲率的傾斜面。電致發光層4512既可以由單層構成,又可以由多層的疊層構成。為了不使氧、氫、水分、二氧化碳等侵入到發光元件4511,可以在電極層4513以及分隔壁4520上形成保護膜。可以形成氮化硅膜、氮氧化硅膜、DLC膜等作為保護膜。另外,供給到信號線驅動電路4503a、4503b、掃描線驅動電路4504a、4504b、或像素部4502的各種信號及電位是從FPC4518a、4518b供給的。端子電極4516由與薄膜晶體管4509、4510的源極布線相同的導電膜形成。端子電極4516通過各向異性導電膜4519電連接到FPC4518a所具有的端子。當襯底位于從發光元件4511的取出光的方向上時,第一襯底4501、第二襯底4506需要具有透光性。在此情況下,使用如玻璃板、塑料板、聚酯薄膜或丙烯酸薄膜等的具有透光性的材料。此外,作為填料4507,除了氮及氬等的惰性氣體之外,還可以使用紫外線固化樹脂或熱固化樹脂。可以使用PVC(聚氯乙烯)、丙烯酸樹脂、聚酰亞胺、環氧樹脂、硅酮樹脂、PVB(聚乙烯醇縮丁醛)、或EVA(乙烯-醋酸乙烯酯)等。例如,可以使用氮作為填料4507。另外,若有需要,也可以在發光元件的射出面上適當地設置諸如偏振片、圓偏振片(包括橢圓偏振片)、相位差板(λ/4片、λ/2片)、彩色濾光片等的光學薄膜。另外,也可以在偏振片或圓偏振片上設置抗反射膜。例如,可以進行抗眩光處理,該處理利用表面的凹凸來擴散反射光并降低眩光。信號線驅動電路4503a、4503b及掃描線驅動電路4504a、4504b也可以作為在另行準備的襯底上由單晶半導體膜或多晶半導體膜形成的驅動電路而安裝。此外,也可以另外僅形成信號線驅動電路或其一部分、或者掃描線驅動電路或其一部分而安裝,而不局限于圖24A和24B的結構。通過上述工序,可以制造可靠性高的發光顯示裝置(顯示面板)作為半導體裝置。本實施方式可以與其他實施方式所記載的結構適當地組合而實施。實施方式12本說明書所公開的半導體裝置可以應用于電子紙。電子紙可以用于用來顯示信息的各種領域的電子設備。例如,可以將電子紙應用于電子書籍(電子書)、招貼、電車等的交通工具的車內廣告、信用卡等的各種卡片中的顯示等。圖25A和25B以及圖26示出電子設備的一個例子。圖25A示出使用電子紙制造的招貼2631。在廣告介質是紙的印刷物的情況下用手進行廣告的交換,但是如果使用本說明書所公開的電子紙,則可以在短時間內改變廣告的顯示內容。此外,顯示不會打亂而可以獲得穩定的圖像。另外,招貼也可以采用以無線的方式收發信息的結構。此外,圖25B示出電車等的交通工具的車內廣告2632。在廣告介質是紙的印刷物的情況下用手進行廣告的交換,但是如果使用本說明書所公開的電子紙,則可以在短時間內不需要許多人手地改變廣告的顯示內容。此外,顯示不會打亂而可以獲得穩定的圖像。另夕卜,車內廣告也可以采用以無線的方式收發信息的結構。另外,圖26示出電子書籍2700的一個例子。例如,電子書籍2700由兩個框體,即框體2701及框體2703構成。框體2701及框體2703由軸部2711形成為一體,且可以以該軸部2711為軸進行開閉動作。通過采用這種結構,可以進行如紙的書籍那樣的動作。框體2701組裝有顯示部2705,而框體2703組裝有顯示部2707。顯示部2705及顯示部2707的結構既可以是顯示連屏畫面的結構,又可以是顯示不同的畫面的結構。通過采用顯示不同的畫面的結構,例如在右邊的顯示部(圖26中的顯示部2705)中可以顯示文章,而在左邊的顯示部(圖26中的顯示部2707)中可以顯示圖像。此外,在圖26中示出框體2701具備操作部等的例子。例如,在框體2701中,具備電源2721、操作鍵2723、揚聲器2725等。利用操作鍵2723可以翻頁。另外,也可以采用在與框體的顯示部同一面上具備鍵盤、定位裝置等的結構。另外,也可以采用在框體的背面或側面具備外部連接用端子(耳機端子、USB端子或可與AC適配器及USB電纜等的各種電纜連接的端子等)、記錄介質插入部等的結構。再者,電子書籍2700也可以具有電子詞典的功能。此外,電子書籍2700也可以采用以無線的方式收發信息的結構。還可以采用以無線的方式從電子書籍服務器購買所希望的書籍數據等,然后下載的結構。實施方式13本說明書所公開的半導體裝置可以應用于各種電子設備(包括游戲機)。作為電子設備,例如可以舉出電視裝置(也稱為電視或電視接收機)、用于計算機等的監視器、數碼相機、數碼攝像機、數碼相框、移動電話機(也稱為移動電話、移動電話裝置)、便攜式游戲機、便攜式信息終端、聲音再現裝置、彈珠機等的大型游戲機等。圖27A示出電視裝置9600的一個例子。在電視裝置9600中,框體9601組裝有顯示部9603。利用顯示部9603可以顯示映像。此外,在此示出利用支架9605支撐框體9601的結構。可以通過利用框體9601所具備的操作開關、另外提供的遙控操作機9610進行電視裝置9600的操作。通過利用遙控操作機9610所具備的操作鍵9609,可以進行頻道及音量的操作,并可以對在顯示部9603上顯示的映像進行操作。此外,也可以采用在遙控操作機9610中設置顯示從該遙控操作機9610輸出的信息的顯示部9607的結構。另外,電視裝置9600采用具備接收機及調制解調器等的結構。可以通過利用接收機接收一般的電視廣播。再者,通過調制解調器連接到有線或無線方式的通信網絡,從而也可以進行單向(從發送者到接收者)或雙向(在發送者和接收者之間或在接收者之間等)的信息通信。圖27B示出數碼相框9700的一個例子。例如,在數碼相框9700中,框體9701組裝有顯示部9703。顯示部9703可以顯示各種圖像,例如通過顯示使用數碼相機等拍攝的圖像數據,可以發揮與一般的相框同樣的功能。另外,數碼相框9700采用具備操作部、外部連接用端子(USB端子、可以與USB電纜等的各種電纜連接的端子等)、記錄介質插入部等的結構。這種結構也可以組裝到與顯示部同一個面,但是通過將其設置在側面或背面上來提高設計性,所以是優選的。例如,可以對數碼相框的記錄介質插入部插入儲存有使用數碼相機拍攝的圖像數據的存儲器并提取圖像數據,然后可以將所提取的圖像數據顯示于顯示部9703。此外,數字相框9700也可以采用以無線的方式收發信息的結構。還可以采用以無線的方式提取所希望的圖像數據并進行顯示的結構。圖28A示出一種便攜式游戲機,其由框體9881和框體9891的兩個框體構成,并且通過連接部9893可以開閉地連接。框體9881安裝有顯示部9882,并且框體9891安裝有顯示部9883。另外,圖28A所示的便攜式游戲機還具備揚聲器部9884、記錄介質插入部9886、LED燈9890、輸入單元(操作鍵9885、連接端子9887、傳感器9888(包括測定如下因素的功能力量、位移、位置、速度、加速度、角速度、轉動數、距離、光、液、磁、溫度、化學物質、聲音、時間、硬度、電場、電流、電壓、電力、輻射線、流量、濕度、傾斜度、振動、氣味或紅外線)以及麥克風9889)等。當然,便攜式游戲機的結構不局限于上述結構,只要采用至少具備本說明書所公開的半導體裝置的結構即可,且可以采用適當地設置有其它附屬設備的結構。圖28A所示的便攜式游戲機具有如下功能讀出存儲在記錄介質中的程序或數據并將其顯示在顯示部上;以及通過與其他便攜式游戲機進行無線通信而實現信息共享。另外,圖28A所示的便攜式游戲機所具有的功能不局限于此,而可以具有各種各樣的功能。圖28B示出大型游戲機的一種的投幣機9900的一個例子。在投幣機9900的框體9901中安裝有顯示部9903。另外,投幣機9900還具備如起動桿或停止開關等的操作單元、投幣口、揚聲器等。當然,投幣機9900的結構不局限于此,只要采用至少具備本說明書所公開的半導體裝置的結構即可,且可以采用適當地設置有其它附屬設備的結構。因此,可以采用適當地設置有其它附屬設備的結構。圖29A是示出便攜式計算機的一個例子的透視圖。圖29A所示的便攜式計算機,當將連接上部框體9301與下部框體9302的轉軸裝置設置為關閉狀態時,具有顯示部9303的上部框體9301與具有鍵盤9304的下部框體9302可以處于重疊狀態,而便于攜帶,并且,當使用者利用鍵盤進行輸入時,將轉軸裝置設置為打開狀態,而可以看著顯示部9303進行輸入操作。另外,下部框體9302除了鍵盤9304之外還包括定位裝置9306。另外,當顯示部9303為觸屏面板時,可以通過觸摸顯示部的一部分來進行輸入操作。另外,下部框體9302還包括CPU、硬盤等的計算功能部。此外,下部框體9302還具有其它的器件,例如包括符合USB的通信標準的用來插入通信電纜的外部連接端口9305。在上部框體9301中,還具有通過使其滑動到上部框體9301內部而能夠進行收納的顯示部9307,并且可以實現寬顯示畫面。另外,使用者可以調節能夠收納的顯示部9307的畫面的方向。另外,當能夠收納的顯示部9307為觸屏面板時,可以通過觸摸能夠收納的顯示部9307的一部分來進行輸入操作。顯示部9303或能夠收納的顯示部9307使用如液晶顯示面板、有機發光元件或無機發光元件等的發光顯示面板等的圖像顯示裝置。另外,圖29A的便攜式計算機安裝有接收機等,而可以接收電視廣播并將圖像顯示于顯示部。另外,在連接上部框體9301與下部框體9302的轉軸裝置為關閉狀態的狀態下,使用者可以通過滑動顯示部9307而使其整個面露出,調整畫面角度來觀看電視廣播。此時,不用將轉軸裝置設置為開啟狀態來使顯示部9303進行顯示,而僅啟動只顯示電視廣播的電路,所以可以將耗電量控制為最低,這對于電池電容有限的便攜式計算機是十分有利的。另外,圖29B是示出像手表一樣能夠戴在使用者的手臂上的手機的一個例子的透視圖。該手機至少由具有電話功能的通信裝置和具有電池的主體、用來將主體戴在手臂上帶部、調節帶部與手臂的固定狀態的調節部9205、顯示部9201、揚聲器9207以及麥克風9208構成。另外,主體具有操作開關9203,該操作開關9203可以為電源開關、顯示轉換開關、攝像開始指示開關、或者按一下就可以啟動網絡的程序的開關等,并且可以利用其對應各種功能。可以通過用手或輸入筆等觸碰顯示部,或者操作操作開關9203,或者對麥克風9208的聲音輸入來進行該手機的輸入操作。另外,在圖29B中,圖示出顯示在顯示部9201上的顯示鈕9202,可以通過用手等觸碰該顯示鈕9202來進行輸入。另外,主體具有相機部9206,該相機部9206具有將通過攝影透鏡成像的物體圖像轉換為電子圖像信號的手段。另外,也可以不設置相機部。另外,圖29B所示的手機安裝有電視廣播的接收機等,而可以接收電視廣播并將圖像顯示于顯示部9201,并且其還具有存儲器等的存儲裝置等,而可以將電視廣播錄到存儲器中。此外,圖29B所示的手機含可以具有收集GPS等的位置信息的功能。顯示部9201使用如液晶顯示面板、有機發光元件或無機發光元件等的發光顯示面板等的圖像顯示裝置。由于圖29B所示的手機小巧且重量輕且其電池電容有限,所以優選將能夠使用低耗電量進行驅動的面板用于顯示部9201的顯示裝置。另外,在圖29B中圖示出戴在“手臂”上的方式的電子裝置,但是不局限于此,只要具有便于攜帶的形狀即可。實施例1形成用作薄膜晶體管的具有溝道形成區的半導體層的含有SiOx的In-Sn-O類氧化物半導體膜。以下對其進行詳細說明。使用含有SiOx的In-Sn-O類氧化物半導體靶(In2O3SnO2SiO2=85105(wt%))并利用濺射法制成樣品A、樣品B、樣品C的含有SiOxWIn-Sn-O類氧化物半導體膜,并測定其導電率。表1示出樣品A、樣品B、樣品C的成膜條件以及導電率。[表1]<table>tableseeoriginaldocumentpage35</column></row><table>在表1中,氧流量的比率是指成膜過程中流過的氧流量除以氧流量以及氬流量總和的比率。如表1所示,氧流量比率為4%的樣品A的導電率為4.20E+0K4.20X10)S/cm、氧流量比率為29%的樣品B的導電率為3.76E-07(3.73XIO"7)S/cm、氧流量比率為40%的樣品C的導電率為9.25Ε-10(9·25XI(Tiq)S/cm。根據上述計算結果,在將含有SiOxWIn-Sn-O類氧化物半導體層用作具有溝道形成區的半導體層的薄膜晶體管中,半導體層的導電率為1.6X10_3S/Cm以下,優選為1.3Xl(T4S/cm以下。由此,由于樣品B以及樣品C的含有SiO2的In-Sn-O類氧化物半導體膜具有1.3X10_4S/Cm以下的低導電率,可以使用樣品B以及樣品C的含有SiO2的In-Sn-O類氧化物半導體膜制造電特性好的薄膜晶體管。本說明書根據2009年2月6日在日本專利局受理的日本專利申請編號2009-026482而制作,所述申請內容包括在本說明書中。權利要求一種半導體裝置,包括柵電極層;柵極絕緣層;含有In、Sn以及SiOX的第一氧化物半導體層;接觸于所述第一氧化物半導體層的源區及漏區;以及像素電極,其中所述源區或所述漏區以及所述像素電極由含有In、Sn以及O的第二氧化物半導體層形成。2.根據權利要求1所述的半導體裝置,其中所述第一氧化物半導體層的導電率為1.6X10_3S/cm以下。3.根據權利要求1所述的半導體裝置,其中所述第一氧化物半導體層為非晶。4.根據權利要求1所述的半導體裝置,其中所述第一氧化物半導體層利用使用含有5wt%以上且50wt%以下的SiO2的含有In、Sn、Si以及0的氧化物半導體靶的濺射法形成。5.根據權利要求1所述的半導體裝置,還包括夾在所述像素電極與對置電極之間的液晶層ο6.根據權利要求1所述的半導體裝置,還包括設置在配置在所述像素電極中的陽極上的發光層,以及設置在所述發光層上的陰極。7.根據權利要求1所述的半導體裝置,還包括設置在配置在所述像素電極中的陰極上的發光層,以及設置在所述發光層上的陽極。8.根據權利要求1所述的半導體裝置,其中所述第二氧化物半導體層添加有氮。9.根據權利要求1所述的半導體裝置,其中在所述第一氧化物半導體層中設置有溝道區。10.一種半導體裝置,包括具有絕緣表面的襯底上的柵電極層;所述柵電極層上的柵極絕緣層;所述柵極絕緣層上的含有In、Sn以及SiOx的第一氧化物半導體層;接觸于所述第一氧化物半導體層的源區及漏區;以及像素電極,其中所述源區或所述漏區以及所述像素電極由含有In、Sn以及0的第二氧化物半導體層形成。11.根據權利要求10所述的半導體裝置,其中所述第一氧化物半導體層的導電率為1.6X10_3S/cm以下。12.根據權利要求10所述的半導體裝置,其中所述第一氧化物半導體層為非晶。13.根據權利要求10所述的半導體裝置,其中所述第一氧化物半導體層利用使用含有5wt%以上且50wt%以下的SiO2的含有In、Sn、Si以及0的氧化物半導體靶的濺射法形成。14.根據權利要求10所述的半導體裝置,還包括夾在所述像素電極與對置電極之間的液晶層。15.根據權利要求10所述的半導體裝置,還包括設置在配置在所述像素電極中的陽極上的發光層,以及設置在所述發光層上的陰極。16.根據權利要求10所述的半導體裝置,還包括設置在配置在所述像素電極中的陰極上的發光層,以及設置在所述發光層上的陽極。17.根據權利要求10所述的半導體裝置,其中所述第二氧化物半導體層添加有氮。18.根據權利要求10所述的半導體裝置,其中在所述第一氧化物半導體層中設置有溝道區。19.一種半導體裝置的制造方法,包括在具有絕緣表面的襯底上形成柵電極層;在所述柵電極層上形成柵極絕緣層;在所述柵極絕緣層上利用使用含有5wt%以上且50wt%以下的SiO2的含有In、Sn、Si以及0的第一氧化物半導體靶的濺射法形成含有IruSn以及SiOx的第一氧化物半導體層;在所述第一氧化物半導體層上利用使用含有In、Sn、Si以及0的第二氧化物半導體靶的濺射法形成源區、漏區以及像素電極,其中所述源區、所述漏區以及所述像素電極由含有In、Sn以及0的第二氧化物半導體層形成。20.根據權利要求19所述的半導體裝置的制造方法,其中在所述第一氧化物半導體層中形成有溝道區。全文摘要發明的目的在于提供一種備有使用氧化物半導體層且電特性優良的薄膜晶體管的半導體裝置。將含有SiOX的In-Sn-O類氧化物半導體層用作溝道形成區,并且為了降低其與由電阻值低的金屬材料構成的布線層的接觸電阻,在源電極層以及漏電極層與上述含有SiOX的In-Sn-O類氧化物半導體層之間設置源區或漏區。源區或漏區以及像素區使用同一層的不含有SiOX的In-Sn-O類氧化物半導體層。文檔編號H01L29/24GK101800250SQ201010116559公開日2010年8月11日申請日期2010年1月29日優先權日2009年2月6日發明者丸山穗高,鄉戶宏充,及川欣聰,山崎舜平,河江大輔申請人:株式會社半導體能源研究所