專利名稱:具有轉接電路的動態隨機存取存儲器模塊的制作方法
技術領域:
本發明涉及一種動態隨機存取存儲器的轉接裝置,特別是一種具有轉接電路的動態隨機存取存儲器模塊,在動態隨機存取存儲器模塊的轉接電路,將不同規格的動態隨機存取存儲器轉換成計算機主機板的規格。
背景技術:
以現行普遍的計算機系統架構而言,請參閱圖1習用技術計算機系統內部架構示意圖,如圖所示,計算機系統架構中的主機板100包括有處理整體計算機系統各樣信息數據運算的中央處理單元11,中央處理單元11借助北橋芯片12與系統存儲器13與其它外圍連接,而中央處理單元11與北橋芯片12的第一系統總線101稱之為前端系統總線(front side bus),北橋芯片12中設置有存儲器控制器與系統存儲器13以第二系統總線102連接,現行大多以64位的雙倍數據傳輸率(Double Data Rate,DDR)總線來連接,系統存儲器13即以雙倍數據傳輸率同步動態隨機存取存儲器模塊(Double Data Rate-SynchronousDRAM,DDR-SDRAM)來實施,此北橋芯片12更借助各樣總線連接如繪圖加速連接端口(Accelerated Graphic Port,AGP)的接口,而北橋芯片12更借助第三系統總線103連接至南橋芯片16,計算機系統即通過此南橋芯片16連接控制各外圍連接端口17與擴充接口,如外圍元件連接接口總線(Peripheral Component Interconnect,PCI)18,南橋芯片16更內建磁盤系統控制器而連接控制各式磁盤接口19,并通過各式連接排線104連接如硬盤機、光驅與軟盤機等儲存裝置。
上述圖1中所示的北橋芯片12借助第二系統總線102連接控制系統存儲器13,部分計算機系統架構將存儲器控制器設置于中央處理單元11中。此第二系統總線102現行大多以64位的雙倍數據傳輸率總線實施,并僅支持雙倍數據傳輸率同步動態隨機存取存儲器模塊(DDR SDRAM)。
請參閱圖2習用技術系統存儲器模塊硬件示意圖,圖1所示的系統存儲器13包括有片狀的存儲器模塊25,實際上亦可直接裝設于主機板上,此片狀的存儲器模塊25需插裝于一存儲器插槽座21的插槽23中,此存儲器插槽座21設置于主機板上,為了可以抽換升級系統存儲器13而設計,習用技術以雙直列存儲器模塊(Dual inLine Memory Module,DIMM)實施,此雙直列存儲器模塊是一個內含隨機存取存儲器芯片的數層印刷電路板(Printed Circuit Boards,PCB),可以說是由兩個單直列存儲器模型合并而成,一個雙直列存儲器模塊有64位(bit)對存儲器(Memory)的存取路徑(Path),并有168個接腳(pin)。存儲器模塊25依實際設計將數個存儲器芯片201裝設其上,此數個存儲器芯片201現行以64位的雙倍數據傳輸率存儲器實施,故其存儲器模塊25亦必須為相同規格的64位雙倍數據傳輸率存儲器模塊,借助主機板上的存儲器插槽座21連接中央處理單元或北橋芯片使用。
科技日新月易,而系統存儲器13因負責處理儲存計算機系統的處理數據,故系統存儲器13的處理速度決定整體計算機系統的執行效率與速度,不斷更新存儲器更有其必要。為了要比現行64位雙倍數據傳輸率存儲器(DDR)處理速度快,設計了新一代雙倍數據傳輸率存儲器,可稱為第二代雙倍數據傳輸率存儲器(DDR II),對于新系統存儲器技術而言,主要的問題不在存儲器本身,而是存儲器所要求的系統(CPU和芯片組)。DDR II要求的配合基礎顯得容易實現,它本身保證不需要特殊的、非標準接口的支持,并提高了總體計算機系統效能。但是其存儲器模塊(DIMM)將會改變,將以240針腳的DDR II模塊取代184針腳的DDR模塊。
但不論是增快處理速度或增加存儲器容量都需改變整體存儲器模塊25與存儲器芯片201的設計。因為系統存儲器的更新頻繁,消費者購買計算機時必須考慮存儲器的型態,故主機板的設計同時兼容不同規格的系統存儲器有其必要,以習用技術而言,若需同時支持不同規格的系統存儲器13(例如在支持DDR-I的計算機主機板上插裝DDR-II存儲器模塊),主機板與系統芯片(如北橋芯片)因各式存儲器的設計不同而必須增加其復雜度與整體布線設計,更影響電壓或信號損失,并增加主機板的設計成本。
發明內容
為改善上述習用技術的設計復雜化與成本高的缺點,本發明提供一種動態隨機存取存儲器模塊將連接布線設計于存儲器模塊之上,以兼容不同規格的存儲器,達到節省成本與方便設計的目的。
為達上述目的,本發明提供一種具有轉接電路的動態隨機存取存儲器模塊,使得不同動態隨機存取存儲器芯片能夠兼容不同規格的計算機主機板,能夠以新式存儲器模塊的布線設計改變而兼容于習用或現行存儲器規格,使主機板廠商降低設計成本與解決多種存儲器不兼容于同一計算機系統的問題。
此裝置包括有一存儲器模塊;數個存儲器芯片,裝設于存儲器模塊上;一轉接電路,設置于存儲器模塊上;及數個存儲器連接針腳。通過以上所述的轉接電路使動態隨機存取存儲器芯片適用不同規格的存儲器模塊。
圖1為習用技術計算機系統內部架構示意圖;圖2為習用技術系統存儲器模塊硬件示意圖;圖3為本發明系統存儲器模塊硬件示意圖;圖4為本發明系統存儲器與外圍示意圖。
圖中符號說明11中央處理單元12北橋芯片13系統存儲16南橋芯片17連接端口18外圍元件連接接口總線19磁盤接口100 主機板101 第一系統總線102 第二系統總線103 第三系統總線104 連接排線21插槽座 23 插槽25存儲器模塊 201 存儲器芯片30存儲器模塊 301 存儲器連接針腳41北橋芯片43 插槽45選擇腳位401 總線具體實施方式
為解決習用應用于64位雙倍數據傳輸率存儲器(DDR)與新一代存儲器規格交替時兼容性的問題,本發明通過于存儲器模塊上設置轉換電路,使習用的存儲器芯片能通過新一代存儲器模塊的規格使用于新一代主機板上,打破特定存儲器僅能使用于特定規格的主機板的限制。
本發明提供一種動態隨機存取存儲器模塊,在一電路板上放置數個動態隨機存取存儲器芯片,以形成一動態隨機存取存儲器模塊,在此電路板上以轉接電路連接動態隨機存取存儲器模塊的連接針腳,通過此連接針腳連接計算機主機板上的存儲器插槽。當動態隨機存取存儲器芯片的規格不兼容于存儲器插槽的規格時,可使用此轉接電路將動態隨機存取存儲器芯片的接腳轉換為存儲器插槽的規格,以達到在第一種規格的主機板上使用第二種規格的動態隨機存取存儲器芯片。
本發明提供一種動態隨機存取存儲器模塊,在一電路板上放置數個第一代雙倍傳輸率動態隨機存取存儲器芯片(DDR_SDRAM),以形成一動態隨機存取存儲器模塊,在此模塊上以轉接電路連接DDR_SDRAM的連接針腳,通過此連接針腳連接計算機主機板上的第二代雙倍傳輸率動態隨機存取存儲器插槽,使得DDR_SDRAM能夠使用于支持DDR-II SDRAM規格的計算機主機板上。
圖3為本發明系統存儲器模塊硬件示意圖。為了計算機系統的擴充性與設計方便,存儲器模塊30皆設計如片狀的小型印刷電路板,但并不受限于此種設計,亦可內建裝設于主機板上。此存儲器模塊30包括有數個動態隨機存取存儲器芯片201與數個設置于存儲器模塊30一側的存儲器連接針腳301,熟悉該項技術者可依實際設計需要而會有不同數目與容量的存儲器芯片201,若需同時支持不同規格的存儲器,主機板與系統芯片(如北橋芯片)會因需兼容各式存儲器的設計不同而必須增加其復雜度與整體布線設計,進而增加主機板或系統芯片的設計成本,而本發明可通過將不同規格存儲器的布線設計于存儲器模塊30上,此存儲器模塊30所支持的存儲器規格不同于上述存儲器芯片201的規格。
舉例來說,新一代系統存儲器若為第二代雙倍數據傳輸率存儲器(DDR II),在存儲器設計廠商成本考慮與時機角度來看,可將現行雙倍數據傳輸率存儲器(DDR)的存儲器芯片201裝設于第二代雙倍數據傳輸率存儲器模塊(module)30上,換言之,將雙倍數據傳輸率存儲器芯片201使用于支持第二代雙倍數據傳輸率存儲器的計算機主機板的上,則僅需在放置雙倍數據傳輸率存儲器芯片201的存儲器模塊30,以一轉接電路重新布線從存儲器芯片201至存儲器模塊30的存儲器連接針腳301,使得存儲器連接針腳301符合第二代雙倍數據傳輸率存儲器規格。但第二代雙倍數據傳輸率存儲器的數據輸出輸入地址或電壓設計等存儲器連接針腳(pin)301勢必與現行或習用的存儲器不同,本發明將習用與新一代存儲器兩者布線連接設計于存儲器模塊30上,即將習用的存儲器芯片201裝設于新一代存儲器模塊30上,借助連接習用存儲器芯片201與新一代存儲器模塊針腳的數條轉接電路303來使存儲器芯片適用不同規格的存儲器模塊,即為達到使新一代存儲器模塊與習用存儲器芯片兼容的目的,主機板與系統芯片廠商僅需于布線上針對新一代或其中一種存儲器設計,即解決在更新存儲器規格時的布線成本支出與減低同時支持不同存儲器的設計考量。
再請參閱圖4本發明系統存儲器與外圍示意圖,若一計算機系統針對新一代存儲器設計,該系統的主機板上北橋芯片41需支持新一代存儲器規格,如第二代雙倍數據傳輸率存儲器(DDR II),亦需借助一第二代DDR規格的總線401連接主機板上的第二代DDR規格的插槽43,此第二代DDR插槽43僅需支持第二代DDR存儲器模塊30,并不需于存儲器規格替換時同時支持數種規格的存儲器模塊,但為了同時兼容多種存儲器規格,北橋芯片41需同時設計可以支持多種存儲器規格,但因不同存儲器規格的切換皆于存儲器模塊30上完成,故主機板上的布線設計則可省掉許多復雜的設計。如圖中所示的存儲器模塊30上設置有數個存儲器芯片201,該存儲器模塊30為主機板北橋芯片41所支持的存儲器規格,而數個存儲器芯片301則可為現行或習用規格的存儲器芯片,通過圖3所示的數條轉接電路303來解決不同規格的存儲器間地址、電壓或數據儲存等設計不同時造成不兼容的問題。
圖4中,于系統存儲器30與北橋芯片41連接的角度而言,為了達到于新一代存儲器規格的系統上能使用不同規格的現行或習用存儲器,于插槽43上使用一原本并未作用(enable)的選擇腳位45,當存儲器模塊30插上插槽43時,可借助此選擇腳位45來傳達該存儲器模塊30上的存儲器芯片403規格,使北橋芯片41于接收來自選擇腳位45的信息后,能控制連接該存儲器模塊30。
本發明用以上具體實施例作為說明,說明雙倍數據傳輸率動態隨機存取存儲器芯片可用于第二代雙倍數據傳輸率動態隨機存取存儲器模塊的上,并兼容于第二代雙倍數據傳輸率動態隨機存取存儲器規格的計算機主機板,但本發明不限于此具體實施例。動態隨機存取存儲器芯片與動態隨機存取存儲器模塊可以是符合雙倍數據傳輸率動態隨機存取存儲器的規格、第二代雙倍數據傳輸率動態隨機存取存儲器的規格或者是單倍數據傳輸率動態隨機存取存儲器的規格。
綜上所述,充份顯示出本發明多種規格存儲器兼容裝置在目的及功效上均深富實施的進步性,極具產業的利用價值,且為目前市面上前所未見的新發明。
唯以上所述,僅為本發明的較佳實施例,當不能以的限定本發明所實施的范圍。即大凡依本發明權利要求書范圍所作的均等變化與修飾,皆應仍屬于本發明專利涵蓋的范圍內。
權利要求
1.一種動態隨機存取存儲器模塊,其特征在于,至少包含數個動態隨機存取存儲器芯片,裝設于該模塊上;一轉接電路,設置于該動態隨機存取存儲器模塊上,其中該動態隨機存取存儲器芯片符合第一動態隨機存取存儲器規格;及數個存儲器連接針腳,設置于該模塊的一側,借助該轉接電路連接該動態隨機存取存儲器芯片與該數個存儲器連接針腳,而該動態隨機存取存儲器模塊符合第二動態隨機存取存儲器規格。
2.如權利要求1所述的動態隨機存取存儲器模塊,其中該第一動態隨機存取存儲器規格為雙倍數據傳輸率動態隨機存取存儲器的規格、第二代雙倍數據傳輸率動態隨機存取存儲器的規格或單倍數據傳輸率動態隨機存取存儲器的規格。
3.如權利要求1所述的動態隨機存取存儲器模塊,其中該第二動態隨機存取存儲器規格為雙倍數據傳輸率動態隨機存取存儲器的規格、第二代雙倍數據傳輸率動態隨機存取存儲器的規格或單倍數據傳輸率動態隨機存取存儲器的規格。
4.如權利要求1所述的動態隨機存取存儲器模塊,其中該數個存儲器連接針腳設置于該存儲器模塊上,符合該第二動態隨機存取存儲器規格。
5.如權利要求1所述的動態隨機存取存儲器模塊,其中該動態隨機存取存儲器模塊在一數層的印刷電路板放置該動態隨機存取存儲器芯片。
6.如權利要求1所述的動態隨機存取存儲器模塊,其中該轉接電路是將該動態隨機存取存儲器芯片的接腳以重新布線方式,使得該模塊的針腳符合于計算機主機板插槽的該第二動態隨機存取存儲器規格。
7.一種計算機主機板,其特征在于,至少包含一北橋芯片,裝設于該計算機主機板,支持數種存儲器規格;一插槽,設置于該計算機主機板上并連接該北橋芯片;一動態隨機存取存儲器模塊,插裝于該插槽,其中該模塊包含數個存儲器芯片,利用一轉接電路,連接于該模塊的連接針腳,使得該模塊符合該插槽的規格。
8.如權利要求7所述的計算機主機板,其中該動態隨機存取存儲器芯片符合雙倍數據傳輸率動態隨機存取存儲器的規格、第二代雙倍數據傳輸率動態隨機存取存儲器的規格或單倍數據傳輸率動態隨機存取存儲器的規格。
9.如權利要求7所述的計算機主機板,其中該插槽符合雙倍數據傳輸率動態隨機存取存儲器的規格、第二代雙倍數據傳輸率動態隨機存取存儲器的規格或單倍數據傳輸率動態隨機存取存儲器的規格。
10.如權利要求7所述的計算機主機板,其中該動態隨機存取存儲器模塊在一數層的印刷電路板放置該動態隨機存取存儲器芯片。
11.如權利要求7所述的計算機主機板,其中該轉接電路是將該動態隨機存取存儲器芯片的接腳以重新布線方式,使得該動態隨機存取存儲器模塊的針腳符合于該計算機主機板插槽的規格。
12.如權利要求7所述的計算機主機板,其中當該動態隨機存取存儲器模塊插裝于該插槽時,于該插槽上使用一選擇腳位,以區別該動態隨機存取存儲器模塊的規格。
全文摘要
本發明涉及一種動態隨機存取存儲器的轉接裝置,特別是一種具有轉接電路的動態隨機存取存儲器模塊,當動態隨機存取存儲器的規格不同于計算機主機板的插槽規格,于動態隨機存取存儲器模塊上設置轉接電路,使得動態隨機存取存儲器模塊的針腳符合計算機主機板的規格。
文檔編號H01L27/108GK1485923SQ0315402
公開日2004年3月31日 申請日期2003年8月14日 優先權日2003年8月14日
發明者陳俊宏 申請人:威盛電子股份有限公司