基于Compact PCI 總線的多核心圖像處理器系統的制作方法
【專利摘要】本實用新型公開了一種基于Compact PCI總線的多核心圖像處理器系統,包括至少兩個第一處理單元、至少四個第二處理單元、第一總線接口、第二總線接口、圖像信號輸入接口、圖像采集裝置;每個所述第一處理單元均連接第一總線接口;所述圖像采集裝置連接所述圖像信號輸入接口;所述圖像信號輸入接口連接所述第一總線接口;每個所述第一處理單元均通過第一總線接口連接兩個第二處理單元。本實用新型的一種基于Compact PCI總線的多核心圖像處理器系統采用多處理器進行圖像信息處理,其多任務處理能力強、處理速度快。
【專利說明】
基于Compact PC I總線的多核心圖像處理器系統
技術領域
[0001 ]本實用新型涉及圖像處理領域,特別涉及一種基于Compact PCI總線的多核心圖像處理器系統。
【背景技術】
[0002]現代光電探測跟蹤系統正朝著人工智能的方向發展,一方面系統的設計要求探測的圖像幀頻更高、視場更大、適用的場合背景更為復雜多變;另一方面又要求視頻處理具有足夠高的處理速度和較為復雜適用的跟蹤算法,以確保跟蹤、識別的精度。
[0003]然而,現有的圖像處理器只能在處理簡單任務時實現多任務并行處理,在進行需要應用較復雜的算法處理圖像時,其多任務處理能力較差、處理速度較慢。
【實用新型內容】
[0004]本實用新型在于克服現有技術的上述不足,提供一種多任務處理能力強、處理速度較快的基于Compact PCI總線的多核心圖像處理器系統。
[0005]為了實現上述實用新型目的,本實用新型采用的技術方案是:
[0006]—種基于Compact PCI總線的多核心圖像處理器系統,其特征在于,包括至少兩個第一處理單元、至少四個第二處理單元、第一總線接口、第二總線接口、圖像信號輸入接口、圖像采集裝置;
[0007]每個所述第一處理單元均連接第一總線接口,用于通過所述第一總線接口進行通
?目;
[0008]所述圖像采集裝置連接所述圖像信號輸入接口,用于采集數字圖像信號,將所述數字圖像信號發送到圖像信號輸入接口 ;
[0009]所述圖像信號輸入接口連接所述第一總線接口,用于將數字圖像信號通過所述第一總線接口發送到第一處理單元進行數據處理;
[0010]每個所述第一處理單元均通過第一總線接口連接兩個第二處理單元,所述第一處理單元用于發送所述數字圖像信號到第二處理單元,所述第二處理單元通過內置的算法對所述數字圖像信號進行處理,并將處理后的信號進行輸出。
[0011 ] 進一步地,還包括圖像顯示單元,所述圖像顯示單元通過所述第一總線接口連接到任一個所述第一處理單元,所述任一個所述第一處理單元還用于將所述數字圖像信號發送到所述圖像顯示單元進行顯示。
[0012]進一步地,所述第一處理單元為FPGA。
[0013]進一步地,所述FPGA的型號為XC5VLX50。
[0014]進一步地,所述第二處理單元為DSP。
[0015]進一步地,所述FPGA的型號為TMS320C6414。
[0016]進一步地,所述第一總線接口與所述第二總線接口的接口芯片均為PCI9054芯片。
[0017]進一步地,所述圖像采集裝置為紅外攝像機。
[0018]與現有技術相比,本實用新型的有益效果
[0019]本實用新型的一種基于CompactPCI總線的多核心圖像處理器系統采用多處理器進行圖像信息處理,其多任務處理能力強、處理速度快。
【附圖說明】
[°02°]圖1是本實用新型的一個具體實施例示出的基于Compact PCI總線的多核心圖像處理器系統模塊框圖。
[0021]圖2是本實用新型的另一個具體實施例示出的基于CompactPCI總線的多核心圖像處理器系統模塊框圖。
【具體實施方式】
[0022]下面結合【具體實施方式】對本實用新型作進一步的詳細描述。但不應將此理解為本實用新型上述主題的范圍僅限于以下的實施例,凡基于本【實用新型內容】所實現的技術均屬于本實用新型的范圍。
[0023]實施例1:
[0024]圖1是本實用新型的一個具體實施例示出的基于CompactPCI總線的多核心圖像處理器系統模塊框圖,包括至少兩個第一處理單元、至少四個第二處理單元、第一總線接口、第二總線接口、圖像信號輸入接口、圖像采集裝置;
[0025]每個所述第一處理單元均連接第一總線接口,用于通過所述第一總線接口進行通
?目;
[0026]所述圖像采集裝置連接所述圖像信號輸入接口,用于采集數字圖像信號,將所述數字圖像信號發送到圖像信號輸入接口 ;
[0027]所述圖像信號輸入接口連接所述第一總線接口,用于將數字圖像信號通過所述第一總線接口發送到第一處理單元進行數據處理;
[0028]每個所述第一處理單元均通過第一總線接口連接兩個第二處理單元,所述第一處理單元用于發送所述數字圖像信號到第二處理單元,所述第二處理單元通過內置的算法對所述數字圖像信號進行處理,并將處理后的信號進行輸出。
[0029]圖2是另一個具體實施例中的基于CompactPCI總線的多核心圖像處理器系統模塊框圖,還包括圖像顯示單元,所述圖像顯示單元通過所述第一總線接口連接到任一個所述第一處理單元,所述任一個所述第一處理單元還用于將所述數字圖像信號發送到所述圖像顯示單元進行顯示。
[0030]在一個具體實施例中,所述第一處理單元為FPGA。
[0031 ] 在一個具體實施例中,所述FPGA的型號為XC5VLX50。
[0032]在一個具體實施例中,所述第二處理單元為DSP。
[0033]在一個具體實施例中,所述FPGA的型號為TMS320C6414。
[0034]在一個具體實施例中,所述第一總線接口與所述第二總線接口的接口芯片均為PCI9054芯片。
[0035]在一個具體實施例中,所述圖像采集裝置為紅外攝像機。
[0036]在本實用新型的一個具體實施的系統中,包括兩個FPGA處理器和4個DSP處理器,每個DSP的EMIFA總線與FPGA相連,前端紅外攝像機產生的LVDS串行數字圖像信號經數字圖像輸入接口轉換為LVTTL信號送入圖像處理通道的FPGA,經FPGA串并轉換后分為兩路,一路送入顯示功能模塊生成CCIR656格式的數字視頻數據,由視頻編碼器ADV7170轉換為模擬視頻信號進行實時顯示;另一路送圖像預處理模塊,處理數據送入FPGA內建FIFO,DSP通過EMIFA總線采用DMA方式讀取FIFO數據實現快速存取,DSP再進行一系列的檢測跟蹤算法處理,將處理結果再通過EMIFA總線寫入FPGA內的雙口 RAM通過CPCI總線上傳至上位機。
[0037]本實用新型的一種基于CompactPCI總線的多核心圖像處理器系統采用多處理器進行圖像信息處理,其多任務處理能力強、處理速度快。
[0038]上面結合附圖對本實用新型的【具體實施方式】進行了詳細說明,但本實用新型并不限制于上述實施方式,在不脫離本申請的權利要求的精神和范圍情況下,本領域的技術人員可以作出各種修改或改型。
【主權項】
1.一種基于CompactPCI總線的多核心圖像處理器系統,其特征在于,包括至少兩個第一處理單元、至少四個第二處理單元、第一總線接口、第二總線接口、圖像信號輸入接口、圖像采集裝置; 每個所述第一處理單元均連接第一總線接口,用于通過所述第一總線接口進行通信; 所述圖像采集裝置連接所述圖像信號輸入接口,用于采集數字圖像信號,將所述數字圖像信號發送到圖像信號輸入接口 ; 所述圖像信號輸入接口連接所述第一總線接口,用于將數字圖像信號通過所述第一總線接口發送到第一處理單元進行數據處理; 每個所述第一處理單元均通過第一總線接口連接兩個第二處理單元,所述第一處理單元用于發送所述數字圖像信號到第二處理單元,所述第二處理單元通過內置的算法對所述數字圖像信號進行處理,并將處理后的信號進行輸出。2.根據權利要求1所述的基于CompactPCI總線的多核心圖像處理器系統,其特征在于,還包括圖像顯示單元,所述圖像顯示單元通過所述第一總線接口連接到任一個所述第一處理單元,所述任一個所述第一處理單元還用于將所述數字圖像信號發送到所述圖像顯示單元進行顯示。3.根據權利要求1所述的基于CompactPCI總線的多核心圖像處理器系統,其特征在于,所述第一處理單元為FPGA。4.根據權利要求3所述的基于CompactPCI總線的多核心圖像處理器系統,其特征在于,所述FPGA的型號為XC5VLX50。5.根據權利要求1所述的基于CompactPCI總線的多核心圖像處理器系統,其特征在于,所述第二處理單元為DSP。6.根據權利要求5所述的基于CompactPCI總線的多核心圖像處理器系統,其特征在于,所述DSP的型號為TMS320C6414。7.根據權利要求1所述的基于CompactPCI總線的多核心圖像處理器系統,其特征在于,所述第一總線接口與所述第二總線接口的接口芯片均為PCI9054芯片。8.根據權利要求1所述的基于CompactPCI總線的多核心圖像處理器系統,其特征在于,所述圖像采集裝置為紅外攝像機。
【文檔編號】G06T1/20GK205486305SQ201620173848
【公開日】2016年8月17日
【申請日】2016年3月7日
【發明人】陳金令, 崔寶明, 張帥毅, 謝瀚, 汪川欽, 張繼宏, 邢保振
【申請人】四川九洲北斗導航與位置服務有限公司