密碼電路的制作方法
【技術領域】
[0001] 本發明涉及一種密碼電路,特別是指一種BIOS (Basic Input/Output System,基 本輸入輸出系統)密碼電路。
【背景技術】
[0002] 為了保證計算機的安全,用戶通常會對計算機的BIOS設置系統密碼來防止未授 權的用戶更改計算機的信息。然而,現在已經有很多解碼器可以破譯該BIOS系統密碼。這 對計算機的安全造成了很大的隱患。因此,在設置系統密碼的基礎上設置一個密碼電路是 很有必要的。
【發明內容】
[0003] 鑒于以上內容,有必要提供一種能夠保證計算機安全的密碼電路。
[0004] 一種密碼電路,用以對一電子芯片設置電路密碼,所述密碼電路包括至少兩跳線 單元,每一跳線單元包括一底座及一跳帽,每一底座包括一第一引腳、一第二引腳及一第三 引腳,每一第一引腳用以連接一電源的輸出端,每一第二引腳連接所述電子芯片,每一第三 引腳接地,每一跳帽用以連通對應底座的第一引腳與第二引腳或連通對應底座的第二引腳 與第三引腳,從而使對應的跳線單元的第二引腳輸出一高電平信號或低電平信號至所述電 子芯片,所述至少兩跳線單元的第二引腳輸出的高低電平信號組成所述電子芯片的電路密 碼。
[0005] -種密碼電路,用以對一電子芯片設置電路密碼,包括有電源電路及跳線單元,所 述跳線單元包括有底座及跳帽,所述底座包括有第一引腳、第二引腳及第三引腳,所述第一 引腳連接所述電源電路的輸出端,所述第二引腳連接所述電子芯片,所述第三引腳接地,所 述跳帽用以連通所述第一引腳與所述第二引腳或連通所述第二引腳與所述第三引腳,從而 使所述第二引腳輸出一高電平信號或一低電平信號至所述電子芯片,所述第二引腳輸出的 高低電平信號組成所述電子芯片的電路密碼。
[0006] 與現有技術相比,在上述密碼電路中,所述至少兩跳線單元的第二引腳輸出的高 低電平信號組成所述電子芯片的電路密碼,只有當所述跳帽連接正確的引腳時,第二引腳 才能輸出正確的電路密碼至所述電子芯片。只有當電子芯片接收到正確的電路密碼之后才 能允許進入電子芯片系統進行系統密碼更改。這樣,進一步保證了計算機系統的安全。
【附圖說明】
[0007] 圖1是本發明密碼電路的一較佳實施例的連接框圖。
[0008] 圖2是本發明密碼電路的一較佳實施例的電路圖。
[0009] 主要元件符號說明
【主權項】
1. 一種密碼電路,用以對一電子芯片設置電路密碼,其特征在于:所述密碼電路包括 至少兩跳線單元,每一跳線單元包括一底座及一跳帽,每一底座包括一第一引腳、一第二引 腳及一第三引腳,每一第一引腳用以連接一電源的輸出端,每一第二引腳連接所述電子芯 片,每一第三引腳接地,每一跳帽用以連通對應底座的第一引腳與第二引腳或連通對應底 座的第二引腳與第三引腳,從而使對應的跳線單元的第二引腳輸出一高電平信號或低電平 信號至所述電子芯片,所述至少兩跳線單元的第二引腳輸出的高低電平信號組成所述電子 芯片的電路密碼。
2. 如權利要求1所述的密碼電路,其特征在于:每一底座的第一引腳連接一上拉電阻。
3. 如權利要求1所述的密碼電路,其特征在于:當每一跳帽連通所述底座的第一引腳 與所述第二引腳時,對應的第二引腳輸出高電平信號,當每一跳帽連通所述底座的第三引 腳與所述第二引腳時,對應的第二引腳輸出低電平信號。
4. 如權利要求1所述的密碼電路,其特征在于:所述高低電平信號組成一組數字密碼 信號。
5. 如權利要求1所述的密碼電路,其特征在于:所述電子芯片為BIOS芯片。
6. -種密碼電路,用以對一電子芯片設置電路密碼,包括有電源電路,其特征在于:所 述密碼電路還包括有跳線單元,所述跳線單元包括有底座及跳帽,所述底座包括有第一引 腳、第二引腳及第三引腳,所述第一引腳連接所述電源電路的輸出端,所述第二引腳連接所 述電子芯片,所述第三引腳接地,所述跳帽用以連通所述第一引腳與第二引腳或連通所述 第二引腳與第三引腳,從而使所述第二引腳輸出一高電平信號或低電平信號至所述電子芯 片,所述第二引腳輸出的高低電平信號組成所述電子芯片的電路密碼。
7. 如權利要求6所述的密碼電路,其特征在于:所述第一引腳通過一上拉電阻連接所 述電源電路的輸出端。
8. 如權利要求6所述的密碼電路,其特征在于:當所述跳帽連通所述第一引腳與所述 第二引腳時,所述第二引腳輸出高電平信號,當所述跳帽連通所述第三引腳與所述第二引 腳時,所述第二引腳輸出低電平信號。
9. 如權利要求6所述的密碼電路,其特征在于:所述高低電平信號組成一組數字密碼 信號。
10. 如權利要求6所述的密碼電路,其特征在于:所述電子芯片為BIOS芯片。
【專利摘要】一種密碼電路,用以對一電子芯片設置電路密碼,所述密碼電路包括至少兩跳線單元,每一跳線單元包括一底座及一跳帽,每一底座包括一第一引腳、一第二引腳及一第三引腳,每一第一引腳用以連接一電源的輸出端,每一第二引腳連接所述電子芯片,每一第三引腳接地,每一跳帽用以連通對應底座的第一引腳與第二引腳或連通對應底座的第二引腳與第三引腳,從而使對應的跳線單元的第二引腳輸出一高電平信號或低電平信號至所述電子芯片,所述至少兩跳線單元的第二引腳輸出的高低電平信號組成所述電子芯片的電路密碼。
【IPC分類】G06F21-72
【公開號】CN104751078
【申請號】CN201310734638
【發明人】閔捷, 陳俊生
【申請人】鴻富錦精密工業(武漢)有限公司, 鴻海精密工業股份有限公司
【公開日】2015年7月1日
【申請日】2013年12月27日