低頻載波讀卡電路的制作方法
【技術領域】
[0001]本發明涉及一種讀卡電路,尤其涉及一種低頻載波讀卡電路。
【背景技術】
[0002]射頻識別技術是利用無線電波對記錄媒體進行讀寫,根據讀寫的方式,可以輸入數千字節的信息,同時,還具有極高的保密性,RFID系統的卡片與讀寫器之間,無需物理接觸即可完成識別,因此,可實現多目標識別和運動目標識別,現今的低頻載波讀卡電路結構相對較為復雜,使用成本過高。
【發明內容】
[0003]本發明的目的就在于為了解決上述問題而提供一種成本低廉的低頻載波讀卡電路。
[0004]本發明通過以下技術方案來實現上述目的:
[0005]本發明包括讀卡芯片、第一電容、第二電容、第三電容、第四電容、第五電容、第六電容、第一二極管、第二二極管、第三二極管、第四二極管、第五二極管、第一電阻、第二電阻、第三電阻、第四電阻、第五電阻、第六電阻、第七電阻、第八電阻、第九電阻、天線線圈和電源,所述讀卡芯片的模擬地端接地,所述讀卡芯片的數據輸出端同時與所述第九電阻的第一端和單片機的信號輸入端連接,所述第九電阻的第二端與所述電源的正極連接,所述讀卡芯片的數據輸出使能端同時與所述讀卡芯片的數字地端、所述第六電容的第一端和所述第七電阻的第一端連接并接地,所述讀卡芯片的數據輸入端與所述第五電容的第一端連接,所述第五電容的第二端同時與所述第六電容的第二端、所述第七電阻的第二端和所述第八電阻的第一端連接,所述第八電阻的第二端與所述第五二極管的負極連接,所述第五二極管的正極與所述第二電阻的第一端連接,所述讀卡芯片的共模/差分模式選擇端同時與所述讀卡芯片的載波使能端、所述讀卡芯片的外部電源供給端、所述讀卡芯片的驅動電壓端、所述讀卡芯片的內部電源供給端、所述第五電阻的第一端、所述第三電容的第一端、所述第二電容的正極、所述第一電容的第一端和所述電源的正極連接,所述讀卡芯片的第一天線驅動端同時與所述第四電容的第一端和所述第二二極管的正極連接,所述第四電容的第二端同時與所述天線線圈的第一端、所述第三電阻的第一端、所述第一電阻的第一端和所述第二電阻的第二端連接,所述天線線圈的第二端與所述第四電阻的第一端連接,所述讀卡芯片的的第二天線驅動端同時與所述第四電阻的第二端和所述第一二極管的負極連接,所述第一二極管的正極同時與所述第三二極管的正極和所述第一電阻的第二端連接,所述第二二極管的負極同時與所述第四二極管的負極和所述第三電阻的第二端連接,所述讀卡芯片的待機模式控制端接地,所述讀卡芯片的射頻頻率調整端與所述第六電阻的第一端連接,所述第六電阻的第二端同時與所述第五電阻的第二端、所述第三二極管的負極和所述第四二極管的正極連接,所述第一電容的第二端同時與所述第二電容的負極和所述第三電容的第二端連接并接地。
[0006]進一步地,所述第二電容為極性電容。
[0007]進一步地,所述電源為5V直流電源。
[0008]本發明的有益效果在于:
[0009]本發明主要由讀卡芯片、天線線圈、二極管和阻容元件組成,其結構簡單,成本低廉,具有低功耗待機模式,可以極大地降低基站的耗電量。
【附圖說明】
[0010]圖1是本發明電路原理圖。
【具體實施方式】
[0011]下面結合附圖對本發明作進一步說明:
[0012]如圖1所示,本發明包括讀卡芯片U、第一電容Cl、第二電容C2、第三電容C3、第四電容C4、第五電容C5、第六電容C6、第一二極管D1、第二二極管D2、第三二極管D3、第四二極管D4、第五二極管D5、第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4、第五電阻R5、第六電阻R6、第七電阻R7、第八電阻R8、第九電阻R9、天線線圈Fl和電源,第二電容C2為極性電容,電源為5V直流電源,讀卡芯片U的模擬地端I接地,讀卡芯片U的數據輸出端2同時與第九電阻R9的第一端和單片機的信號輸入端連接,第九電阻R9的第二端與電源的正極連接,讀卡芯片U的數據輸出使能端3同時與讀卡芯片U的數字地端7、第六電容C6的第一端和第七電阻R7的第一端連接并接地,讀卡芯片U的數據輸入端4與第五電容C5的第一端連接,第五電容C5的第二端同時與第六電容C6的第二端、第七電阻R7的第二端和第八電阻R8的第一端連接,第八電阻R8的第二端與第五二極管D5的負極連接,第五二極管D5的正極與第二電阻R2的第一端連接,讀卡芯片U的共模/差分模式選擇端5同時與讀卡芯片U的載波使能端6、讀卡芯片U的外部電源供給端10、讀卡芯片U的驅動電壓端11、讀卡芯片U的內部電源供給端14、第五電阻R5的第一端、第三電容C3的第一端、第二電容C2的正極、第一電容Cl的第一端和電源的正極連接,讀卡芯片U的第一天線驅動端8同時與第四電容C4的第一端和第二二極管D2的正極連接,第四電容C4的第二端同時與天線線圈Fl的第一端、第三電阻R3的第一端、第一電阻Rl的第一端和第二電阻R2的第二端連接,天線線圈Fl的第二端與第四電阻R4的第一端連接,讀卡芯片U的的第二天線驅動端9同時與第四電阻R4的第二端和第一二極管Dl的負極連接,第一二極管Dl的正極同時與第三二極管D3的正極和第一電阻Rl的第二端連接,第二二極管D2的負極同時與第四二極管D4的負極和第三電阻R3的第二端連接,讀卡芯片U的待機模式控制端13接地,讀卡芯片U的射頻頻率調整端15與第六電阻R6的第一端連接,第六電阻R6的第二端同時與第五電阻R5的第二端、第三二極管D3的負極和第四二極管D4的正極連接,第一電容Cl的第二端同時與第二電容C2的負極和第三電容C3的第二端連接并接地。
[0013]本發明中讀卡芯片U選用U2270B,其發射頻率為125KHZ,其載波振蕩器能產生100KHZ到150KHZ的振蕩頻率,其典型應用頻率為125KHZ,典型讀寫距離為15cm,適用于曼徹斯特編碼和雙相位編碼,帶有微處理器接口,可與單片機直接連接,供電方式靈活,可以采用+5V直流供電,也可以采用+12V供電,同時具有電壓輸出功能,可以給微處理器或其他外圍電路供電,具有低功耗待機模式,可以極大地降低基站的耗電量,本發明結構簡單,成本低廉,其中的天線線圈Fl的電感值為680微亨,使用漆包線纏繞制成,單片機通過P0.0端口讀出讀卡芯片U送出的ID卡號。
【主權項】
1.一種低頻載波讀卡電路,其特征在于:包括讀卡芯片、第一電容、第二電容、第三電容、第四電容、第五電容、第六電容、第一二極管、第二二極管、第三二極管、第四二極管、第五二極管、第一電阻、第二電阻、第三電阻、第四電阻、第五電阻、第六電阻、第七電阻、第八電阻、第九電阻、天線線圈和電源,所述讀卡芯片的模擬地端接地,所述讀卡芯片的數據輸出端同時與所述第九電阻的第一端和單片機的信號輸入端連接,所述第九電阻的第二端與所述電源的正極連接,所述讀卡芯片的數據輸出使能端同時與所述讀卡芯片的數字地端、所述第六電容的第一端和所述第七電阻的第一端連接并接地,所述讀卡芯片的數據輸入端與所述第五電容的第一端連接,所述第五電容的第二端同時與所述第六電容的第二端、所述第七電阻的第二端和所述第八電阻的第一端連接,所述第八電阻的第二端與所述第五二極管的負極連接,所述第五二極管的正極與所述第二電阻的第一端連接,所述讀卡芯片的共模/差分模式選擇端同時與所述讀卡芯片的載波使能端、所述讀卡芯片的外部電源供給端、所述讀卡芯片的驅動電壓端、所述讀卡芯片的內部電源供給端、所述第五電阻的第一端、所述第三電容的第一端、所述第二電容的正極、所述第一電容的第一端和所述電源的正極連接,所述讀卡芯片的第一天線驅動端同時與所述第四電容的第一端和所述第二二極管的正極連接,所述第四電容的第二端同時與所述天線線圈的第一端、所述第三電阻的第一端、所述第一電阻的第一端和所述第二電阻的第二端連接,所述天線線圈的第二端與所述第四電阻的第一端連接,所述讀卡芯片的的第二天線驅動端同時與所述第四電阻的第二端和所述第一二極管的負極連接,所述第一二極管的正極同時與所述第三二極管的正極和所述第一電阻的第二端連接,所述第二二極管的負極同時與所述第四二極管的負極和所述第三電阻的第二端連接,所述讀卡芯片的待機模式控制端接地,所述讀卡芯片的射頻頻率調整端與所述第六電阻的第一端連接,所述第六電阻的第二端同時與所述第五電阻的第二端、所述第三二極管的負極和所述第四二極管的正極連接,所述第一電容的第二端同時與所述第二電容的負極和所述第三電容的第二端連接并接地。
2.根據權利要求1所述的低頻載波讀卡電路,其特征在于:所述第二電容為極性電容。
3.根據權利要求1所述的低頻載波讀卡電路,其特征在于:所述電源為5V直流電源。
【專利摘要】本發明公開了一種低頻載波讀卡電路,包括讀卡芯片、第一電容、第二電容、第三電容、第四電容、第五電容、第六電容、第一二極管、第二二極管、第三二極管、第四二極管、第五二極管、第一電阻、第二電阻、第三電阻、第四電阻、第五電阻、第六電阻、第七電阻、第八電阻、第九電阻、天線線圈和電源。本發明主要由讀卡芯片、天線線圈、二極管和阻容元件組成,其結構簡單,成本低廉,具有低功耗待機模式,可以極大地降低基站的耗電量。
【IPC分類】G06K7-00
【公開號】CN104615960
【申請號】CN201310541454
【發明人】卓貴明, 王文博
【申請人】成都藝創科技有限公司
【公開日】2015年5月13日
【申請日】2013年11月5日