專利名稱:圍棋比賽自動管理裝置的制作方法
技術領域:
本實用新型涉及一種圍棋比賽自動管理裝置。
目前,在國內外大中型圍棋比賽中,棋手對弈的計時、記錄、裁判等工作均是由賽場的管理工作人員或裁判員人工操作完成的,在許多比賽場合,甚至要求由棋手操作計時鐘表,既影響棋手走棋思路,使用也不方便。現有圍棋棋譜的獲得是靠人工記錄的,費時、費力,不易存儲、管理,且不能確保準確、真實可靠地再現棋譜。另外,圍棋比賽的復盤、算目等亦是人工操作的。
本實用新型的目的在于避免上述現有技術中的不足之處,而提供一種自動計時、顯示、記錄、存儲,具有復盤、算目等多種功能的圍棋比賽自動管理裝置。
本實用新型的目的可通過以下措施來達到一種圍棋比賽自動管理裝置,包括微機1,其特殊之處在于,所述微機1和棋盤3通過串行通訊適配卡2上的串行通訊線相聯,所述棋盤3包括單片機電路5,其I/O接口與取樣電路4相接,單片機電路5的輸出接計時顯示電路6;所述取樣電路4包括嵌于傳感器裝配體9內的磁敏傳感器7,其按棋盤印格12的行線列線格式排列設置,磁敏傳感器7的管腳焊接于傳感器裝配體9底部的取樣電路板8上,其通過一組三極管BG與單片機電路5的I/O接口相聯,棋盤印格12設于傳感器裝配體9的表面,棋子11的底部設有經同向充磁處理的磁粉;所述計時顯示電路6包括兩個結構相同的顯示電路X1、X2,秒基準信號發生器I13的輸出分別接與非門T1和T3的一輸入端,單片機電路5的輸出一路接與非門T1的一輸入端,另一路經非門T2接與非門T3的一輸入端,與非門T1的輸出接顯示電路X1,與非門T4的輸出接顯示電路X2。
本實用新型的磁敏傳感器7可采用磁敏二極管D、霍爾元件H或磁敏電阻R。
本實用新型的棋盤印格12可采用紙質或塑料材料,其表面可設置透明板10。
本實用新型的棋盤印格12亦可采用硬質板,該硬質板可以是塑料板或有機玻璃板。
本實用新型的顯示電路X1、X2結構組成相同,所述顯示電路X1可包括由計數器I14~I19構成的計數器16,計數器I14~I19的輸出其一路均經各自的與非門和非門電路后接自身清零端,另一路分別接由譯碼器I20~I25構成的譯碼器17和單片機電路5的I/O接口的輸入端,譯碼器I20~I25的輸出分別經電阻接對應的數碼管LED。
本實用新型的單片機電路5可包括單片機芯片I2,其串行輸出、輸入線接串行通訊電平轉換電路I12的輸入端,I12的輸出端接微機1的串行通訊適配卡2;單片機芯片I2的一端口分別接數據緩沖器I1和I3的輸入端,I1的輸出端接數據總線,I3的輸出端接地址總線A0~A7,單片機芯片I2的另一端口接地址總線的A4~A12,地址總線A13~A15接地址譯碼器I9;存儲器I4的地址口接地址總線A0~A12,其數據口接數據總線,其片選信號端接譯碼器I9的一輸出端;單片機芯片I2的控制端PSEN和RD1經I11接存儲器I4的讀出控制信號端RD;靜態存儲器I10的地址端和數據端分別接地址總線和數據總線,其片選信號端接譯碼器I9的一輸出端,其讀、寫控制端分別接單片機芯片I2的讀、寫信號端;接口芯片I5~I8的數據端口均接數據總線,I5的輸出、輸入端接取樣電路4,I6、I7的一輸出端接計時顯示電路6,I8的一輸出端經三極管BG1接顯示電路6。
附圖圖面說明如下
圖1為本實用新型的原理框圖。
圖2為本實用新型棋盤的原理框圖。
圖3為本實用新型單片機電路的電路原理框圖。
圖4為本實用新型取樣電路的電路原理圖。
圖5為本實用新型棋盤的結構示意圖。
圖6為本實用新型計時顯示電路的電路原理圖。
下面將結合附圖對本實用新型作進一步詳述參見圖1,本實用新型的微機1和棋盤3通過串行通訊適配卡2上的串行通訊線相聯,微機1和棋盤3之間可進行串行通訊,棋盤3具有計時顯示功能、棋譜記錄功能和向微機1傳送數據的功能復盤和算目均可在微機1上實現比賽在棋盤3上進行,微機1分時向各比賽棋盤發送選通訊號,由各棋盤系統判別是否是本棋盤的選通訊號,若是則向微機1傳送數據 微機1循環發送選通訊號,便可獲得所有比賽棋盤的比賽數據。微機1在收到各棋盤3的比賽數據之后,便可進行棋譜分類存儲、復盤、算目及評判等。
參見圖2,棋盤3主要包括單片機電路5,其I/O接口接取樣電路4,其輸出端接計時顯示電路6。
參見圖3,單片機電路5的單片機芯片I2可采用8031,其主要負責系統的程序操作、協調和控制各部件。數據緩沖器I3采用74LLS373,用于分開共用地址/數據總線。因為當單片機芯片I2中的微處理器在讀或寫數據時,緩沖器I3的D0~D7是數據線,此時的信號不是地址,而是為了讓先前輸出的地址在讀寫數據操作時不會丟失,使用了地址鎖定電路。數據緩沖器I1采用74LS245;存儲器I4采用2764,用于掉電后保存用戶程序及數據;地址譯碼器I9采用74LS138,主要用于控制各擴展芯片,靜態存儲器I10采用6264,主要用于存儲棋碼數據及計時時間數據;I/O接口I5~I8均采用8255,主要是向取樣電路4發送掃描碼和接收來自取樣電路4的棋碼數據,并向計時顯示電路6發送顯示控制信號,I6、I7主要接收來自計時顯示電路6的時間數據;串行通訊電平轉換電路I12可采用ICL232。本部分的工作過程是①按下復位鍵K1后,固化在存儲器I4中的用戶程序便開始逐條運行;②對串行口、I5~I8、中斷、內存單元、時鐘、計數器等進行初始化編程;③由I/O接口I5~I8的輸出口向取樣電路4發送掃描碼,即,某一位是高電平,其余為低電平,同時將一條計時控制電平經三極管BG1送至計時顯示電路6;④由I/O接口的輸入口讀入由取樣電路4來的棋碼數據;⑤對數據進行處理后形成棋碼,與原棋碼比較,判斷是否有新棋子落下,若有,則存儲新棋子碼于存儲器I10中,此時,變換原輸出計時控制電平,即原高則變低,原低則變高,由I/O接口輸出至計時顯示電路6;若判斷沒有棋子落下,則繼續掃描下一行,直到掃描完后進入下一條程序;⑥掃描每完成一次循環且有棋子落下后,就向微機1傳輸一次數據,如此不斷循環,直到按復位鍵K1,程序將重新開始運行。
圖4為取樣電路的原理圖。取樣電路4可由361個磁敏傳感器按棋盤3的行線列線格式排列,磁敏傳感器可采用磁敏二極管D、霍爾元件H或磁敏電阻R等,其通過一組三極管BG與單片機電路5的I/O接口相聯。參見圖5,取樣電路4的電路板8設于棋盤3內,磁敏傳感器7的管腳焊于取樣電路板8上,磁敏傳感器7嵌于木質、塑料等材料制作的傳感器裝配體9內,裝配體9表面可設置透明板10,透明板10底部為紙質或軟塑料或其它材料制作的棋盤印格12,傳感器裝配體9內的磁敏傳感器7的位置與棋盤印格12上印制的棋盤格的位置一一對應。棋盤印格12上的棋盤格也可直接設置于透明板10或其它硬質板上。棋子11的底部均涂有磁粉,并須經同向充磁處理。棋盤底部為底座14,單片機電路5的電路板13和穩壓電源15設置于其上。取樣時,由單片機電路5的I/O接口輸出的掃描信號送到三極管BG的基極,經放大后接至磁敏二極管D的正端,使水平行線呈高電平,當其上無棋子11時,磁敏二極管D具有高阻抗,正向不導通,列線呈低電平;當有棋子11時,磁敏二極管D呈低阻態,正向導通,并使列線呈高電平。列線的電壓狀態組成取樣數據,送至單片機電路5中的I/O接口的輸入端,由此完成一次取樣。
參見圖6,計時顯示電路6的顯示電路X1、X2是兩個結構相同的顯示電路,分別顯示黑棋白棋的計時時間。當由單片機電路5送來的計時顯示控制電平為高電平時,信號發生器I13發出的秒基準脈沖信號通過與非門T1、非門T2送至顯示電路X2中計數器16的脈沖輸入端,而控制電平經非門T3后變成低電平,使標準秒基準脈沖信號不能通過與非門T4、非門T5送至顯示電路X1;當由單片機電路5送來的計時顯示控制電平為低電平時,標準秒基準脈沖信號不能經與非門T1送至顯示電路X2,但可送至顯示電路X1。由此可實現對黑棋和白棋分別計時。計數器16由六個74LS160計數器I14~I19組成,分別對時十位、時個位、分十位、分個位、秒十位、秒個位計數。當秒基準脈沖送至秒個位計數器I14的CLK端時,便開始計時。首先秒個位計數器I14開始計數,當計到1010B即十進制的十時,I14輸出端Q0和Q2經與非門T4、非門T5給秒個位計數器I14清零,同時給十位計數器I15送一計時脈沖,由此累積實現秒、分、時的計時。計數器16的I14~I19的輸出端分別接譯碼器17的I20~I25,將計數器16的輸出由二進制變成十進制,然后在分別送至對應的數碼管LED顯示。由于計數器I14~I19的輸出端Q0、Q2、Q3被接至單片機電路5的I/O接口的輸入端,由單片機電路5可隨時讀取黑白棋的計時時間計數器I14~I19均可采用74LS160;組成譯碼器5的I20~I25均可采用74LS49。
本實用新型與現有技術相比具有如下優點1、自動計時,自動顯示。對棋手比賽所用時間進行自動累加計時、自動顯示,并存入微機中。
2、棋譜自動記錄、存儲,準確真實。可對比賽中的每一步棋進行編導、記錄,并存儲,比賽結束即刻便可獲得棋譜3、可同時對多盤比賽同時進行管理。對每個棋盤都采用一套單片機系統,所以,僅用一臺微機便可同時對多盤比賽進行管理。
4、具有復盤、算目等多種功能。
權利要求1.一種圍棋比賽自動管理裝置,包括微機(1),其特征在于所述微機(1)和棋盤(3)通過串行通訊適配卡(2)上的串行通訊線相聯,所述棋盤(3)包括單片機電路(5),其I/O接口與取樣電路(4)相接,單片機電路(5)的輸出接計時顯示電路(6);所述取樣電路(4)包括嵌于傳感器裝配體(9)內的磁敏傳感器(7),其按棋盤印格(12)的行線列線格式排列設置,磁敏傳感器(7)的管腳焊接于傳感器裝配體(9)底部的取樣電路板(8)上,其通過一組三極管BG與單片機電路(5)的I/O接口相聯,棋盤印格(12)設于傳感器裝配體(9)的表面,棋子(11)的底部設有經同向充磁處理的磁粉;所述計時顯示電路(6)包括兩個結構相同的顯示電路X1、X2,秒基準信號發生器I13的輸出分別接與非門T1和T3的一輸入端,單片機電路(5)的輸出一路接與非門T1的一輸入端,另一路經非門T2接與非門T3的一輸入端,與非門T1的輸出接顯示電路X1,與非門T3的輸出接顯示電路X2。
2.如權利要求1所述的圍棋比賽自動管理裝置,其特征在于所述磁敏傳感器(7)為磁敏二極管D、霍爾元件H或磁敏電阻R。
3.如權利要求1所述的圍棋比賽自動管理裝置,其特征在于所述棋盤印格(12)為紙質或塑料材料,其表面設有透明板(10)。
4.如權利要求1所述的圍棋比賽自動管理裝置,其特征在于所述棋盤印格(12)為一硬質板,該硬質板為塑料板或有機玻璃板。
5.如權利要求1或2或3或4所述的圍棋比賽自動管理裝置,其特征在于所述的顯示電路X1、X2結構組成相同,所述顯示電路X1包括由計數器I14~I19構成的計數器(16),計數器I14~I19的輸出其一路均經各自的與非門和非門電路后接自身清零端,另一路分別接由譯碼器I20~I25構成的譯碼器(17)和單片機電路(5)的I/O接口的輸入端,譯碼器I20~I25的輸出分別經電阻接對應的數碼管LED。
6.如權利要求5所述的圍棋比賽自動管理裝置,其特征在于所述的單片機電路(5)包括單片機芯片I2,其串行輸出、輸入線接串行通訊電平轉換電路I12的輸入端,I12的輸出端接微機(1)的串行通訊適配卡(2);單片機芯片I2的一端口分別接數據緩沖器I1和I3的輸入端,II的輸出端接數據總線,I3的輸出端接地址總線A0~A7,單片機芯片I2的另一端口接地址總線的A4~A12,地址總線A13~A15接地址譯碼器I9;存儲器I4的地址口接地址總線A0~A12,其數據口接數據總線,其片選信號端接譯碼器I9的一輸出端;單片機芯片I2的控制端P8EN和RD1經I11接存儲器I4的讀出控制信號端RD;靜態存儲器I10的地址端和數據端分別接地址總線和數據總線,其片選信號端接譯碼器I9的一輸出端,其讀、寫控制端分別接單片機芯片I2的讀、寫信號端;接口芯片I5~I8的數據端口均接數據總線,I5的輸出、輸入端接取樣電路(4),I6、I7的一輸出端接計時顯示電路(6),I8的一輸出端經三極管BG1接顯示電路(6)。
專利摘要一種圍棋比賽自動管理裝置,其微機通過通訊適配卡可與多個棋盤相連接,棋盤包括單片機電路,其分別接取樣電路和計時顯示電路,傳感器裝配體按棋盤印格的行列線排列設置,棋子底部設有磁粉,并經同向充磁處理。本實用新型克服了現有技術中棋手對弈的計時、記錄、裁判、復盤、算目及棋譜獲得等均靠人工操作進行的缺陷,而提供了一種對上述各項可實現自動管理顯示的裝置,其用一臺微機即可同時對多盤比賽進行自動管理。
文檔編號G06F19/00GK2261648SQ9623590
公開日1997年9月3日 申請日期1996年5月24日 優先權日1996年5月24日
發明者王洪群, 王洪鎮, 楊曉鋒 申請人:王洪群