數(shù)據(jù)存取系統(tǒng)、數(shù)據(jù)存取裝置及數(shù)據(jù)存取控制器的制造方法【專(zhuān)利摘要】本發(fā)明提供一種數(shù)據(jù)存取系統(tǒng)、裝置及控制器,所述數(shù)據(jù)存取系統(tǒng)包括多個(gè)儲(chǔ)存單元、多個(gè)第一控制器、一第二控制器及一主機(jī)。所述多個(gè)第一控制器用以并行存取所述多個(gè)儲(chǔ)存單元,每一所述第一控制器包括多個(gè)第一儲(chǔ)存單元控制器、一緩沖器及一多任務(wù)器。所述多個(gè)第一儲(chǔ)存單元控制器一對(duì)一地連接所述多個(gè)儲(chǔ)存單元。所述多任務(wù)器連接所述多個(gè)第一儲(chǔ)存單元控制器及所述緩沖器。所述第二控制器連接所述多個(gè)第一控制器,所述第二控制器包括多個(gè)第二儲(chǔ)存單元控制器,其一對(duì)一地連接所述多個(gè)第一控制器。所述主機(jī)連接所述第二控制器,且通過(guò)所述第二控制器及所述多個(gè)第一控制器存取所述多個(gè)儲(chǔ)存單元。【專(zhuān)利說(shuō)明】數(shù)據(jù)存取系統(tǒng)、數(shù)據(jù)存取裝置及數(shù)據(jù)存取控制器【
技術(shù)領(lǐng)域:
】[0001]本發(fā)明涉及一種數(shù)據(jù)存取系統(tǒng),尤其涉及一種用于固態(tài)硬盤(pán)的數(shù)據(jù)存取系統(tǒng)、數(shù)據(jù)存取裝置及數(shù)據(jù)存取控制器?!?br>背景技術(shù):
】[0002]近年來(lái),采用NAND閃存的儲(chǔ)存裝置已有逐漸取代傳統(tǒng)磁盤(pán)式硬盤(pán)儲(chǔ)存裝置的趨勢(shì),這種NAND閃存的儲(chǔ)存裝置也就是目前所稱(chēng)的固態(tài)硬盤(pán)(SolidStateDisk,SSD),SSD的特色是采用閃存取代傳統(tǒng)硬盤(pán)的盤(pán)片,并加上一顆控制芯片與傳統(tǒng)硬盤(pán)機(jī)的接口,仿真成硬盤(pán)機(jī)。因?yàn)镹AND閃存沒(méi)有硬盤(pán)固有的機(jī)械延遲(MechanicalLatency),并且可以縮短其任務(wù)周期(DutyCycle),因而可降低其功耗并減少操作中的震蕩沖擊。因此,SSD不僅具有硬盤(pán)機(jī)的通用性,又有內(nèi)存的高搜尋效率、無(wú)聲、低溫等優(yōu)勢(shì)。[0003]由于可攜式3C電子產(chǎn)品如智能型手機(jī)或平板計(jì)算機(jī)的盛行,對(duì)于內(nèi)存產(chǎn)業(yè)也帶來(lái)重大影響,內(nèi)存的發(fā)展方向已由過(guò)去外接記憶卡的形式,轉(zhuǎn)變成內(nèi)嵌式內(nèi)存,其中最流行的智能型手機(jī)內(nèi)存解決方案是采用內(nèi)嵌式多媒體內(nèi)存(EmbeddedMultiMediaCard,簡(jiǎn)稱(chēng)eMMC),所謂eMMC是采用多芯片封裝(MCP)將NAND閃存和控制芯片包成一顆芯片,因此可簡(jiǎn)化手機(jī)廠的設(shè)計(jì)步驟及降低零組件的面積。[0004]由于eMMC逐漸普及,因此目前已有將eMMC作為固態(tài)硬盤(pán)的儲(chǔ)存單元的設(shè)計(jì)方案,請(qǐng)參照附圖1,即展示一種采用eMMC的現(xiàn)有固態(tài)硬盤(pán)系統(tǒng)的架構(gòu)圖。所述現(xiàn)有固態(tài)磁盤(pán)系統(tǒng)10包含一串行先進(jìn)技術(shù)配置(serialadvancedtechnologyattachment,SATA)對(duì)eMMC控制器20以及多個(gè)eMMC30,其中所述SATA對(duì)eMMC控制器20包含一SATA主機(jī)接口22以及多個(gè)eMMC接口24(或稱(chēng)eMMC主機(jī)端控制器),所述SATA主機(jī)接口22用以連接(interfacing)-主機(jī)40的SATA主機(jī)控制器42,同時(shí)所述多個(gè)eMMC接口24用以連接所述多個(gè)eMMC30。[0005]然而,在目前eMMC的標(biāo)準(zhǔn)規(guī)范中,一個(gè)eMMC接口24僅能連接一個(gè)eMMC30,若需要更大容量時(shí),則必須采用串接更多的eMMC30。例如需要使用到八個(gè)eMMC30時(shí),則需要分別連接八個(gè)對(duì)應(yīng)的eMMC接口24。而現(xiàn)有的eMMC主機(jī)端控制器(S卩eMMC接口24)通常具有10至15個(gè)接腳,若配置如此多的eMMC接口24,則會(huì)有數(shù)量龐大的接腳,因而會(huì)占據(jù)以系統(tǒng)單芯片(System-on-chip,SoC)實(shí)現(xiàn)的SATA對(duì)eMMC控制器20過(guò)多的接腳數(shù)量,而且所述多個(gè)eMMC接口24與所述多個(gè)eMMC30之間的一對(duì)一連接也會(huì)阻礙數(shù)據(jù)處理的平行度,使得以eMMC為基礎(chǔ)的固態(tài)硬盤(pán)的數(shù)據(jù)存取速度無(wú)法提高?!?br/>發(fā)明內(nèi)容】[0006]有鑒于此,本發(fā)明一目的在于提供一種數(shù)據(jù)存取系統(tǒng),其具有多個(gè)或一個(gè)第一控制器可作為連接多個(gè)儲(chǔ)存單元的媒介,解決技術(shù)中eMMC接口與eMMC之間需要作一對(duì)一連接而導(dǎo)致接腳數(shù)量過(guò)多及數(shù)據(jù)存取速度差的缺點(diǎn)。[0007]本發(fā)明另一目的在于提供一種數(shù)據(jù)存取裝置,其具有一第一控制器可作為連接多個(gè)儲(chǔ)存單元的媒介,解決技術(shù)中eMMC接口與eMMC之間需要作一對(duì)一連接而導(dǎo)致接腳數(shù)量過(guò)多及數(shù)據(jù)存取速度差的缺點(diǎn)。[0008]本發(fā)明再一目的在于提供一種數(shù)據(jù)存取控制器,其可作為eMMC主機(jī)端控制器連接多個(gè)儲(chǔ)存單元的媒介,解決技術(shù)中eMMC-對(duì)一連接方式的缺點(diǎn)。[0009]為達(dá)上述目的,本發(fā)明提供一種數(shù)據(jù)存取系統(tǒng),其包括多個(gè)儲(chǔ)存單元、多個(gè)第一控制器、一第二控制器及一主機(jī)。所述多個(gè)第一控制器用以并行存取所述多個(gè)儲(chǔ)存單元,每一所述第一控制器包括多個(gè)第一儲(chǔ)存單元控制器、一緩沖器及一多任務(wù)器。所述多個(gè)第一儲(chǔ)存單元控制器一對(duì)一地連接所述多個(gè)儲(chǔ)存單元。所述多任務(wù)器連接所述多個(gè)第一儲(chǔ)存單元控制器及所述緩沖器。所述第二控制器連接所述多個(gè)第一控制器,所述第二控制器包括多個(gè)第二儲(chǔ)存單元控制器,其一對(duì)一地連接所述多個(gè)第一控制器。所述主機(jī)連接所述第二控制器,所述主機(jī)通過(guò)所述第二控制器及所述多個(gè)第一控制器存取所述多個(gè)儲(chǔ)存單元。[0010]在一優(yōu)選實(shí)施例中,每一所述第二儲(chǔ)存單元控制器通過(guò)對(duì)應(yīng)的一個(gè)所述第一控制器存取至少兩個(gè)所述儲(chǔ)存單元。此外,所述第一控制器以一交錯(cuò)的方式對(duì)所述至少兩個(gè)儲(chǔ)存單元存取數(shù)據(jù)。[0011]在此優(yōu)選實(shí)施例中,所述儲(chǔ)存單元具有一讀取/寫(xiě)入單元,且所述緩沖器的容量為所述讀取/寫(xiě)入單元的讀取/寫(xiě)入單位的整數(shù)倍。[0012]在一優(yōu)選實(shí)施例中,所述多個(gè)儲(chǔ)存單元為多個(gè)嵌入式多媒體內(nèi)存。進(jìn)一步來(lái)說(shuō),每一所述第二儲(chǔ)存單元控制器為一eMMC主機(jī)端控制器。[0013]在一優(yōu)選實(shí)施例中,所述第二控制器還包括一儲(chǔ)存單元選擇器,用于選擇去存取所述至少兩個(gè)儲(chǔ)存單元之一。[0014]在另一優(yōu)選實(shí)施例中,所述第一控制器還包括一內(nèi)存單兀,所述內(nèi)存單兀存有一查找表。[0015]在一優(yōu)選實(shí)施例中,所述第二控制器還包括一處理器及一數(shù)據(jù)接口控制器。所述處理器連接所述多個(gè)第二儲(chǔ)存單元控制器。所述數(shù)據(jù)接口控制器連接所述處理器及所述主機(jī)。此外,所述數(shù)據(jù)接口控制器為一串行式數(shù)據(jù)接口控制器,所述串行式數(shù)據(jù)接口控制器為SATA、USB、eSATA、PCI-e、IEEE1394之一。[0016]本發(fā)明的另一目的為提供一種數(shù)據(jù)存取系統(tǒng),其包括多個(gè)儲(chǔ)存單元、一第一控制器、一第二控制器及一主機(jī)。所述第一控制器用以并行存取所述多個(gè)儲(chǔ)存單元,所述第一控制器包括多個(gè)第一儲(chǔ)存單元控制器、一緩沖器及一多任務(wù)器。所述多個(gè)第一儲(chǔ)存單元控制器一對(duì)一地連接所述多個(gè)儲(chǔ)存單元。所述多任務(wù)器連接所述多個(gè)第一儲(chǔ)存單元控制器及所述緩沖器。所述第二控制器連接所述第一控制器,所述第二控制器包括一第二儲(chǔ)存單元控制器,其連接所述第一控制器。所述主機(jī)連接所述第二控制器,其中所述主機(jī)通過(guò)所述第二控制器及所述第一控制器存取所述多個(gè)儲(chǔ)存單元。[0017]在一優(yōu)選實(shí)施例中,所述多個(gè)儲(chǔ)存單元為多個(gè)嵌入式多媒體內(nèi)存。進(jìn)一步來(lái)說(shuō),所述第二儲(chǔ)存單元控制器為一eMMC主機(jī)端控制器。[0018]在一優(yōu)選實(shí)施例中,所述第二控制器還包括一儲(chǔ)存單元選擇器,用于選擇去存取所述至少兩個(gè)儲(chǔ)存單元之一。[0019]在另一優(yōu)選實(shí)施例中,所述第一控制器還包括一內(nèi)存單兀,所述內(nèi)存單兀存有一查找表。[0020]本發(fā)明的再另一目的為提供一種數(shù)據(jù)存取裝置,其包括多個(gè)儲(chǔ)存單元、一第一控制器及一第二控制器。所述第一控制器用以并行存取所述多個(gè)儲(chǔ)存單元。所述第一控制器包括多個(gè)第一儲(chǔ)存單元控制器、一緩沖器及一多任務(wù)器。所述多個(gè)第一儲(chǔ)存單元控制器一對(duì)一地連接所述多個(gè)儲(chǔ)存單元。所述多任務(wù)器連接所述多個(gè)第一儲(chǔ)存單元控制器及所述緩沖器。所述第二控制器連接所述第一控制器。所述第二控制器包括一第二儲(chǔ)存單元控制器、一處理器及一數(shù)據(jù)接口控制器。所述第二儲(chǔ)存單元控制器連接所述第一控制器。所述處理器連接所述第二儲(chǔ)存單元控制器。所述數(shù)據(jù)接口控制器連接所述處理器。[0021]在一優(yōu)選實(shí)施例中,每一所述儲(chǔ)存單元為一嵌入式內(nèi)存。進(jìn)一步來(lái)說(shuō),所述嵌入式內(nèi)存為一嵌入式多媒體內(nèi)存,且所述第二儲(chǔ)存單元控制器為一eMMC主機(jī)端控制器。[0022]在一優(yōu)選實(shí)施例中,所述第二控制器還包括一儲(chǔ)存單元選擇器,用于選擇去存取所述多個(gè)儲(chǔ)存單元之一。[0023]在另一優(yōu)選實(shí)施例中,所述第一控制器還包括一內(nèi)存單元,所述內(nèi)存單元存有一查找表。[0024]本發(fā)明的再另一目的為提供一種數(shù)據(jù)存取控制器,用于并行存取多個(gè)儲(chǔ)存單元并連接另一控制器,所述數(shù)據(jù)存取控制器包括多個(gè)第二儲(chǔ)存單元控制器、一緩沖器及一多任務(wù)器。所述多個(gè)第一儲(chǔ)存單元控制器一對(duì)一地連接所述多個(gè)儲(chǔ)存單元。所述多任務(wù)器連接所述多個(gè)第一儲(chǔ)存單元控制器及所述緩沖器。[0025]在一優(yōu)選實(shí)施例中,所述儲(chǔ)存單元具有一讀取/寫(xiě)入單元,且所述緩沖器的容量為所述讀取/寫(xiě)入單位的整數(shù)倍。[0026]每一所述第一儲(chǔ)存單元控制器為一eMMC主機(jī)端控制器。[0027]在一優(yōu)選實(shí)施例中,所述數(shù)據(jù)存取控制器還包括一內(nèi)存單元,所述內(nèi)存單元存有一查找表。[0028]在一優(yōu)選實(shí)施例中,所述另一控制器具有至少一第二儲(chǔ)存單元控制器用于連接所述多任務(wù)器,且所述第二儲(chǔ)存單元控制器的數(shù)量小于所述儲(chǔ)存單元的數(shù)量。[0029]相較于現(xiàn)有技術(shù),本發(fā)明所述的數(shù)據(jù)存取系統(tǒng)、裝置及控制器具有可作現(xiàn)有eMMC主機(jī)端控制器連接多個(gè)儲(chǔ)存單元的媒介,借此解決現(xiàn)有技術(shù)中eMMC-對(duì)一連接方式的缺點(diǎn)。【專(zhuān)利附圖】【附圖說(shuō)明】[0030]為讓本發(fā)明的上述和其它目的、特征、和優(yōu)點(diǎn)能更明顯易懂,配合所附圖式,作詳細(xì)說(shuō)明如下。[0031]圖1,采用eMMC的現(xiàn)有固態(tài)硬盤(pán)系統(tǒng)的架構(gòu)圖;圖2,本發(fā)明第一優(yōu)選實(shí)施例的數(shù)據(jù)存取系統(tǒng)的結(jié)構(gòu)示意圖;圖3是圖2中的一第一控制器的詳細(xì)結(jié)構(gòu)示意圖;圖4,本發(fā)明第二優(yōu)選實(shí)施例的數(shù)據(jù)存取系統(tǒng)的結(jié)構(gòu)示意圖;圖5,本發(fā)明第三優(yōu)選實(shí)施例的數(shù)據(jù)存取裝置的結(jié)構(gòu)示意圖;圖6,本發(fā)明第四優(yōu)選實(shí)施例的數(shù)據(jù)存取控制器的結(jié)構(gòu)示意圖。[0032]主要組件符號(hào)說(shuō)明:10固態(tài)磁盤(pán)系統(tǒng)20SATA對(duì)eMMC控制器22SATA主機(jī)接口24eMMC接口30eMMC40主機(jī)42SATA主機(jī)控制器100數(shù)據(jù)存取系統(tǒng)110儲(chǔ)存單元120第一控制器122第一儲(chǔ)存單元控制器124緩沖器126多任務(wù)器128內(nèi)存單元140第二控制器142第二儲(chǔ)存單元控制器143儲(chǔ)存單元選擇器144處理器146數(shù)據(jù)接口控制器160主機(jī)162數(shù)據(jù)接口主機(jī)控制器200數(shù)據(jù)存取系統(tǒng)220第一控制器300數(shù)據(jù)存取裝置400數(shù)據(jù)存取控制器500第二控制器。【具體實(shí)施方式】[0033]以下結(jié)合附圖來(lái)詳細(xì)說(shuō)明本發(fā)明提供的數(shù)據(jù)存取系統(tǒng)、裝置及控制器,在不同的圖式中,相同的組件符號(hào)表示相同或相似的組件。[0034]請(qǐng)參考圖2,本發(fā)明第一優(yōu)選實(shí)施例的數(shù)據(jù)存取系統(tǒng)100的結(jié)構(gòu)示意圖,所述數(shù)據(jù)存取系統(tǒng)100包括多個(gè)儲(chǔ)存單元110、多個(gè)第一控制器120、一第二控制器140及一主機(jī)160,其中所述多個(gè)第一控制器120用以分別并行存?。╬arallelaccess)所述多個(gè)儲(chǔ)存單元110,且于本第一實(shí)施例中,每一第一控制器120對(duì)應(yīng)連接至少兩個(gè)儲(chǔ)存單元110。然而,本發(fā)明并不限定于存取兩個(gè)儲(chǔ)存單元110,存取兩個(gè)以上數(shù)量的儲(chǔ)存單元110也屬本發(fā)明的精神。[0035]請(qǐng)參考圖2及圖3,其中圖3是圖2中一個(gè)第一控制器120的詳細(xì)結(jié)構(gòu)示意圖,所述第一控制器120包括多個(gè)第一儲(chǔ)存單元控制器122、一緩沖器124及一多任務(wù)器126,其中所述多個(gè)第一儲(chǔ)存單元控制器122-對(duì)一地連接所述多個(gè)儲(chǔ)存單元110,以及所述多任務(wù)器126連接所述多個(gè)第一儲(chǔ)存單元控制器122及所述緩沖器124。[0036]請(qǐng)?jiān)賲⒄請(qǐng)D2,所述第二控制器140連接所述多個(gè)第一控制器120。所述第二控制器包括多個(gè)第二儲(chǔ)存單元控制器142,所述多個(gè)第二儲(chǔ)存單元控制器142-對(duì)一地連接所述多個(gè)第一控制器120。所述第二控制器140還包括一處理器144及一數(shù)據(jù)接口控制器146,其中所述處理器144分別與所述多個(gè)第二儲(chǔ)存單元控制器142連接,所述數(shù)據(jù)接口控制器146連接所述處理器144及所述主機(jī)160。在此實(shí)施例中,所述數(shù)據(jù)接口控制器146為一串行式數(shù)據(jù)接口控制器,為SATA、USB、eSATA、PCI-e、IEEE1394的其中之一。[0037]另一方面,如圖2所示,所述主機(jī)160具有一數(shù)據(jù)接口主機(jī)控制器162用于對(duì)應(yīng)連接所述數(shù)據(jù)接口控制器146,且所述數(shù)據(jù)接口主機(jī)控制器162為SATA、USB、eSATA、PCI-e、IEEE1394的其中之一,通過(guò)所述數(shù)據(jù)接口主機(jī)控制器162連接所述數(shù)據(jù)接口控制器146,使所述主機(jī)160能通過(guò)所述第二控制器140及所述多個(gè)第一控制器120對(duì)所述多個(gè)儲(chǔ)存單元110存取數(shù)據(jù)。[0038]以下將詳細(xì)介紹本實(shí)施例所述的數(shù)據(jù)存取系統(tǒng)100的工作方式。請(qǐng)參照?qǐng)D3,所述第一控制器120包括多個(gè)第一儲(chǔ)存單元控制器122、一緩沖器124及一多任務(wù)器126,其中所述多個(gè)第一儲(chǔ)存單元控制器122-對(duì)一地連接所述多個(gè)儲(chǔ)存單元110,以及所述多任務(wù)器126連接所述多個(gè)第一儲(chǔ)存單元控制器122及所述緩沖器124。請(qǐng)進(jìn)一步參考圖3,所述第二控制器140的所述第二儲(chǔ)存單元控制器142是通過(guò)其對(duì)應(yīng)連接的一第一控制器120的多任務(wù)器126進(jìn)而存取至少兩個(gè)所述儲(chǔ)存單元110。[0039]于本實(shí)施例中,所述多個(gè)儲(chǔ)存單元110為多個(gè)嵌入式多媒體內(nèi)存(eMMC),而每一所述第二儲(chǔ)存單元控制器142為一eMMC主機(jī)端(Host)控制器。在此實(shí)施例中,第二儲(chǔ)存單元控制器142與儲(chǔ)存單元110的傳輸是以eMMC規(guī)范為例說(shuō)明,然并非限定于此。例如,此eMMC傳輸規(guī)范也可由eSD(embeddedSecureDigital)卡傳輸接口所取代,或是由eCF(embeddedCompactFlash)卡傳輸接口所取代,只要在第二儲(chǔ)存單元控制器142與儲(chǔ)存單元110之間使用相同接口即可。[0040]以下將說(shuō)明第一實(shí)施例所述的第一控制器120的工作原理。如圖3所示,所述第一控制器120以一交錯(cuò)(Interleave)的方式對(duì)至少兩個(gè)儲(chǔ)存單元110存取數(shù)據(jù)。具體來(lái)說(shuō),在此實(shí)施例中,所述第二控制器140還包括一儲(chǔ)存單元選擇器143,其優(yōu)選的設(shè)計(jì)但不限定將所述儲(chǔ)存單元選擇器143設(shè)置在第二儲(chǔ)存單元控制器142中,所述儲(chǔ)存單元選擇器143用于選擇至少兩個(gè)儲(chǔ)存單元110之一進(jìn)行數(shù)據(jù)存取。更進(jìn)一步來(lái)說(shuō),所述儲(chǔ)存單元選擇器143可對(duì)多任務(wù)器126發(fā)出一控制信號(hào),而作為eMMC主機(jī)端控制器的第二儲(chǔ)存單元控制器142發(fā)出標(biāo)準(zhǔn)的eMMC指令,所述控制信號(hào)用于控制所述多任務(wù)器126分配所述標(biāo)準(zhǔn)的eMMC指令給哪一個(gè)第一儲(chǔ)存單元控制器122,來(lái)對(duì)以eMMC實(shí)現(xiàn)的其中一儲(chǔ)存單元110進(jìn)行數(shù)據(jù)存取。值得注意的是,此實(shí)施例中,作為eMMC主機(jī)端控制器的第二儲(chǔ)存單元控制器142可具有額外的接腳以提供上述控制信號(hào)。[0041]需注意的是,本實(shí)施例所述的第一儲(chǔ)存單元控制器122也可為一標(biāo)準(zhǔn)的eMMC主機(jī)端控制器,用于存取以eMMC實(shí)現(xiàn)的單一儲(chǔ)存單元110。[0042]在另一實(shí)施例中,所述第二儲(chǔ)存單元控制器142可為一標(biāo)準(zhǔn)的eMMC主機(jī)端控制器,而不設(shè)置上述儲(chǔ)存單元選擇器143。詳細(xì)來(lái)說(shuō),所述第二儲(chǔ)存單元控制器142可發(fā)出自定義的廠商命令(vendorco_and)給第一控制器120,借著所述廠商命令控制對(duì)哪一個(gè)儲(chǔ)存單元110的存取,而達(dá)到一對(duì)多的目的。[0043]另一實(shí)施例中,所述第一控制器120還包括一內(nèi)存單元128,所述內(nèi)存單元128存有一查找表(Look-uptable,LUT)。具體而言,兩個(gè)儲(chǔ)存單元110被仿真為區(qū)塊裝置,如硬盤(pán)機(jī)一般。對(duì)兩個(gè)儲(chǔ)存單元110做數(shù)據(jù)存取前,所述查找表包括一個(gè)邏輯一實(shí)體地址對(duì)照表LUT,用以紀(jì)錄邏輯區(qū)塊地址(LogicalBlockAddress,LBA)轉(zhuǎn)換成物理區(qū)塊地址(PhysicalBlockAddress,PBA)的關(guān)系,邏輯區(qū)塊地址是檔案系統(tǒng)要求存取數(shù)據(jù)的區(qū)塊地址,物理區(qū)塊地址則是邏輯區(qū)塊地址所對(duì)應(yīng)到的實(shí)際在儲(chǔ)存單元110的區(qū)塊地址。[0044]值得一提的是,所述儲(chǔ)存單元110具有一讀取/寫(xiě)入單元,且所述第一控制器120內(nèi)的所述緩沖器124的容量為所述讀取/寫(xiě)入單元的讀取/寫(xiě)入單位的整數(shù)倍。所述緩沖器124用于暫存兩個(gè)儲(chǔ)存單元110的讀/寫(xiě)數(shù)據(jù),以增加第一控制器120的數(shù)據(jù)處理的平行度。[0045]由圖2可知,本第一實(shí)施例所述的數(shù)據(jù)存取系統(tǒng)100利用多個(gè)一對(duì)二的第一控制器120作為連接多個(gè)儲(chǔ)存單元110的媒介,解決了現(xiàn)有技術(shù)中多個(gè)eMMC接口與多個(gè)eMMC之間需要作一對(duì)一連接而導(dǎo)致接腳數(shù)量過(guò)多及數(shù)據(jù)存取速度差的缺點(diǎn)。[0046]以下將介紹本發(fā)明的第二優(yōu)選實(shí)施例所述的數(shù)據(jù)存取系統(tǒng)。請(qǐng)參考圖4,本發(fā)明的第二優(yōu)選實(shí)施例所述的數(shù)據(jù)存取系統(tǒng)200的結(jié)構(gòu)示意圖,所述數(shù)據(jù)存取系統(tǒng)200包括多個(gè)儲(chǔ)存單兀110、一第一控制器220、一第二控制器140及一主機(jī)160。[0047]如圖4所示,所述第一控制器220用以并行存取多個(gè)儲(chǔ)存單元110。所述第一控制器220包括多個(gè)第一儲(chǔ)存單元控制器122、一緩沖器124及一多任務(wù)器126,其中所述多個(gè)第一儲(chǔ)存單元控制器122-對(duì)一地連接所述多個(gè)儲(chǔ)存單元110,所述多任務(wù)器126分別連接所述多個(gè)第一儲(chǔ)存單元控制器122及所述緩沖器124。[0048]所述第二控制器140連接所述第一控制器220,且所述第二控制器140包括一第二儲(chǔ)存單元控制器142、一處理器144及一數(shù)據(jù)接口控制器146,其中所述第二儲(chǔ)存單元控制器142連接所述第一控制器220的多任務(wù)器126及處理器144,且所述處理器144連接所述數(shù)據(jù)接口控制器146,而所述主機(jī)160連接所述第二控制器140的數(shù)據(jù)接口控制器146,借此所述主機(jī)160能通過(guò)所述第二控制器140及所述第一控制器220存取所述多個(gè)儲(chǔ)存單元110。與上述第一實(shí)施例不同的是,第二實(shí)施例的第一控制器220為一對(duì)八的控制器,而第一實(shí)施例的每一第一控制器120為一對(duì)二的控制器。[0049]具體而言,所述多個(gè)儲(chǔ)存單元110為多個(gè)嵌入式多媒體內(nèi)存(eMMC),而所述第二儲(chǔ)存單元控制器142為一eMMC主機(jī)端(Host)控制器。在此實(shí)施例中,第二儲(chǔ)存單元控制器142與儲(chǔ)存單元110之間的傳輸是以eMMC規(guī)范為例說(shuō)明,然并非限定于此。[0050]以下將說(shuō)明第二實(shí)施例所述的第一控制器220的工作原理。如圖4所示,所述第一控制器220以一交錯(cuò)(Interleave)的方式對(duì)所述多個(gè)儲(chǔ)存單元110存取數(shù)據(jù)。具體來(lái)說(shuō),在此實(shí)施例中,所述第二控制器140還包括一儲(chǔ)存單元選擇器143,其優(yōu)選設(shè)計(jì)但不限定是:所述儲(chǔ)存單元選擇器143設(shè)置在第二儲(chǔ)存單元控制器142中,用于選擇去存取多個(gè)儲(chǔ)存單兀110之一。同樣地,儲(chǔ)存單兀選擇器143可對(duì)多任務(wù)器126發(fā)出一控制信號(hào),而作為eMMC主機(jī)端控制器的第二儲(chǔ)存單元控制器142用于發(fā)出標(biāo)準(zhǔn)的eMMC指令,所述控制信號(hào)用于控制多任務(wù)器126分配所述標(biāo)準(zhǔn)的eMMC指令給哪一個(gè)第一儲(chǔ)存單元控制器122,進(jìn)而存取以eMMC實(shí)現(xiàn)的其中一儲(chǔ)存單元110。[0051]在另一實(shí)施例中,所述第二儲(chǔ)存單元控制器142可為一標(biāo)準(zhǔn)的eMMC主機(jī)端控制器,而不設(shè)置上述儲(chǔ)存單元選擇器143。詳細(xì)來(lái)說(shuō),所述第二儲(chǔ)存單元控制器142可發(fā)出自定義的廠商命令(vendorco_and)給第一控制器120,借著所述廠商命令控制對(duì)哪一個(gè)儲(chǔ)存單元110的存取,而達(dá)到一對(duì)多的目的。[0052]在另一實(shí)施例中,所述第一控制器220還包括一內(nèi)存單元128,所述內(nèi)存單元128存有一查找表(Lookuptable,LUT)。具體而言,多個(gè)儲(chǔ)存單元110被仿真為區(qū)塊裝置,如硬盤(pán)機(jī)一般。對(duì)多個(gè)儲(chǔ)存單元110做數(shù)據(jù)存取前,所述查找表包括一個(gè)邏輯一實(shí)體地址對(duì)照表LUT,用以紀(jì)錄邏輯區(qū)塊地址(LogicalBlockAddress,LBA)轉(zhuǎn)換成物理區(qū)塊地址(PhysicalBlockAddress,PBA)的關(guān)系,邏輯區(qū)塊地址是檔案系統(tǒng)要求存取數(shù)據(jù)的區(qū)塊地址,物理區(qū)塊地址則是邏輯區(qū)塊地址所對(duì)應(yīng)到的實(shí)際在儲(chǔ)存單元110的區(qū)塊地址。[0053]由上可知,本第二實(shí)施例所述的數(shù)據(jù)存取系統(tǒng)200有一個(gè)一對(duì)八的第一控制器220可作為連接多個(gè)儲(chǔ)存單元110的媒介,解決了現(xiàn)有技術(shù)中一對(duì)一連接方式的缺點(diǎn)。[0054]以下將介紹本發(fā)明的第三優(yōu)選實(shí)施例所述的數(shù)據(jù)存取裝置,所述數(shù)據(jù)存取裝置優(yōu)選為一固態(tài)磁盤(pán),然而,本發(fā)明并不限于此。請(qǐng)參考圖5,本發(fā)明的優(yōu)選實(shí)施例所述的數(shù)據(jù)存取裝置300的結(jié)構(gòu)示意圖,所述數(shù)據(jù)存取裝置300包括多個(gè)儲(chǔ)存單元110、一第一控制器120、一第二控制器140。[0055]所述第一控制器120用以并行存取所述多個(gè)儲(chǔ)存單元110。所述第一控制器120包括多個(gè)第一儲(chǔ)存單元控制器122、一緩沖器124及一多任務(wù)器126。所述多個(gè)第一儲(chǔ)存單元控制器122-對(duì)一地連接所述多個(gè)儲(chǔ)存單元110。所述多任務(wù)器126連接所述多個(gè)第一儲(chǔ)存單元控制器122及所述緩沖器124。所述第二控制器140連接所述第一控制器220,且所述第二控制器140包括一第二儲(chǔ)存單元控制器142、一處理器144及一數(shù)據(jù)接口控制器146。其中所述第二儲(chǔ)存單元控制器142分別連接所述第一控制器120的多任務(wù)器126及所述處理器144;所述處理器144連接所述第二儲(chǔ)存單元控制器142;所述數(shù)據(jù)接口控制器146連接所述處理器144,且所述數(shù)據(jù)接口控制器146用于與外部主機(jī)連接。[0056]每一所述儲(chǔ)存單元110為一嵌入式內(nèi)存。在此實(shí)施例中,所述嵌入式內(nèi)存為一嵌入式多媒體內(nèi)存(eMMC),而所述第二儲(chǔ)存單元控制器142為一eMMC主機(jī)端控制器。在此實(shí)施例中,第二儲(chǔ)存單元控制器142與儲(chǔ)存單元110之間的傳輸是以eMMC規(guī)范為例說(shuō)明,然并非限于此。例如,此eMMC傳輸規(guī)范也可由eSD卡傳輸接口所取代,或是由eCF卡傳輸接口所取代,只要在第二儲(chǔ)存單元控制器142與儲(chǔ)存單元110之間使用相同接口即可。[0057]以下將說(shuō)明本第三實(shí)施例所述的第一控制器120的工作原理。如圖5所示,所述第一控制器120以一交錯(cuò)(Interleave)的方式對(duì)所述多個(gè)儲(chǔ)存單元110存取數(shù)據(jù)。在此實(shí)施例中,所述第二控制器140還包括一儲(chǔ)存單元選擇器143,其優(yōu)選設(shè)計(jì)但不限定是:所述儲(chǔ)存單元選擇器143設(shè)置在第二儲(chǔ)存單元控制器142中,用于選擇去存取所述至少兩個(gè)儲(chǔ)存單元110之一。更進(jìn)一步來(lái)說(shuō),儲(chǔ)存單元選擇器143可對(duì)多任務(wù)器126發(fā)出一控制信號(hào),而作為eMMC主機(jī)端控制器的第二儲(chǔ)存單元控制器142發(fā)出標(biāo)準(zhǔn)的eMMC指令,所述控制信號(hào)用于控制多任務(wù)器126分配所述標(biāo)準(zhǔn)的eMMC指令給哪一個(gè)第一儲(chǔ)存單元控制器122,進(jìn)而存取以eMMC實(shí)現(xiàn)的其中之一儲(chǔ)存單元110。[0058]需注意的是,本實(shí)施例所述的第一儲(chǔ)存單元控制器122也可為一標(biāo)準(zhǔn)的eMMC主機(jī)端控制器,用于存取以eMMC實(shí)現(xiàn)的單一儲(chǔ)存單元110。[0059]在另一實(shí)施例中,所述第二儲(chǔ)存單元控制器142可為一標(biāo)準(zhǔn)的eMMC主機(jī)端控制器,而不設(shè)置上述儲(chǔ)存單元選擇器143。詳細(xì)來(lái)說(shuō),所述第二儲(chǔ)存單元控制器142可發(fā)出自定義的廠商命令給第一控制器120,借著所述廠商命令控制對(duì)哪一個(gè)儲(chǔ)存單元110的存取,而達(dá)到一對(duì)多的目的。[0060]在另一實(shí)施例中,所述第一控制器120還包括一內(nèi)存單元128,所述內(nèi)存單元128存有一查找表(Lookuptable,LUT)。具體而言,多個(gè)儲(chǔ)存單元110被仿真為區(qū)塊裝置,如硬盤(pán)機(jī)一般。對(duì)多個(gè)儲(chǔ)存單元110做數(shù)據(jù)存取前,所述查找表包括一個(gè)邏輯一實(shí)體地址對(duì)照表LUT,用以紀(jì)錄邏輯區(qū)塊地址(LogicalBlockAddress,LBA)轉(zhuǎn)換成物理區(qū)塊地址(PhysicalBlockAddress,PBA)的關(guān)系,邏輯區(qū)塊地址是檔案系統(tǒng)要求存取數(shù)據(jù)的區(qū)塊地址,物理區(qū)塊地址則是邏輯區(qū)塊地址所對(duì)應(yīng)到的實(shí)際在儲(chǔ)存單元110的區(qū)塊地址。[0061]由上可知,本實(shí)施例所述的數(shù)據(jù)存取裝置300有一個(gè)一對(duì)多的第一控制器120可作為連接多個(gè)儲(chǔ)存單元110的媒介,解決了現(xiàn)有技術(shù)中一對(duì)一連接方式的缺點(diǎn)。[0062]以下將介紹本發(fā)明的第四優(yōu)選實(shí)施例所述的數(shù)據(jù)存取控制器。請(qǐng)參考圖6,本發(fā)明第四優(yōu)選實(shí)施例所述的數(shù)據(jù)存取控制器400的結(jié)構(gòu)示意圖,每一數(shù)據(jù)存取控制器400的組成相同于前述各實(shí)施例的第一控制器,即包括多個(gè)第一儲(chǔ)存單元控制器122、一緩沖器124及一多任務(wù)器126,其中所述多個(gè)第一儲(chǔ)存單元控制器122-對(duì)一地連接所述多個(gè)儲(chǔ)存單元110。所述多任務(wù)器126連接所述多個(gè)第一儲(chǔ)存單元控制器122及所述緩沖器124。每一所述數(shù)據(jù)存取控制器400適用于連接第二控制器500中的多個(gè)第二儲(chǔ)存單元控制器142其中之一,也即多個(gè)數(shù)據(jù)存取控制器400能對(duì)應(yīng)連接相同數(shù)量的第二儲(chǔ)存單元控制器142,以及一主機(jī)160可通過(guò)至少一第二儲(chǔ)存單元控制器142及所述對(duì)應(yīng)的數(shù)據(jù)存取控制器400并行存取多個(gè)儲(chǔ)存單元110,其中第二儲(chǔ)存單元控制器142的數(shù)量小于儲(chǔ)存單元110的數(shù)量。[0063]值得注意的是,多個(gè)第二儲(chǔ)存單元控制器142設(shè)置于一第二控制器500中,使得所述主機(jī)160通過(guò)所述第二控制器500及所述數(shù)據(jù)存取控制器400存取所述多個(gè)儲(chǔ)存單元110。實(shí)際上,所述第二控制器500即相同于上述第三實(shí)施例中的第二控制器140,其還具有一處理器及一數(shù)據(jù)接口控制器,在此不予以贅述。[0064]值得一提的是,每一所述儲(chǔ)存單元110具有一讀取/寫(xiě)入單元,且所述數(shù)據(jù)存取控制器400內(nèi)的所述緩沖器124的容量為所述讀取/寫(xiě)入單元的讀取/寫(xiě)入單位的整數(shù)倍。所述緩沖器124用于暫存多個(gè)儲(chǔ)存單元110的讀/寫(xiě)數(shù)據(jù),以增加數(shù)據(jù)存取控制器400數(shù)據(jù)處理的平行度。[0065]具體而言,所述多個(gè)儲(chǔ)存單元110為多個(gè)嵌入式多媒體內(nèi)存(eMMC),而每一所述第一儲(chǔ)存單元控制器122為一eMMC主機(jī)端控制器。在此實(shí)施例中,此傳輸接口以eMMC規(guī)范為例說(shuō)明,然并非限于此。例如,此eMMC規(guī)范亦可由eSD(embeddedSecureDigital)卡傳輸接口所取代,或是由eCF(embeddedCompactFlash)卡傳輸接口所取代,只要在第一儲(chǔ)存單元控制器122與儲(chǔ)存單元110之間使用相同接口即可。需注意的是,本實(shí)施例所述的第二儲(chǔ)存單元控制器142也可為一標(biāo)準(zhǔn)的eMMC主機(jī)端控制器。[0066]以下將說(shuō)明本實(shí)施例所述的數(shù)據(jù)存取控制器400的工作原理。在本實(shí)施例中,所述第二儲(chǔ)存單元控制器142可發(fā)出自定義的廠商命令(vendorcommand)給其對(duì)應(yīng)的數(shù)據(jù)存取控制器400,借著所述廠商命令控制對(duì)哪一個(gè)儲(chǔ)存單元110的存取,而達(dá)到一對(duì)多的目的。[0067]在另一實(shí)施例中,每一所述數(shù)據(jù)存取控制器400還包括一內(nèi)存單元128,所述內(nèi)存單元128存有一查找表(Lookuptable,LUT)。具體而言,多個(gè)儲(chǔ)存單元110被仿真為區(qū)塊裝置,如硬盤(pán)機(jī)一般。對(duì)多個(gè)儲(chǔ)存單元110做數(shù)據(jù)存取前,所述查找表包括一個(gè)邏輯一實(shí)體地址對(duì)照表LUT,用以紀(jì)錄邏輯區(qū)塊地址(LogicalBlockAddress,LBA)轉(zhuǎn)換成物理區(qū)塊地址(PhysicalBlockAddress,PBA)的關(guān)系,邏輯區(qū)塊地址是檔案系統(tǒng)要求存取數(shù)據(jù)的區(qū)塊地址,物理區(qū)塊地址則是邏輯區(qū)塊地址所對(duì)應(yīng)到的實(shí)際在儲(chǔ)存單元110的區(qū)塊地址。[0068]綜上所述,本實(shí)施例所述的數(shù)據(jù)存取控制器400可作為現(xiàn)有eMMC主機(jī)端控制器連接多個(gè)儲(chǔ)存單元的媒介,借此解決現(xiàn)有技術(shù)中一對(duì)一連接方式的缺點(diǎn)。[〇〇69]以上所述僅是本發(fā)明的優(yōu)選實(shí)施例,應(yīng)當(dāng)指出,對(duì)于本【
技術(shù)領(lǐng)域:
】的普通技術(shù)人員,在不脫離本發(fā)明原理的前提下,還可以做出若干改進(jìn)和潤(rùn)飾,這些改進(jìn)和潤(rùn)飾也應(yīng)視為本發(fā)明的保護(hù)范圍?!緳?quán)利要求】1.一種數(shù)據(jù)存取系統(tǒng),其特征在于,包括:多個(gè)儲(chǔ)存單兀;多個(gè)第一控制器,用以并行存取所述多個(gè)儲(chǔ)存單元,每一所述第一控制器包括:多個(gè)第一儲(chǔ)存單元控制器,一對(duì)一地連接所述多個(gè)儲(chǔ)存單元;一緩沖器;及一多任務(wù)器,連接所述多個(gè)第一儲(chǔ)存單元控制器及所述緩沖器;一第二控制器,連接所述多個(gè)第一控制器,所述第二控制器包括:多個(gè)第二儲(chǔ)存單元控制器,一對(duì)一地連接所述多個(gè)第一控制器;及一主機(jī),連接所述第二控制器;其中所述主機(jī)通過(guò)所述第二控制器及所述多個(gè)第一控制器存取所述多個(gè)儲(chǔ)存單元。2.根據(jù)權(quán)利要求1所述的數(shù)據(jù)存取系統(tǒng),其特征在于,每一所述第二儲(chǔ)存單元控制器通過(guò)對(duì)應(yīng)的單一所述第一控制器存取至少兩個(gè)儲(chǔ)存單元。3.根據(jù)權(quán)利要求2所述的數(shù)據(jù)存取系統(tǒng),其特征在于,所述第一控制器以一交錯(cuò)的方式對(duì)所述至少兩個(gè)儲(chǔ)存單元存取數(shù)據(jù)。4.根據(jù)權(quán)利要求1所述的數(shù)據(jù)存取系統(tǒng),其特征在于,所述儲(chǔ)存單元具有一讀取/寫(xiě)入單元,且所述緩沖器的容量為所述讀取/寫(xiě)入單元的讀取/寫(xiě)入單位的整數(shù)倍。5.根據(jù)權(quán)利要求1所述的數(shù)據(jù)存取系統(tǒng),其特征在于,所述多個(gè)儲(chǔ)存單元為多個(gè)嵌入式多媒體內(nèi)存。6.根據(jù)權(quán)利要求5所述的數(shù)據(jù)存取系統(tǒng),其特征在于,每一所述第二儲(chǔ)存單元控制器為一eMMC主機(jī)端控制器。7.根據(jù)權(quán)利要求2所述的數(shù)據(jù)存取系統(tǒng),其特征在于,所述第二控制器還包括一儲(chǔ)存單元選擇器,用于選擇去存取所述至少兩個(gè)儲(chǔ)存單元之一。8.根據(jù)權(quán)利要求1所述的數(shù)據(jù)存取系統(tǒng),其特征在于,所述第一控制器還包括一內(nèi)存單元,所述內(nèi)存單元存有一查找表。9.根據(jù)權(quán)利要求1所述的數(shù)據(jù)存取系統(tǒng),其特征在于,所述第二控制器還包括:一處理器,連接所述多個(gè)第二儲(chǔ)存單元控制器;及一數(shù)據(jù)接口控制器,連接所述處理器及所述主機(jī)。10.根據(jù)權(quán)利要求9所述的數(shù)據(jù)存取系統(tǒng),其特征在于,所述數(shù)據(jù)接口控制器為一串行式數(shù)據(jù)接口控制器,所述串行式數(shù)據(jù)接口控制器為SATA、USB、eSATA、PCI-e、IEEE1394之ο11.一種數(shù)據(jù)存取系統(tǒng),其特征在于,包括:多個(gè)儲(chǔ)存單元;一第一控制器,用以并行存取所述多個(gè)儲(chǔ)存單元,所述第一控制器包括:多個(gè)第一儲(chǔ)存單元控制器,一對(duì)一地連接所述多個(gè)儲(chǔ)存單元;一緩沖器;及一多任務(wù)器,連接所述多個(gè)第一儲(chǔ)存單元控制器及所述緩沖器;一第二控制器,連接所述第一控制器,所述第二控制器包括:一第二儲(chǔ)存單元控制器,連接所述第一控制器;一主機(jī),連接所述第二控制器;其中所述主機(jī)通過(guò)所述第二控制器及所述第一控制器存取所述多個(gè)儲(chǔ)存單元。12.根據(jù)權(quán)利要求11所述的數(shù)據(jù)存取系統(tǒng),其特征在于,所述多個(gè)儲(chǔ)存單元為多個(gè)嵌入式多媒體內(nèi)存。13.根據(jù)權(quán)利要求12所述的數(shù)據(jù)存取系統(tǒng),其特征在于,所述第二儲(chǔ)存單元控制器為一eMMC主機(jī)端控制器。14.根據(jù)權(quán)利要求11所述的數(shù)據(jù)存取系統(tǒng),其特征在于,所述第二控制器還包括一儲(chǔ)存單元選擇器,用于選擇去存取所述多個(gè)儲(chǔ)存單元之一。15.根據(jù)權(quán)利要求11所述的數(shù)據(jù)存取系統(tǒng),其特征在于,所述第一控制器還包括一內(nèi)存單元,所述內(nèi)存單元存有一查找表。16.-種數(shù)據(jù)存取裝置,其特征在于,包括:多個(gè)儲(chǔ)存單元;一第一控制器,用以并行存取所述多個(gè)儲(chǔ)存單元,所述第一控制器包括:多個(gè)第一儲(chǔ)存單元控制器,一對(duì)一地連接所述多個(gè)儲(chǔ)存單元;一緩沖器;及一多任務(wù)器,連接所述多個(gè)第一儲(chǔ)存單元控制器及所述緩沖器;及一第二控制器,連接所述第一控制器,所述第二控制器包括:一第二儲(chǔ)存單元控制器,連接所述第一控制器;一處理器,連接所述第二儲(chǔ)存單元控制器;及一數(shù)據(jù)接口控制器,連接所述處理器。17.根據(jù)權(quán)利要求16所述的數(shù)據(jù)存取裝置,其特征在于,每一所述儲(chǔ)存單元為一嵌入式內(nèi)存。18.根據(jù)權(quán)利要求17所述的數(shù)據(jù)存取裝置,其特征在于,所述嵌入式內(nèi)存為一嵌入式多媒體內(nèi)存。19.根據(jù)權(quán)利要求18所述的數(shù)據(jù)存取裝置,其特征在于,所述第二儲(chǔ)存單元控制器為一eMMC主機(jī)端控制器。20.根據(jù)權(quán)利要求16所述的數(shù)據(jù)存取裝置,其特征在于,所述第二控制器還包括一儲(chǔ)存單元選擇器,用于選擇去存取所述多個(gè)儲(chǔ)存單元之一。21.根據(jù)權(quán)利要求16所述的數(shù)據(jù)存取裝置,其特征在于,所述第一控制器還包括一內(nèi)存單元,所述內(nèi)存單元存有一查找表。22.-種數(shù)據(jù)存取控制器,用于并行存取多個(gè)儲(chǔ)存單元并連接另一控制器,其特征在于,所述數(shù)據(jù)存取控制器包括:多個(gè)第一儲(chǔ)存單元控制器,一對(duì)一地連接所述多個(gè)儲(chǔ)存單元;一緩沖器;及一多任務(wù)器,連接所述多個(gè)第一儲(chǔ)存單元控制器及所述緩沖器。23.根據(jù)權(quán)利要求22所述的數(shù)據(jù)存取控制器,其中所述儲(chǔ)存單元具有一讀取/寫(xiě)入單元,且所述緩沖器的容量為所述讀取/寫(xiě)入單元的讀取/寫(xiě)入單位的整數(shù)倍。24.根據(jù)權(quán)利要求22所述的數(shù)據(jù)存取控制器,其特征在于,每一所述第一儲(chǔ)存單元控制器為一eMMC主機(jī)端控制器。25.根據(jù)權(quán)利要求22所述的數(shù)據(jù)存取控制器,其特征在于,還包括一內(nèi)存單元,所述內(nèi)存單元存有一查找表。26.根據(jù)權(quán)利要求22所述的數(shù)據(jù)存取控制器,其特征在于,所述另一控制器具有至少一第二儲(chǔ)存單元控制器用于連接所述多任務(wù)器,且所述第二儲(chǔ)存單元控制器的數(shù)量小于所述個(gè)儲(chǔ)存單元的數(shù)量?!疚臋n編號(hào)】G06F12/02GK104111801SQ201310370416【公開(kāi)日】2014年10月22日申請(qǐng)日期:2013年8月23日優(yōu)先權(quán)日:2013年4月19日【發(fā)明者】許裕仁申請(qǐng)人:創(chuàng)惟科技股份有限公司