與電源電壓無關的電流源的制作方法
【技術領域】
[0001]本實用新型涉及電流源,尤其涉及到與電源電壓無關的電流源。
【背景技術】
[0002]為了得到不隨電源電壓變化而變化的輸出電流,設計了與電源電壓無關的電流源。
【發明內容】
[0003]本實用新型旨在提供一種與電源電壓無關的電流源。
[0004]與電源電壓無關的電流源,包括第一電阻、第一 NMOS管、第二電阻、第二 NMOS管、第一 PMOS管和第二 PMOS管:
[0005]所述第一電阻的一端接電源電壓VCC,另一端接所述第一 NMOS管的漏極和所述第二 NMOS管的柵極;
[0006]所述第一 NMOS管的柵極接所述第二電阻的一端和所述第二 NMOS管的源極,漏極接所述第一電阻的一端和所述第二 NMOS管的柵極,源極接地;
[0007]所述第二電阻的一端接所述第一 NMOS管的柵極和所述第二 NMOS管的源極,另一端接地;
[0008]所述第二 NMOS管的柵極接所述第一電阻的一端和所述第一 NMOS管的漏極,漏極接所述第一 PMOS管的柵極和漏極和所述第二 PMOS管的柵極,源極接所述第一 NMOS管的柵極和所述第二電阻的一端;
[0009]所述第一 PMOS管的柵極和漏極接在一起并接所述第二 PMOS管的柵極和所述第二NMOS管的漏極,源極接電源電壓VCC ;
[0010]所述第二 PMOS管的柵極接所述第二 NMOS管的漏極和所述第一 PMOS管的柵極和漏極,漏極作為輸出電流端10UT,源極接電源電壓VCC。
[0011]所述第一電阻和所述第二 NMOS管組成啟動電路;所述第二電阻上的電壓為所述第一 NMOS管的閾值電壓,所述第一 NMOS管的閾值電壓是不隨電源電壓VCC變化的,所述第二電阻上的電流也就不隨電源電壓VCC變化;所述第二電阻上的電流再通過所述第一 PMOS管鏡像給所述第二 PMOS管漏極即為輸出電流1UT ;輸出電流1UT可以通過調節所述第一PMOS管和所述第二 PMOS管的寬長比比例進行調節。
【附圖說明】
[0012]圖1為本實用新型的與電源電壓無關的電流源的電路圖。
【具體實施方式】
[0013]以下結合附圖對本【實用新型內容】進一步說明。
[0014]與電源電壓無關的電流源,如圖1所示,包括第一電阻11、第一匪OS管12、第二電阻 13、第二 NMOS 管 14、第一 PMOS 管 15 和第二 PMOS 管 16:
[0015]所述第一電阻11的一端接電源電壓VCC,另一端接所述第一 NMOS管12的漏極和所述第二 NMOS管14的柵極;
[0016]所述第一 NMOS管12的柵極接所述第二電阻13的一端和所述第二 NMOS管14的源極,漏極接所述第一電阻11的一端和所述第二 NMOS管14的柵極,源極接地;
[0017]所述第二電阻13的一端接所述第一 NMOS管12的柵極和所述第二 NMOS管14的源極,另一端接地;
[0018]所述第二 NMOS管14的柵極接所述第一電阻11的一端和所述第一 NMOS管12的漏極,漏極接所述第一 PMOS管15的柵極和漏極和所述第二 PMOS管16的柵極,源極接所述第一 NMOS管12的柵極和所述第二電阻13的一端;
[0019]所述第一 PMOS管15的柵極和漏極接在一起并接所述第二 PMOS管16的柵極和所述第二 NMOS管14的漏極,源極接電源電壓VCC ;
[0020]所述第二 PMOS管16的柵極接所述第二 NMOS管14的漏極和所述第一 PMOS管15的柵極和漏極,漏極作為輸出電流端10UT,源極接電源電壓VCC。
[0021]所述第一電阻11和所述第二 NMOS管14組成啟動電路;所述第二電阻13上的電壓為所述第一 NMOS管12的閾值電壓,所述第一 NMOS管12的閾值電壓是不隨電源電壓VCC變化的,所述第二電阻13上的電流也就不隨電源電壓VCC變化;所述第二電阻13上的電流再通過所述第一 PMOS管15鏡像給所述第二 PMOS管16漏極即為輸出電流1UT ;輸出電流1UT可以通過調節所述第一 PMOS管15和所述第二 PMOS管16的寬長比比例進行調節。
【主權項】
1.與電源電壓無關的電流源,其特征在于:包括第一電阻、第一 NMOS管、第二電阻、第二 NMOS管、第一 PMOS管和第二 PMOS管; 所述第一電阻的一端接電源電壓VCC,另一端接所述第一 NMOS管的漏極和所述第二NMOS管的柵極; 所述第一 NMOS管的柵極接所述第二電阻的一端和所述第二 NMOS管的源極,漏極接所述第一電阻的一端和所述第二 NMOS管的柵極,源極接地; 所述第二電阻的一端接所述第一 NMOS管的柵極和所述第二 NMOS管的源極,另一端接地; 所述第二 NMOS管的柵極接所述第一電阻的一端和所述第一 NMOS管的漏極,漏極接所述第一 PMOS管的柵極和漏極和所述第二 PMOS管的柵極,源極接所述第一 NMOS管的柵極和所述第二電阻的一端; 所述第一 PMOS管的柵極和漏極接在一起并接所述第二 PMOS管的柵極和所述第二 NMOS管的漏極,源極接電源電壓VCC ; 所述第二 PMOS管的柵極接所述第二 NMOS管的漏極和所述第一 PMOS管的柵極和漏極,漏極作為輸出電流端10UT,源極接電源電壓VCC。
【專利摘要】本實用新型公開了一種與電源電壓無關的電流源。與電源電壓無關的電流源包括第一電阻、第一NMOS管、第二電阻、第二NMOS管、第一PMOS管和第二PMOS管。利用本實用新型提供的與電源電壓無關的電流源能夠輸出與電源電壓無關的電流。
【IPC分類】G05F1/565
【公開號】CN204719593
【申請號】CN201520420394
【發明人】周宇坤
【申請人】杭州寬福科技有限公司
【公開日】2015年10月21日
【申請日】2015年6月15日