一種基于dsp的三相vsr硬件脈沖通道電路的制作方法
【技術領域】
[0001]本實用新型涉及脈沖通道電路,具體涉及一種基于DSP的三相VSR硬件脈沖通道電路。
【背景技術】
[0002]DSP模塊與IPM模塊的連接,由于DSP模塊輸出的脈沖送到IPM模塊,需要采取光耦隔離,現在一般都是采用光耦隔離器,這樣可起到隔離的效果,但光耦隔離器在脈沖通道中的電路連接比較復雜,且工作效率低。
【實用新型內容】
[0003]針對以上現有技術中存在的不足,本實用新型提供了一種基于DSP的三相VSR硬件脈沖通道電路。
[0004]一種基于DSP的三相VSR硬件脈沖通道電路,所述基于DSP的三相VSR硬件脈沖通道電路包括光耦合隔離器,電阻Rl、R2、R3,反相器,所述光耦合隔離器串聯電阻Rl后接入一次側電源,所述光耦合隔離器通過反相器與信號輸入端連接,所述信號輸入端通過電阻R2接地,所述光耦合隔離器接入二次側電源,所述二次側電源通過電阻R3連接光耦合隔離器輸出端,所述二次側電源、光耦合隔離器輸出端、光耦合隔離器接地端與控制電路相連接,所述控制電路選用SY-EVM2407A(V2.0)評估板,所述控制電路連接電源。
[0005]所述光親合隔離器選用高速光親6N137。
[0006]所述反相器選用74LS04非門。
[0007]所述一次側電源由DSP開發板提供。
[0008]所述二次側電源由IPM從2腳饋出。
[0009]本實用新型的有益效果為:本實用新型可實現DSP的脈沖送到IPM模塊的光耦隔離,且電路連接簡單,抗干擾能力強,工作效率高;下拉電阻R2可維持電平的穩定。
【附圖說明】
[0010]圖1為本實用新型一種基于DSP的三相VSR硬件脈沖通道電路連接圖;
[0011]圖中:1為光耦合隔離器;2為反相器;3為控制電路。
【具體實施方式】
[0012]以下結合【具體實施方式】和【附圖說明】對本實用新型做進一步詳細說明。
[0013]如圖1所示,一種基于DSP的三相VSR硬件脈沖通道電路,所述基于DSP的三相VSR硬件脈沖通道電路包括光耦合隔離器(I),電阻Rl、R2、R3,反相器(2),所述光耦合隔離器(I)串聯電阻Rl后接入一次側電源,所述光耦合隔離器(I)通過反相器(2)與信號輸入端連接,所述信號輸入端通過電阻R2接地,所述光耦合隔離器(I)接入二次側電源,所述二次側電源通過電阻R3連接光耦合隔離器(I)輸出端,所述二次側電源、光耦合隔離器⑴輸出端、光耦合隔離器⑴接地端與控制電路⑶相連接,所述控制電路⑶選用SY-EVM2407A(V2.0)評估板,所述控制電路(3)連接電源。由于DSP輸出的脈沖送到IPM模塊,要采取光耦隔離,所以本實用新型可實現DSP的脈沖送到IPM模塊的光耦隔離,且電路連接簡單,抗干擾能力強,工作效率高。
[0014]具體地,所述光耦合隔離器(I)選用高速光耦6N137,所述反相器(2)選用74LS04非門,所述一次側電源由DSP開發板提供,所述二次側電源由IPM從2腳饋出。
[0015]由于PWM脈沖信號為COMS電平,所以在本實用新型中設計了下拉電阻R2,來維持電平穩定。
[0016]通過本實用新型可以實現以下技術效果:
[0017]本實用新型可實現DSP的脈沖送到IPM模塊的光耦隔離,且電路連接簡單,抗干擾能力強,工作效率高;下拉電阻R2可維持電平的穩定。
【主權項】
1.一種基于DSP的三相VSR硬件脈沖通道電路,其特征在于所述基于DSP的三相VSR硬件脈沖通道電路包括光耦合隔離器(1),電阻町、1?2、1?3,反相器(2),所述光耦合隔離器⑴串聯電阻Rl后接入一次側電源,所述光耦合隔離器⑴通過反相器⑵與信號輸入端連接,所述信號輸入端通過電阻R2接地,所述光耦合隔離器(I)接入二次側電源,所述二次側電源通過電阻R3連接光耦合隔離器(I)輸出端,所述二次側電源、光耦合隔離器⑴輸出端、光耦合隔離器⑴接地端與控制電路⑶相連接,所述控制電路⑶選用SY-EVM2407A(V2.0)評估板,所述控制電路(3)連接電源。
2.根據權利要求1所述的一種基于DSP的三相VSR硬件脈沖通道電路,其特征在于所述光耦合隔離器(I)選用高速光耦6N137。
3.根據權利要求1所述的一種基于DSP的三相VSR硬件脈沖通道電路,其特征在于所述反相器(2)選用74LS04非門。
4.根據權利要求1所述的一種基于DSP的三相VSR硬件脈沖通道電路,其特征在于所述一次側電源由DSP開發板提供。
5.根據權利要求1所述的一種基于DSP的三相VSR硬件脈沖通道電路,其特征在于所述二次側電源由IPM從2腳饋出。
【專利摘要】一種基于DSP的三相VSR硬件脈沖通道電路,所述基于DSP的三相VSR硬件脈沖通道電路包括光耦合隔離器,電阻R1、R2、R3,反相器,所述光耦合隔離器串聯電阻R1后接入一次側電源,所述光耦合隔離器通過反相器與信號輸入端連接,所述信號輸入端通過電阻R2接地,所述光耦合隔離器接入二次側電源,所述二次側電源通過電阻R3連接光耦合隔離器輸出端,所述二次側電源、光耦合隔離器輸出端、光耦合隔離器接地端與控制電路相連接,所述控制電路選用SY-EVM2407A(V2.0)評估板,所述控制電路連接電源。本實用新型可實現DSP的脈沖送到IPM模塊的光耦隔離,且電路連接簡單,抗干擾能力強,工作效率高;下拉電阻R2可維持電平的穩定。
【IPC分類】G05B19-042
【公開號】CN204515427
【申請號】CN201520185988
【發明人】楊冬, 鮑廣慶, 臧立峰
【申請人】淮南聯合大學
【公開日】2015年7月29日
【申請日】2015年3月30日