專利名稱:高速數據處理器的制作方法
技術領域:
本實用新型涉及到一種高速數據處理器。
背景技術:
當前,單片機控制系統已經廣泛地應用在家庭、工業等各個領域,但這些嵌入式系統大多數還是單獨應用,與外界通訊主要還是通過串口或者其他如485、CAN等專用接口實現的。隨著計算機技術和網絡技術的發展,網絡通訊已日趨普遍,網絡通訊的優點在于可以利用成熟的網絡協議,能夠實現快速的遠程數據交互,所以設備與外界通過網絡進行通訊已經越來越重要,一般都通過接口芯片實現設備和外界的連接,但是現有的芯片處理能力不夠,特別是應用在高速數據采集領域時,很難達到要求。
實用新型內容本實用新型的目的在于克服上述現有技術的缺點和不足,提供一種高速數據處理器,解決現有技術在傳輸高速數據方便不理想的弊端。本實用新型的目的通過下述技術方案實現高速數據處理器,包括第一處理器、第二處理器和采集控制器,所述的第一處理器和第二處理器都連接到采集控制器上,所述的第一處理器和第二處理器之間通過Rapldio串口連接,第一處理器上還連接有第一 PHY模塊,第二處理器連接有PCI插槽和第二 PHY模塊,所述的采集控制器上設置有多個信號采集端口,所述的第一 PHY模塊和第二 PHY模塊上都設置有四個以太網端口。所述的第一處理器上提供有SATA接口。所述的第一處理器和第二處理器上都連接有EEPROM存儲器。所述的第一處理器和第二處理器上都連接有實時鐘模塊。本實用新型的有益效果是采用FPGA控制處理兩片處理器的輸入端口,該FPGA有多個高速數據通道和予處理能力,采用雙處理器使得本裝置的數據處理能力大大增強,使得本裝置能夠廣泛用于雷達前端、高速數據采集等領域。
圖I為本實用新型的結構框圖。
具體實施方式
下面結合實施例對本實用新型作進一步的詳細說明,但是本實用新型的結構不僅限于以下實施例實施例如圖I所示,高速數據處理器,包括第一處理器、第二處理器和采集控制器,所述的第一處理器和第二處理器都連接到采集控制器上,所述的第一處理器和第二處理器之間通過Rapldio串口連接,第一處理器上還連接有第一 PHY模塊,第二處理器連接有PCI插槽和第二 PHY模塊,PCI插槽用于連接外部的PCI設備,所述的采集控制器上設置有多個信號采集端口,該信號采集端口為Rocket I/O接口,可以采集視頻、音頻等多種數據,還具有高速傳輸的特性,所述的第一 PHY模塊和第二 PHY模塊上都設置有四個以太網端口。所述的第一處理器上提供有SATA接口,用于連接外部硬盤。所述的第一處理器和第二處理器上都連接有EEPROM存儲器,EEPROM存儲器在斷電保證數據不丟失。所述的第一處理器和第二處理器上都連接有實時鐘模塊,實時鐘模塊采用RX8025-T芯片,為整個系統提供精確的時間。本實施例中,第一處理器和第二處理器都采用型號為MPC8548處理器,是基于Freescale (飛思卡爾)的PowerPC架構的PowerQuicc III處理器,其強大的處理能力特別適合于高速低時延的處理;第一 PHY模塊和第二 PHY模塊采用AClOl-TF芯片;采集控制器采用型號為XC5VFX70T的FPGA,該FPGA帶有多個高速數據通道和予處理能力。·
權利要求1.高速數據處理器,其特征在于,包括第一處理器、第二處理器和采集控制器,所述的第一處理器和第二處理器都連接到采集控制器上,所述的第一處理器和第二處理器之間通過Rapldio串口連接,第一處理器上還連接有第一 PHY模塊,第二處理器連接有PCI插槽和第二 PHY模塊,所述的采集控制器上設置有多個信號采集端口,所述的第一 PHY模塊和第二PHY模塊上都設置有四個以太網端口。
2.根據權利要求I所述的高速數據處理器,其特征在于,所述的第一處理器上提供有SATA 接口。
3.根據權利要求2所述的高速數據處理器,其特征在于,所述的第一處理器和第二處理器上都連接有EEPROM存儲器。
4.根據權利要求3所述的高速數據處理器,其特征在于,所述的第一處理器和第二處理器上都連接有實時鐘模塊。
專利摘要本實用新型公開了一種高速數據處理器,包括第一處理器、第二處理器和采集控制器,所述的第一處理器和第二處理器都連接到采集控制器上,所述的第一處理器和第二處理器之間通過Rapldio串口連接,第一處理器上還連接有第一PHY模塊,第二處理器連接有PCI插槽和第二PHY模塊,所述的采集控制器上設置有信號采集端口,所述的第一PHY模塊和第二PHY模塊上都設置有四個以太網端口。本實用新型的有益效果采用FPGA控制處理兩片處理器的輸入端口,該FPGA有多個高速數據通道和予處理能力,采用雙處理器使得本裝置的數據處理能力大大增強,使得本裝置能夠廣泛用于雷達前端、高速數據采集等領域。
文檔編號G05B19/042GK202720481SQ20122041789
公開日2013年2月6日 申請日期2012年8月22日 優先權日2012年8月22日
發明者高文武, 黃云全, 李培, 劉德偉, 沈仁華, 杜鷹 申請人:成都愛斯頓測控技術有限公司