一種精確定位裝置制造方法
【專利摘要】本實用新型公開了一種精確定位裝置,包括電源模塊、ARM控制器、NA5TR1無線收發芯片、巴倫阻抗放大電路、射頻功率放大器、帶通濾波器模塊和天線,所述電源模塊連接所述ARM控制器和NA5TR1無線收發芯片,所述ARM控制器連接所述NA5TR1無線收發芯片,所述NA5TR1無線收發芯片、巴倫、射頻功率放大器、帶通濾波器模塊和天線依次連接。本實用新型的精確定位裝置結構簡單,設計合理,能有效從硬件上提高定位裝置的定位精度并有效降低功耗。
【專利說明】一種精確定位裝置
【技術領域】
[0001]本實用新型涉及一種精確定位裝置。
【背景技術】
[0002]利用線性調頻擴頻技術進行測距定位,該技術利用射頻信號到達的時間差來測量節點間的距離,進而對節點進行定位,具有發射功率低、通信穩定性好、抗干擾能力強、定位精度高等特點,采用均勻的雙邊兩路測距技術,可以實現定位精度在I米內,經過軟放大或硬件放大后,數據傳輸距離可達800米,其優越的傳輸距離以及抗干擾能力讓他能有效地應用于人員追蹤定位。
[0003]采用無線技術,僅用兩個基站就可以實現測距,通過兩個基站的相互通信及應答,采用信號傳播延遲(發送和應答)和響應數據包的處理延遲,兩個基站間的距離就可以計算出來,組網簡單,施工方便,縮短施工周期、降低成本。
[0004]因此,需要一種精確定位裝置以解決上述問題。
實用新型內容
[0005]本實用新型是針對現有技術中定位裝置的缺點,提供一種精度更高的精確定位裝置。
[0006]為實現上述實用新型目的,本實用新型精確定位裝置可采用如下技術方案:
[0007]一種精確定位裝置,包括電源模塊、ARM控制器、NA5TR1無線收發芯片、巴倫阻抗放大電路、射頻功率放大器、帶通濾波器模塊和天線,所述電源模塊連接所述ARM控制器和NA5TR1無線收發芯片,所述ARM控制器連接所述NA5TR1無線收發芯片,所述NA5TR1無線收發芯片、巴倫、射頻功率放大器、帶通濾波器模塊和天線依次連接。
[0008]更進一步的,所述電源模塊包括SPX3819芯片,所述SPX3819芯片包括Vin端、Vout端、GND端、EN端和Adj端,所述GND端接地,所述EN端通過電容C50接地,所述Vin端通過熔斷器Fl連接+3.3V電壓端,所述Vin端和EN端連接,所述Vout端連接+2.5V電壓端并通過串聯連接的電容C51和電容C45接地,所述Vout端分別通過電感LR4和電感LR5連接NA端和STM32端。本實用新型采用低壓差線性穩壓器SPX3819,具有高電源抑制比、超低噪聲及快速啟動等特點,為ARM控制器及無線收發芯片NA5TR1提供所需的工作電源。
[0009]更進一步的,所述NA5TR1無線收發芯片包括第一 VDDA端、第二 VDDA端、RREF端、VSSA 端、VDDA_DC0 端、Xtal32kP 端、Xtal32kN 端、Xtal32MP 端、Xtal32MN 端、Tx_Rx 端、第一 VSSD 端、第二 VSSD 端、第一 VDDD 端、第二 VDDD 端、第三 VSSD 端、SpiCLK 端、SpiSSN端、SpiTXD端、SpiRXD端、DO端、Dl端、D2端、D3端、第四VSSD端、第三VDDD端、Test端、uCReset 端、uCIRQ 端、VDDlV2_Cap 端、uCVcc 端、POnReset 端、第五 VSSD 端、VDDA_ADC 端、第二 VSSA端、第三VDDA端、第四VDDA端、第三VSSA端、第四VSSA端、RxN端、RxP端、第五VSSA端、TxN端、TxP端和第六VSSA端;
[0010]所述第一 VDDA端和第二 VDDD端均連接+2.5V電壓端,所述RREF端通過電阻RlO接地,所述VSSA端接地,所述VDDA_DCO端連接+2.5V電壓端,所述Xtal32kP端和Xtal32kN端分別連接無源晶振Yl的兩端,所述無源晶振Yl的兩端分別通過電容C25和電容C26接地,所述Xtal32MP端和Xtal32MN端分別連接有源晶振Y2的兩端,所述有源晶振Y2的兩端分別通過電容C27和電容C31接地,所述有源晶振Y2的另外兩端接地,所述第一 VSSD端、第二 VSSD端和第三VSSD端均接地,所述第一 VDDD端、第二 VDDD端和第三VDDD端均連接+2.5V電壓,所述第三VSSD端接地,所述SpiCLK端、SpiSSN端、SpiTXD端和SpiRXD端分別連接 SPI1_CLK 端、SPI1_SSN 端、SPI1_MIS0 端和 SPI1_M0SI 端,所述 DO 端、Dl 端、D2 端和D3端通過4位排阻接地,所述第四VSSD端接地,
[0011]所述VDDlV2_Cap端通過并聯連接的電容C29和電容C30接地,所述Test端通過電阻R13接地,所述POnReset端通過電容C28接地并通過電阻Rll接+2.5V電壓,所述第五VSSD端和第二 VSSA端接地,所述VDDA_ADC端接+2.5V電壓端,所述第三VDDA端和第四VDDA端接+2.5V電壓并通過串聯連接的電容C22、電容C23和電容C24接地,所述第三VSSA端和第四VSSA端接地,所述TxN端和TxP端分別連接TXN端和TXP端,第五VSSA端接地,所述TxN端和TxP端分別連接TXN端和TXP端,所述第六VSSA端接地。
[0012]NA5TR1為無線收發芯片,是定位節點的核心器件,該器件內部集成了具有雙邊兩路測距功能的模塊和2.45GHz ISM RF收發器,工作頻段為2.4GHz的免授權頻段,提供3個可自由調整中心頻率的非重疊2.4GHzISM頻道和14個重疊的頻道,提高了與現有2.4GHz無線技術共存時的網絡性能,具有125Kb/s-2Mb/s的可編程數據速率,0-33dBm可調且支持擴展至20dBm以上的可編程輸出功率,高達大_97dBm的接收靈敏度,具有節能的掉電模式,掉電模式下的最小電流< 2 μ A。時鐘晶振:NA5TR1工作時需要32.768kHz和32MHz兩個時鐘信號,32MHz的時鐘作為基帶時鐘的基準來產生線性調頻信號,32.768kHz時鐘為實時時鐘及實現掉電模式下的電源管理。
[0013]更進一步的,所述巴倫阻抗放大電路包括LDB212G4020C-001濾波器,所述LDB212G4020C-001濾波器包括第一端、第二端、第三端、第四端和第五端,所述第一端接單端信號輸出,所述第二端通過電容C18接地,所述第三端連接TXP端,所述第四端連接TXN端,所述第五端接地,所述第三端和第四端通過電感L8連接,所述第三端通過串聯連接的電容C20和電感L7連接RXP端,所述第四端通過串聯連接的電容C21和電感LlO連接RXN端,所述RXP端和RXN端之間通過電感L9連接。
[0014]巴倫阻抗放大電路包括阻抗匹配電路和變壓器巴倫電路,其中阻抗匹配電路由電感L7、電感L9、電感L10、電容C20、電容C21、電感L8組成的是雙Π型匹配網絡,為發送端口 TXP、TXN和接收端口 RXP、RXN的兩對差分對,提供阻抗控制為200歐姆的差分對阻抗匹配電路,實現無線收發模塊的差分接口和變壓器巴倫電路差分接口之間的阻抗匹配;變壓器巴倫電路由模擬器件LDB212G4020C組成,電容18是低頻旁路電容。TXP、TXN、RXP、RXN差分對信號經過阻抗匹配電路后,為其提供高速變壓器巴倫電路,實現將幅度相同但相位相差180度的差分射頻信號和單端射頻信號之間的高速轉換,以此實現平衡傳輸線和非平衡傳輸線阻抗匹配電路。
[0015]更進一步的,所述射頻功率放大器包括功率控制電路、功率開關電路和功率放大電路,所述功率控制電路包括SN74LVC2G04芯片,所述SN74LVC2G04芯片包括一端、二端、三端、四端、五端和六端,其中,所述一端連接Tx_Rx端,所述三端和五端分別連接三極管Ql的基極和集電極,所述三極管Ql的發射極通過電阻R5接地并連接TX_RXXX端,所述二端接地,所述一端通過電容C4連接所述二端并通過電阻Rl連接所述功率開關電路,所述四端連接 TX_RXX 端,;
[0016]所述功率開關電路包括FPF2103芯片,所述FPF2103芯片包括I端、2端、3端、4端和5端,所述I端連接2.5V電壓端,所述2端接地,所述3端通過電阻Rl連接所述功率控制電路并通過電阻R2接地,所述4端為nc端,所述5端分別通過第一磁珠、第二磁珠和第三磁珠連接PA_VDD1端、PA_VDD2端和PA_VDD3端;
[0017]所述功率放大電路包括功率放大器UPG2250T5N,所述功率放大器UPG2250T5N包括第I端、第2端、第3端、第4端、第5端、第6端和第7端,所述第I端通過電容C6連接單端信號輸出并通過電感LI連接PA_VDD3端,所述第I端通過電容C2接地,所述PA_VDD3端通過電容Cl接地,所述第2端為nc端,所述第3端通過電容Cl連接第7端并連接TX-RXXX端,所述第4端通過串聯連接的電容C16和電感L6連接單端信號輸入,所述第5端通過電感L3連接PA_VDD1端,所述PA_VDD1端通過并聯連接的電容C9和電容ClO接地,所述第6端連接PA_VDD2端并通過電容C5接地。射頻功率放大器(PA模塊)是各種無線發射機的重要組成部分。
[0018]在發射機的前級電路中,調制振蕩電路所產生的射頻信號功率很小,為了獲得足夠大的射頻輸出功率,必須采用射頻功率放大器,獲得足夠的射頻功率以后,才能饋送到天線上輻射出去。本發明的射頻功率放大模塊主要包括:功率控制電路、功率開關電路、功率放大電路。
[0019]其中,功率控制電路由電阻R1、電容C4、數字邏輯IC(SN74LVC2G04芯片)、三極管Q1、電阻R5組成。Tx_Rx為無線收發模塊當處于發送/接收狀態時,對外圍電路工作狀態的指示,當Tx_Rx為低電平時,TX_RXX為高電平,此時三極管I打開,通過TX_RXXX做為控制引腳,對功率放大電路中的功率放大器件3的增益進行控制;電容4做為低頻旁路電容來過濾對Tx_Rx高頻干擾。
[0020]功率開關電路:由電阻R2、P溝道莫斯管(FPF2103芯片)、磁珠1、磁珠2、磁珠3組成。ucVCC是無線收發模塊處于發送狀態時,提供給功率放大電路的增益控制的參考電壓,與Tx_Rx組成了功率開關電路。當無線收發模塊處于發送狀態時,P溝道莫斯管FPF2103打開,經過第一磁珠、第二磁珠、第三磁珠過濾掉高頻噪聲和尖峰干擾后,給功率放大電路中的功率放大器UPG2250T5N做電源供給。采用P溝道莫斯管的好處是功率控制電路的輸出為低阻抗,補償電路簡單,在不需要外接大的輸出電容的情況下能實現穩定的電壓輸出,同時節約芯片面積,降低設計成本。
[0021]功率放大電路:由電感L1、電容Cl、電容C2、電容C5、電容C6、電感L3、電容C9、電容C10、電容C11、電容C16、電感L6、功率放大器UPG2250T5N組成。其中,PA_VDD1端、PA_VDD2端、PA_VDD3端、TX_RXXX端為功率開關電路和功率控制提供信號,當無線收發模塊處于發送狀態時,PA_VDD1端、PA_VDD2端、PA_VDD3端向功率放大器UPG2250T5N提供穩定的電源供給,功率放大器UPG2250T5N根據TX_RXXX端的增益控制參考電壓,以此來調整單端信號射頻信號功率的增益控制,本發明采用CEL公司的功率放大器UPG2250T5N(TS0N-6封裝),大大減小芯片面積,內部有3級放大電路,最大增益高達24dBm。在外圍應用電路中,電容C9、電容ClO、電感L3實現了 PA_VDD1端電源輸入的高頻濾波電路;電容Cl、電容C2、電容C5、電感LI實現了 PA_VDD2端和PA_VDD3端電源輸入的高頻濾波電路。
[0022]更進一步的,還包括帶通濾波器模塊,所述帶通濾波器模塊包括LFB2H2G45SG7A159芯片,所述LFB2H2G45SG7A159芯片包括第I端、第II端、第III端和第IV端,所述第I端和第III端均接地,所述第IV端接輸入信號,所述第II端連接電容C7的一端,所述電容C7的另一端分別電感L5和電感L4的一端,所述電感L5的另一端接地。
[0023]帶通濾波器是指能通過某一頻率范圍內的頻率分量,將其他范圍的頻率分量衰減到極低水平的濾波器。本發明的帶通濾波器模塊主要包括:帶通濾波器、阻抗匹配電路。帶通濾波器選用murata村田LFB2H2G45SG7A159芯片,可以有效濾除2.4GHzISM頻道以外的雜波,以降低無線數據收發模塊受干擾可能性,對于空間受限、多徑效應明顯的礦井環境濾波效果明顯。在外圍電路中,電容C7、電感L4、電感L5實現了射頻發射到天線的阻抗匹配電路。
[0024]有益效果:本實用新型的精確定位裝置結構簡單,設計合理,能有有效從硬件上提高定位裝置的定位精度并有效降低功耗。
【專利附圖】
【附圖說明】
[0025]圖1為本實用新型的精確定位裝置的結構示意圖;
[0026]圖2為精確定位原理圖;
[0027]圖3為電源管理模塊的電路結構圖;
[0028]圖4為ARM控制器的電路結構圖;
[0029]圖5為NA5TR1無線收發芯片的電路結構圖;
[0030]圖6為巴倫阻抗放大電路的電路結構圖;
[0031]圖7為功率控制電路和功率開關電路的電路結構圖;
[0032]圖8為功率放大電路的電路結構圖;
[0033]圖9為帶通濾波器模塊的電路結構圖。
【具體實施方式】
[0034]下面結合具體實施例,進一步闡明本實用新型,應理解這些實施例僅用于說明本實用新型而不用于限制本實用新型的范圍,在閱讀了本實用新型之后,本領域技術人員對本實用新型的各種等價形式的修改均落于本申請所附權利要求所限定的范圍。
[0035]請參閱圖1所示,本實用新型的精確定位裝置,包括電源模塊、ARM控制器、NA5TR1無線收發芯片、巴倫阻抗放大電路、射頻功率放大器、帶通濾波器模塊和天線,所述電源模塊連接所述ARM控制器和NA5TR1無線收發芯片,所述ARM控制器連接所述NA5TR1無線收發芯片,所述NA5TR1無線收發芯片、巴倫、射頻功率放大器、帶通濾波器模塊和天線依次連接。
[0036]請參閱圖3所示,電源模塊包括SPX3819芯片,SPX3819芯片包括Vin端、Vout端、GND端、EN端和Adj端,GND端接地,EN端通過電容C50接地,Vin端通過熔斷器Fl連接
3.3V電壓端,Vin端和EN端連接,Vout端連接2.5V電壓端并通過串聯連接的電容C51和電容C45接地,Vout端分別通過電感LR4和電感LR5連接NA端和STM32端。本實用新型采用低壓差線性穩壓器SPX3819,具有高電源抑制比、超低噪聲及快速啟動等特點,為ARM控制器及無線收發芯片NA5TR1提供所需的工作電源。
[0037]請參閱圖4所示,微處理器模塊:微處理器模塊是精確定位射頻板中的計算核心,所有的任務調度、通信協議、功能協調、數據融合、能量計算和數據轉儲都將在該模塊的支持下完成,由于微處理器數據處理速度直接影響到精確定位系統中移動節點的最大運動速度,在該模塊中,選用32位ARM控制器STM32F103CBT6做為微處理器模塊,其處理速度快可達72MHz,且FLASH容量大,穩定性好,支持低電壓2.0-3.6V工作等優點,通過SPI全雙工高速串行通信完成與罐籠監控控制器間的數據傳輸,同時通過SPI與NA5TR1收發芯片完成通。經現場實際應用測試,可以滿足罐籠最大10米/秒的移動速度時實施精準定位。該微處理器尺寸小、成本低、功耗低,集成度高,具有豐富的外圍接口等優點。
[0038]請參閱圖5所示,NA5TR1無線收發芯片包括第一 VDDA端、第二 VDDA端、RREF端、VSSA 端、VDDA_DCO 端、Xtal32kP 端、Xtal32kN 端、Xtal32MP 端、Xtal32MN 端、Tx_Rx 端、第一 VSSD 端、第二 VSSD 端、第一 VDDD 端、第二 VDDD 端、第三 VSSD 端、SpiCLK 端、SpiSSN端、SpiTXD端、SpiRXD端、DO端、Dl端、D2端、D3端、第四VSSD端、第三VDDD端、Test端、uCReset 端、uCIRQ 端、VDDlV2_Cap 端、uCVcc 端、POnReset 端、第五 VSSD 端、VDDA_ADC 端、第二 VSSA端、第三VDDA端、第四VDDA端、第三VSSA端、第四VSSA端、RxN端、RxP端、第五VSSA端、TxN端、TxP端和第六VSSA端。
[0039]第一 VDDA端和第二 VDDD端均連接+2.5V電壓端,RREF端通過電阻RlO接地,VSSA端接地,VDDA_DC0端連接+2.5V電壓端,Xtal32kP端和Xtal32kN端分別連接無源晶振Yl的兩端,無源晶振Yl的兩端分別通過電容C25和電容C26接地,Xtal32MP端和Xtal32MN端分別連接有源晶振Y2的兩端,有源晶振Y2的兩端分別通過電容C27和電容C31接地,有源晶振Y2的另外兩端接地,第一 VSSD端、第二 VSSD端和第三VSSD端均接地,第一 VDDD端、第二 VDDD端和第三VDDD端均連接+2.5V電壓,第三VSSD端接地,SpiCLK端、SpiSSN端、SpiTXD 端和 SpiRXD 端分別連接 SPI1_CLK 端、SPI1_SSN 端、SPI1_MIS0 端和 SPI1_M0SI 端,DO端、Dl端、D2端和D3端通過4位排阻接地,第四VSSD端接地。
[0040]VDDlV2_Cap端通過并聯連接的電容C29和電容C30接地,Test端通過電阻R13接地,POnReset端通過電容C28接地并通過電阻Rll接+2.5V電壓,第五VSSD端和第二 VSSA端接地,VDDA_ADC端接+2.5V電壓端,第三VDDA端和第四VDDA端接+2.5V電壓并通過串聯連接的電容C22、電容C23和電容C24接地,第三VSSA端和第四VSSA端接地,TxN端和TxP端分別連接TXN端和TXP端,第五VSSA端接地,TxN端和TxP端分別連接TXN端和TXP端,第六VSSA端接地。
[0041]NA5TR1為無線收發芯片,是定位節點的核心器件,該器件內部集成了具有雙邊兩路測距功能的模塊和2.45GHz ISM RF收發器,工作頻段為2.4GHz的免授權頻段,提供3個可自由調整中心頻率的非重疊2.4GHzISM頻道和14個重疊的頻道,提高了與現有2.4GHz無線技術共存時的網絡性能,具有125Kb/s-2Mb/s的可編程數據速率,0-33dBm可調且支持擴展至20dBm以上的可編程輸出功率,高達大_97dBm的接收靈敏度,具有節能的掉電模式,掉電模式下的最小電流< 2 μ A。時鐘晶振:NA5TR1工作時需要32.768kHz和32MHz兩個時鐘信號,32MHz的時鐘作為基帶時鐘的基準來產生線性調頻信號,32.768kHz時鐘為實時時鐘及實現掉電模式下的電源管理。
[0042]請參閱圖6所示,巴倫阻抗放大電路包括LDB212G4020C-001濾波器,LDB212G4020C-001濾波器包括第一端、第二端、第三端、第四端和第五端,第一端接單端信號輸出,第二端通過電容C18接地,第三端連接TXP端,第四端連接TXN端,第五端接地,第三端和第四端通過電感L8連接,第三端通過串聯連接的電容C20和電感L7連接RXP端,第四端通過串聯連接的電容C21和電感LlO連接RXN端,RXP端和RXN端之間通過電感L9連接。
[0043]巴倫阻抗放大電路包括阻抗匹配電路和變壓器巴倫電路,其中阻抗匹配電路由電感L7、電感L9、電感L10、電容C20、電容C21、電感L8組成的是雙Π型匹配網絡,為發送端口 TXP、TXN和接收端口 RXP、RXN的兩對差分對,提供阻抗控制為200歐姆的差分對阻抗匹配電路,實現無線收發模塊的差分接口和變壓器巴倫電路差分接口之間的阻抗匹配;變壓器巴倫電路由模擬器件LDB212G4020C組成,電容18是低頻旁路電容。TXP、TXN、RXP、RXN差分對信號經過阻抗匹配電路后,為其提供高速變壓器巴倫電路,實現將幅度相同但相位相差180度的差分射頻信號和單端射頻信號之間的高速轉換,以此實現平衡傳輸線和非平衡傳輸線阻抗匹配電路。
[0044]請參閱圖7和圖8所示,射頻功率放大器包括功率控制電路、功率開關電路和功率放大電路,功率控制電路包括SN74LVC2G04芯片,SN74LVC2G04芯片包括一端、二端、三端、四端、五端和六端,其中,一端連接Tx_Rx端,三端和五端分別連接三極管Ql的基極和集電極,三極管Ql的發射極通過電阻R5接地并連接TX_RXXX端,二端接地,一端通過電容C4連接二端并通過電阻Rl連接功率開關電路,四端連接TX_RXX端。
[0045]功率開關電路包括FPF2103芯片,FPF2103芯片包括I端、2端、3端、4端和5端,I端連接2.5V電壓端,2端接地,3端通過電阻Rl連接功率控制電路并通過電阻R2接地,4端為nc端,5端分別通過第一磁珠、第二磁珠和第三磁珠連接PA_VDD1端、PA_VDD2端和PA_VDD3 端;
[0046]功率放大電路包括功率放大器UPG2250T5N,功率放大器UPG2250T5N包括第I端、第2端、第3端、第4端、第5端、第6端和第7端,第I端通過電容C6連接單端信號輸出并通過電感LI連接PA_VDD3端,第I端通過電容C2接地,PA_VDD3端通過電容Cl接地,第2端為nc端,第3端通過電容Cl連接第7端并連接TX-RXXX端,第4端通過串聯連接的電容C16和電感L6連接單端信號輸入,第5端通過電感L3連接PA_VDD1端,PA_VDD1端通過并聯連接的電容C9和電容ClO接地,第6端連接PA_VDD2端并通過電容C5接地。射頻功率放大器(PA模塊)是各種無線發射機的重要組成部分。
[0047]在發射機的前級電路中,調制振蕩電路所產生的射頻信號功率很小,為了獲得足夠大的射頻輸出功率,必須采用射頻功率放大器,獲得足夠的射頻功率以后,才能饋送到天線上輻射出去。本發明的射頻功率放大模塊主要包括:功率控制電路、功率開關電路、功率放大電路。
[0048]其中,功率控制電路由電阻R1、電容C4、數字邏輯IC(SN74LVC2G04芯片)、三極管Q1、電阻R5組成。Tx_Rx為無線收發模塊當處于發送/接收狀態時,對外圍電路工作狀態的指示,當Tx_Rx為低電平時,TX_RXX為高電平,此時三極管I打開,通過TX_RXXX做為控制引腳,對功率放大電路中的功率放大器件3的增益進行控制;電容4做為低頻旁路電容來過濾對Tx_Rx高頻干擾。
[0049]功率開關電路:由電阻R2、P溝道莫斯管(FPF2103芯片)、磁珠1、磁珠2、磁珠3組成。ucVCC是無線收發模塊處于發送狀態時,提供給功率放大電路的增益控制的參考電壓,與Tx_Rx組成了功率開關電路。當無線收發模塊處于發送狀態時,P溝道莫斯管FPF2103打開,經過第一磁珠、第二磁珠、第三磁珠過濾掉高頻噪聲和尖峰干擾后,給功率放大電路中的功率放大器UPG2250T5N做電源供給。采用P溝道莫斯管的好處是功率控制電路的輸出為低阻抗,補償電路簡單,在不需要外接大的輸出電容的情況下能實現穩定的電壓輸出,同時節約芯片面積,降低設計成本。
[0050]功率放大電路:由電感L1、電容Cl、電容C2、電容C5、電容C6、電感L3、電容C9、電容C10、電容C11、電容C16、電感L6、功率放大器UPG2250T5N組成。其中,PA_VDD1端、PA_VDD2端、PA_VDD3端、TX_RXXX端為功率開關電路和功率控制提供信號,當無線收發模塊處于發送狀態時,PA_VDD1端、PA_VDD2端、PA_VDD3端向功率放大器UPG2250T5N提供穩定的電源供給,功率放大器UPG2250T5N根據TX_RXXX端的增益控制參考電壓,以此來調整單端信號射頻信號功率的增益控制,本發明采用CEL公司的功率放大器UPG2250T5N(TS0N-6封裝),大大減小芯片面積,內部有3級放大電路,最大增益高達24dBm。在外圍應用電路中,電容C9、電容ClO、電感L3實現了 PA_VDD1端電源輸入的高頻濾波電路;電容Cl、電容C2、電容C5、電感LI實現了 PA_VDD2端和PA_VDD3端電源輸入的高頻濾波電路。
[0051]請參閱圖9所示,還包括帶通濾波器模±夬,帶通濾波器模塊包括LFB2H2G45SG7A159芯片,LFB2H2G45SG7A159芯片包括第I端、第II端、第III端和第IV端,第I端和第III端均接地,第IV端接輸入信號,第II端連接電容C7的一端,電容C7的另一端分別電感L5和電感L4的一端,電感L5的另一端接地。
[0052]帶通濾波器是指能通過某一頻率范圍內的頻率分量,將其他范圍的頻率分量衰減到極低水平的濾波器。本發明的帶通濾波器模塊主要包括:帶通濾波器、阻抗匹配電路。帶通濾波器選用murata村田LFB2H2G45SG7A159芯片,可以有效濾除2.4GHzISM頻道以外的雜波,以降低無線數據收發模塊受干擾可能性,對于空間受限、多徑效應明顯的礦井環境濾波效果明顯。在外圍電路中,電容C7、電感L4、電感L5實現了射頻發射到天線的阻抗匹配電路。
[0053]請參閱圖2所示,基于到達時間(TOA)算法的距離測量的測距過程及原理算法,整個測量過程中產生了 4次測量過程以及兩次回復等待時間,所以單次測量時間為:t = (TRoundA-TReplyB+TRoundB-TReplyA)/4,
[0054]其中TRoundA、TReplyB、TRoundB> TReplyA均能夠通過芯片直接讀取。
[0055]測量距離為:d = t*c,其中t為單次測量時間,c為射頻的傳輸速度,約等于光速。
[0056]本實用新型的精確定位裝置結構簡單,設計合理,能有有效從硬件上提高定位裝置的定位精度并有效降低功耗。
【權利要求】
1.一種精確定位裝置,其特征在于:包括電源模塊、ARM控制器、NA5TR1無線收發芯片、巴倫阻抗放大電路、射頻功率放大器、帶通濾波器模塊和天線,所述電源模塊連接所述ARM控制器和NA5TR1無線收發芯片,所述ARM控制器連接所述NA5TR1無線收發芯片,所述NA5TR1無線收發芯片、巴倫、射頻功率放大器、帶通濾波器模塊和天線依次連接。
2.如權利要求1所述的精確定位裝置,其特征在于:所述電源模塊包括SPX3819芯片,所述SPX3819芯片包括Vin端、Vout端、GND端、EN端和Adj端,所述GND端接地,所述EN端通過電容C50接地,所述Vin端通過熔斷器Fl連接+3.3V電壓端,所述Vin端和EN端連接,所述Vout端連接+2.5V電壓端并通過串聯連接的電容C51和電容C45接地,所述Vout端分別通過電感LR4和電感LR5連接NA端和STM32端。
3.如權利要求1所述的精確定位裝置,其特征在于:所述NA5TR1無線收發芯片包括第一 VDDA 端、第二 VDDA 端、RREF 端、VSSA 端、VDDA_DC0 端、Xtal32kP 端、Xtal32kN 端、Xtal32MP端、Xtal32MN 端、Tx_Rx 端、第一 VSSD 端、第二 VSSD 端、第一 VDDD 端、第二 VDDD 端、第三VSSD 端、Sp iCLK 端、Sp i SSN 端、Sp iTXD 端、Sp i RXD 端、DO 端、DI 端、D2 端、D3 端、第四 VSSD端、第三 VDDD 端、Test 端、uCReset 端、uCIRQ 端、VDDlV2_Cap 端、uCVcc 端、POnReset 端、第五VSSD端、VDDA_ADC端、第二 VSSA端、第三VDDA端、第四VDDA端、第三VSSA端、第四VSSA端、RxN端、RxP端、第五VSSA端、TxN端、TxP端和第六VSSA端; 所述第一 VDDA端和第二 VDDD端均連接+2.5V電壓端,所述RREF端通過電阻RlO接地,所述VSSA端接地,所述VDDA_DC0端連接+2.5V電壓端,所述Xtal32kP端和Xtal32kN端分別連接無源晶振Yl的兩端,所述無源晶振Yl的兩端分別通過電容C25和電容C26接地,所述Xtal32MP端和Xtal32MN端分別連接有源晶振Y2的兩端,所述有源晶振Y2的兩端分別通過電容C27和電容C31接地,所述有源晶振Y2的另外兩端接地,所述第一 VSSD端、第二VSSD端和第三VSSD端均接地,所述第一 VDDD端、第二 VDDD端和第三VDDD端均連接+2.5V電壓,所述第三VSSD端接地,所述SpiCLK端、SpiSSN端、SpiTXD端和SpiRXD端分別連接SPI1_CLK 端、SPI1_SSN 端、SPI1_MIS0 端和 SPI1_M0SI 端,所述 DO 端、Dl 端、D2 端和 D3 端通過4位排阻接地,所述第四VSSD端接地, 所述VDDlV2_Cap端通過并聯連接的電容C29和電容C30接地,所述Test端通過電阻R13接地,所述POnReset端通過電容C28接地并通過電阻Rll接+2.5V電壓, 所述第五VSSD端和第二 VSSA端接地,所述VDDA_ADC端接+2.5V電壓端,所述第三VDDA端和第四VDDA端接+2.5V電壓并通過串聯連接的電容C22、電容C23和電容C24接地, 所述第三VSSA端和第四VSSA端接地,所述TxN端和TxP端分別連接TXN端和TXP端,第五VSSA端接地,所述TxN端和TxP端分別連接TXN端和TXP端,所述第六VSSA端接地。
4.如權利要求1所述的精確定位裝置,其特征在于:所述巴倫阻抗放大電路包括LDB212G4020C-001濾波器,所述LDB212G4020C-001濾波器包括第一端、第二端、第三端、第四端和第五端,所述第一端接單端信號輸出,所述第二端通過電容C18接地,所述第三端連接TXP端,所述第四端連接TXN端,所述第五端接地,所述第三端和第四端通過電感L8連接,所述第三端通過串聯連接的電容C20和電感L7連接RXP端,所述第四端通過串聯連接的電容C21和電感LlO連接RXN端,所述RXP端和RXN端之間通過電感L9連接。
5.如權利要求1所述的精確定位裝置,其特征在于:所述射頻功率放大器包括功率控制電路、功率開關電路和功率放大電路,所述功率控制電路包括SN74LVC2G04芯片,所述SN74LVC2G04芯片包括一端、二端、三端、四端、五端和六端,其中,所述三端和五端分別連接三極管Ql的基極和集電極,所述三極管Ql的發射極通過電阻R5接地并連接TX-RXXX端,所述二端接地,所述一端通過電容C4連接所述二端并通過電阻Rl連接所述功率開關電路;所述功率開關電路包括FPF2103芯片,所述FPF2103芯片包括I端、2端、3端、4端和5端,所述I端連接2.5V電壓端,所述2端接地,所述3端通過電阻Rl連接所述功率控制電路并通過電阻R2接地,所述4端為nc端,所述5端分別通過第一磁珠、第二磁珠和第三磁珠連接PA_VDD1端、PA_VDD2端和PA_VDD3端;所述功率放大電路包括功率放大器UPG2250T5N,所述功率放大器UPG2250T5N包括第I端、第2端、第3端、第4端、第5端、第6端和第7端,所述第I端通過電容C6連接單端信號輸出并通過電感LI連接PA_VDD3端,所述第I端通過電容C2接地,所述PA_VDD3端通過電容Cl接地,所述第2端為nc端,所述第3端通過電容Cl連接所述第7端并連接TX-RXXX端,所述第4端通過串聯連接的電容C16和電感L6連接單端信號輸入,所述第5端通過電感L3連接PA_VDD1端,所述PA_VDD1端通過并聯連接的電容C9和電容ClO接地,所述第6端連接PA_VDD2端并通過電容C5接地。
6.如權利要求1所述的精確定位裝置,其特征在于:還包括帶通濾波器模塊,所述帶通濾波器模塊包括LFB2H2G45SG7A159芯片,所述LFB2H2G45SG7A159芯片包括第I端、第II端、第III端和第IV端,所述第I端和第III端均接地,所述第IV端接輸入信號,所述第II端連接電容C7的一端,所述電容C7的另一端分別電感L5和電感L4的一端,所述電感L5的另一端接地。
【文檔編號】G01S1/02GK204256164SQ201420442442
【公開日】2015年4月8日 申請日期:2014年8月6日 優先權日:2014年8月6日
【發明者】金勇
申請人:南京北路自動化系統有限責任公司