專利名稱:電壓幅度檢測電路和方法、信息存儲設備以及通信設備的制作方法
技術領域:
本公開內容涉及電壓幅度檢測電路、信息存儲設備、通信設備以及電壓幅度檢測方法。
背景技術:
許多時鐘用于電子裝置。為了檢測電子裝置的故障或者對系統進行控制,需要檢測時鐘的電壓幅度。例如,JP3107052B公開了一種用于檢測時鐘的電壓幅度的時鐘電壓幅度檢測電路的技術。此外,峰值保持電路用于常規的時鐘電壓幅度檢測電路。例如,在JP2002-135070A中公開了該峰值保持電路。
發明內容
然而,在常規的時鐘電壓幅度檢測電路中,無源元件例如電阻器和電容器用于峰值保持電路。因此,在待檢測的時鐘的頻率低(例如,大約IOOkHz至400kHz)的情況下,應該增加峰值保持電路的時間常數。此外,為了增加使用無源元件的峰值保持電路的時間常數,應該增加電阻值和電容值,其結果是在考慮在集成電路上安裝時鐘電壓幅度檢測電路的情況下面積可能增加到不可容許的程度。鑒于上述問題做出本公開內容,并且本公開內容通過省略峰值保持電路來提供新穎的以及改良的電壓幅度檢測電路、信息處理設備、通信設備以及電壓幅度檢測方法,其可以被配置成即使在待檢測的時鐘的頻率低的情況下也不使用大電容器或大電阻器。根據本公開內容的實施方式,提供一種電壓幅度檢測電路,其包括:被配置成將輸入信號的電壓幅度與預定電壓進行比較并且輸出比較結果的第一比較單元;被配置成在驅動時鐘的預定周期中對從第一比較單元輸出的比較結果進行保持并且輸出所保持的比較結果的第一比較結果保持單元;以及被配置成在驅動時鐘的預定周期中對從第一比較結果保持單元輸出的比較結果進行評估并且輸出評估結果的第一比較結果評估單元。根據本公開內容的另一實施方式,提供一種包括該電壓幅度檢測電路的信息處理設備。根據本公開內容的再一實施方式,提供一種包括該電壓幅度檢測電路的通信設備。根據本公開內容的又一實施方式,提供一種電壓幅度檢測方法,包括:將輸入信號的電壓幅度與預定電壓進行比較并且輸出比較結果;在驅動時鐘的預定周期中對在比較步驟中輸出的比較結果進行保持并且輸出所保持的比較結果;以及在驅動時鐘的預定周期中對在比較結果保持步驟中輸出的比較結果進行評估并且輸出評估結果。根據上述本公開內容的實施方式,可以通過省略峰值保持電路來提供新穎的以及改良的電壓幅度檢測電路、信息處理設備、通信設備以及電壓幅度檢測方法,其可以被配置成即使在待檢測的時鐘的頻率低的情況下也不使用大電容器或大電阻器。
圖1是示出常規的電壓幅度檢測電路1000的配置的說明圖;圖2是示出用于常規的電壓幅度檢測電路1000中的峰值保持電路1001的示例性電路配置的說明圖;圖3是示出根據本公開內容的第一實施方式的電壓幅度檢測電路100的功能配置的說明圖;圖4是示出圖3中示出的根據本公開內容的第一實施方式的電壓幅度檢測電路100的具體示例性電路配置的說明圖;圖5是示出提供給圖4中示出的電壓幅度檢測電路100的信號的時序圖的說明圖;圖6是示出提供給圖4中示出的電壓幅度檢測電路100的信號的時序圖的說明圖;圖7是示出根據本公開內容的第二實施方式的電壓幅度檢測電路200的具體示例性電路配置的說明圖;圖8是示出提供給圖7中示出的電壓幅度檢測電路200的信號的時序圖的說明圖;圖9是示出提供給圖7中示出的電壓幅度檢測電路200的信號的時序圖的說明圖;圖10是示出根據本公開內容的第二實施方式的變型的電壓幅度檢測電路200’的具體示例性電路配置的說明圖;圖11是示出提供給圖10中示出的電壓幅度檢測電路200’的信號的時序圖的說明圖;圖12是示出圖10中示出的電壓幅度檢測電路200’的延遲電路214’的示例性配置的說明圖;圖13是示出根據本公開內容的第三實施方式的電壓幅度檢測電路300的具體示例性電路配置的說明圖;圖14是示出提供給圖13中示出的電壓幅度檢測電路300的信號的時序圖的說明圖;圖15是示出了提供給圖13中示出的電壓幅度檢測電路300的信號的時序圖的說明圖;圖16是示出根據本公開內容的第四實施方式的電壓幅度檢測電路400的具體示例性電路配置的說明圖;圖17是示出提供給圖16中示出的電壓幅度檢測電路400的信號的時序圖的說明圖;圖18是示出提供給圖16中示出的電壓幅度檢測電路400的信號的時序圖的說明圖;圖19是示出根據本公開內容的第五實施方式的電壓幅度檢測電路500的配置的說明圖;圖20是示出提供給圖19中示出的電壓幅度檢測電路500的信號的時序圖的說明圖;圖21是示出根據本公開內容的第六實施方式的電壓幅度檢測電路600的具體示例性電路配置的說明圖;圖22是示出提供給圖21中示出的電壓幅度檢測電路600的信號的時序圖的說明圖;圖23是示出具有根據每個實施方式的電壓幅度檢測電路的存儲設備700的功能配置的說明圖;以及圖24是示出具有根據每個實施方式的電壓幅度檢測電路的通信設備800的功能配置的說明圖。
具體實施例方式以下,將參照附圖詳細地描述本公開內容的優選實施方式。注意,在該說明書和附圖中,用相同的附圖標記表示具有基本相同的功能和結構的結構要素,并且省略了對這些結構要素的重復說明。將按照以下順序做出描述。〈1.常規的電壓幅度檢測電路的配置〉<2.第一實施方式>[電壓幅度檢測電路的示例性功能配置][電壓幅度檢測電路的示例性電路配置][電壓幅度檢測電路的操作]〈3.第二實施方式〉[電壓幅度檢測電路的示例性電路配置][電壓幅度檢測電路的操作][變型]<4.第三實施方式>[電壓幅度檢測電路的示例性電路配置][電壓幅度檢測電路的操作]〈5.第四實施方式〉[電壓幅度檢測電路的示例性電路配置][電壓幅度檢測電路的操作]〈6.第五實施方式〉[電壓幅度檢測電路的示例性電路配置][電壓幅度檢測電路的操作]<7.第六實施方式>[電壓幅度檢測電路的示例性電路配置][電壓幅度檢測電路的操作]<8.電壓幅度檢測電路的應用的示例〉<9.結論〉〈1.常規的電壓幅度檢測電路的配置〉
首先,在詳細描述本公開內容的優選實施方式之前,將描述常規的電壓幅度檢測電路的配置及其問題。圖1是示出常規的電壓幅度檢測電路1000的配置的說明圖,并且示出了在JP3107052B中公開的電路配置。如圖1所示,常規的電壓幅度檢測電路1000包括峰值保持電路1001、電壓檢測電路1002以及鎖存電路1003。峰值保持電路1001保持輸入信號CLKIN的峰值。電壓檢測電路1002將峰值保持電路1001的輸出電壓VPEAK與預定基準電壓VREF進行比較,并且輸出輸出信號C0MP0UT。鎖存電路1003保持從電壓檢測電路1002輸出的輸出信號C0MP0UT,并且輸出檢測輸出DETOUT。通過具有圖1中所示的配置,常規的電壓幅度檢測電路1000可以檢測輸入信號CLKIN的電壓幅度是否大于基準電壓VREF,并且輸出檢測結果。圖2是示出用于常規的電壓幅度檢測電路1000中的峰值保持電路1001的示例性電路配置的說明圖,并且示出了在JP2002-135070B中公開的電路配置。如圖2所示,用于常規的電壓幅度檢測電路1000的峰值保持電路1001包括輸入電阻器1101、反饋電阻器1107、第一運算放大器1102、二極管1103、電阻器1104、電容器1105以及第二運算放大器1106。將簡要地描述圖2中示出的峰值保持電路1001的操作。在大于過去的峰值輸出電壓VOUT的輸入信號VIN從輸入端到達的情況下,電容器1105經由二極管1103被充電。當電容器1105被充電時,來自輸出端的輸出電壓VOUT增大。在輸入信號沒有到達輸入端的情況下,電容器1105中積蓄的電荷經由電阻器1104被放電,并且來自輸出端的輸出電壓VOUT減小。峰值保持電路1001可以通過以這種方式操作來保持輸入電壓的峰值。應該根據待檢測的信號的性質來適當地設置由包括在峰值保持電路1001中的電阻器1104和電容器1105形成的時間常數。在待檢測的時鐘的頻率低的情況下,由電阻器1104和電容器1105形成的時間常數應該被增大,并且因此電阻值和電容值應該被增大。然而,在考慮在集成電路上安裝電壓幅度檢測電路的情況下,電阻值和電容值的增大將達到使得電路面積的增大不可容許的程度。由此,在考慮在集成電路上安裝這樣的電壓幅度檢測電路的情況下,期望不使用諸如使用無源元件的峰值保持電路的電路。因此,本公開內容的下列實施方式描述了即使當待檢測的時鐘的頻率低時也可以在不使用類似于使用無源元件的峰值保持電路的電路的情況下適當地檢測輸入時鐘的電壓幅度的技術。<2.第一實施方式>[電壓幅度檢測電路的示例性功能配置]圖3是示出根據本公開內容的第一實施方式的電壓幅度檢測電路100的功能配置的說明圖。以下,將參照圖3來描述根據本公開內容的第一實施方式的電壓幅度檢測電路100的功能配置。如圖3所示,根據本公開內容的第一實施方式的電壓幅度檢測電路100包括比較單元101、比較結果保持單元102和比較結果評估單元103。比較單元101將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較。比較單元101將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF的比較結果輸出到比較結果保持單元102。具體地,比較單元101將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較,并且在輸入時鐘CLKIN的電壓幅度大于預定基準電壓VREF的期間輸出高電平的預定信號COMPOUT。比較結果保持單元102在時鐘信號CLKFF的上升沿處捕捉從比較單元101發送的信號C0MP0UT,并且將作為預定信號的信號FFOUT輸出到比較結果評估單元103。比較結果保持單元102通過在時鐘信號CLKFF的上升沿處捕捉信號COMPOUT來在輸入時鐘CLKIN的電壓幅度大于預定基準電壓VREF的情況下輸出高電平的信號FF0UT,而在輸入時鐘CLKIN的電壓幅度不大于預定基準電壓VREF的情況下輸出低電平的信號FF0UT。比較結果評估單元103捕捉從比較結果保持單元102輸出的信號FF0UT,基于時鐘信號CLKFF來評估信號FFOUT的內容,并且將評估結果作為信號DETOUT輸出。比較結果評估單元103可以通過基于時鐘信號CLKFF對信號FFOUT的內容進行評估來準確地確定輸入時鐘CLKIN的電壓幅度是否大于預定基準電壓VREF。已經參照圖3描述了根據本公開內容的第一實施方式的電壓幅度檢測電路100的功能配置。接下來,將描述圖3中示出的根據本公開內容的第一實施方式的電壓幅度檢測電路100的具體示例性電路配置。[電壓幅度檢測電路的示例性電路配置]圖4是示出圖3中示出的根據本公開內容的第一實施方式的電壓幅度檢測電路100的具體示例性電路配置的說明圖。以下,將參照圖4來描述根據本公開內容的第一實施方式的電壓幅度檢測電路100的具體示例性電路配置。如圖4所示,根據本公開內容的第一實施方式的電壓幅度檢測電路100包括比較器111、觸發器112和計數器113。比較器111構成圖3中的比較單元101,并且將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較。比較器111將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較,并且在輸入時鐘CLKIN的電壓幅度大于預定基準電壓VREF的期間輸出高電平的預定信號COMPOUT。觸發器112構成圖3中的比較結果保持單元102,并且在時鐘信號CLKFF的上升沿處捕捉從比較器111發送的信號COMPOUT。觸發器112將所捕捉的信號COMPOUT作為預定信號FFOUT輸出。驅動觸發器112的時鐘信號CLKFF具有與輸入時鐘CLKIN相同的頻率并且具有下述相位,該相位被調整成使得時鐘信號CLKFF與輸入時鐘CLKIN具有90°的相位差。因此,在輸入時鐘CLKIN達到了預定幅度的情況下,觸發器112在輸出信號COMPOUT處于高電平的期間捕捉比較器111的輸出信號C0MP0UT,并且總是輸出高電平的信號FF0UT。觸發器112通過在時鐘信號CLKFF的上升沿處捕捉信號COMPOUT來在輸入時鐘CLKIN的電壓幅度大于預定基準電壓VREF的情況下輸出高電平的信號FF0UT,而在輸入時鐘CLKIN的電壓幅度不大于預定基準電壓VREF的情況下輸出低電平的信號FF0UT。計數器113構成圖3中的比較結果評估單元103,并且捕捉從觸發器112輸出的信號FFOUT以及基于時鐘信號CLKFF來評估信號FFOUT的內容。具體地,通過被提供以時鐘信號CLKFF來進行操作的計數器113在信號FFOUT變成高電平的情況下開始計數操作,并且在進行了預定次的計數之后,將信號FFOUT的評估結果作為信號DETOUT輸出。計數器113可以通過基于時鐘信號CLKFF對信號FFOUT的內容進行評估來準確地確定輸入時鐘CLKIN的電壓幅度是否大于預定基準電壓VREF。已經參照圖4描述了根據本公開內容的第一實施方式的電壓幅度檢測電路100的具體示例性電路配置。接下來,將描述根據本公開內容的第一實施方式的電壓幅度檢測電路100的操作。[電壓幅度檢測電路的操作]圖5是示出提供給圖4中示出的電壓幅度檢測電路100的信號的時序圖的說明圖。以下,將參照圖5來描述根據本公開內容的第一實施方式的電壓幅度檢測電路100的操作。如果輸入時鐘CLKIN沒有提供到電壓幅度檢測電路100,或者即使在提供了輸入時鐘CLKIN的情況下,如果輸入時鐘CLKIN的電壓幅度小于預定基準電壓VREF的電壓幅度,則比較器111將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較,并且由于基準電壓VREF的電壓幅度更高,所以輸出低電平的信號COMPOUT。觸發器112在時鐘CLKFF的上升沿處將從比較器111輸出的信號COMPOUT的內容作為信號FFOUT輸出。在被提供以低電平的信號COMPOUT時,觸發器112輸出低電平的信號 FFOUT。計數器113具有初始值n,并且在被提供以時鐘CLKFF時進行操作。在時鐘CLKFF的上升沿處,如果信號FFOUT處于高電平,則計數器113對計數值進行遞減計數,而如果信號FFOUT處于低電平,則將計數值重置為初始值。在電壓幅度檢測電路100沒有被提供以輸入時鐘CLKIN的情況下,信號FFOUT處于低電平。由此,計數器113的計數值保持初始值
Πο在電壓幅度檢測電路100被提供以具有大于基準電壓VREF的電壓幅度的輸入時鐘CLKIN的情況下,比較器111將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較,并且由于輸入時鐘CLKIN的電壓幅度更高,所以輸出高電平的信號C0MP0UT。觸發器112在被提供以高電平的信號COMPOUT時,在CLKFF的上升沿的時刻捕捉信號COMPOUT,并且輸出高電平的信號FFOUT。計數器113在被提供以高電平的信號FFOUT的情況下,在時鐘CLKFF的上升沿的時刻對計數值進行遞減計數。然后,當計數器113的計數值已變成零時,計數器113輸出高電平的信號DET0UT。因為信號DETOUT處于高電平,所以可以確定提供了具有大于基準電壓VREF的電壓幅度的輸入時鐘CLKIN。注意的是,計數器113可以是升計數器。如果計數器113是升計數器,則計數器113可以在計數器值達到預定值時的時間點輸出高電平的信號 DETOUT。在如上所述輸入時鐘CLKIN被穩定地提供給電壓幅度檢測電路100的情況下,時鐘的電壓幅度總是大于基準電壓VREF。然而,也考慮到下述情況,在該情況中,緊接在生成時鐘之后,穩定的時鐘不被提供給電壓幅度檢測電路100。圖6是示出提供給圖4中示出的電壓幅度檢測電路100的信號的時序圖的說明圖,并且示出了其中輸入時鐘CLKIN的電壓幅度不穩定的視圖。如圖6所示,在將輸入時鐘CLKIN提供給電壓幅度檢測電路100的開始時,如果輸入時鐘CLKIN的電壓幅度不大于基準電壓VREF,則計數器113的計數值不減小。在此之后,當輸入時鐘CLKIN的電壓幅度變得大于基準電壓VREF時,計數器113的計數值開始從η減小。然而,當輸入時鐘CLKIN的電壓幅度變得小于基準電壓VREF時,比較器111輸出低電平的信號COMPOUT。然后,在時鐘CLKFF的上升沿處信號COMPOUT處于低電平的情況下,觸發器112輸出低電平的信號FF0UT。計數器113在被提供以低電平的信號FFOUT時,在時鐘CLKFF的上升沿處將計數值重置為η。在此之后,當輸入時鐘CLKIN的電壓幅度變得大于基準電壓VREF時,計數器113的計數值開始從η減小,并且當計數器113的計數值變成零時,計數器113輸出高電平的信號 DETOUT。在如上所述電壓幅度檢測電路100通過被提供以輸入時鐘CLKIN來進行操作的情況下,即使待檢測的時鐘的頻率低(例如,大約IOOkHz至400kHz),也可以在不使用利用無源元件的峰值保持電路的情況下準確地檢測時鐘的生成。由于使用觸發器而沒有使用無源元件,所以可以利于在集成電路上安裝電壓幅度檢測電路100。此外,由于使用所保持的信號作為開始信號來在給定的時間段操作計數器并且計數器的輸出用作確定結果,所以可以通過如果不輸入穩定的時鐘則不輸出檢測結果,來消除檢測誤差。<3.第二實施方式>[電壓幅度檢測電路的示例性電路配置]在上述的本公開內容的第一實施方式中,預定時鐘CLKFF被提供給觸發器112和計數器113。如果根據從比較器輸出的信號來生成提供給觸發器和計數器的時鐘,則變得可以進一步抑制電路規模。圖7是示出根據本公開內容的第二實施方式的電壓幅度檢測電路200的具體示例性電路配置的說明圖。以下,將參照圖7來描述根據本公開內容的第二實施方式的電壓幅度檢測電路200的具體示例性電路配置。如圖7所示,根據本公開內容的第二實施方式的電壓幅度檢測電路200包括比較器211、觸發器212、計數器213以及延遲電路214。類似于圖4中示出的比較器111,比較器211將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較。比較器211將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較,并且在輸入時鐘CLKIN的電壓幅度大于預定基準電壓VREF的期間輸出高電平的預定信號COMPOUT。類似于圖4中示出的觸發器112,觸發器212在時鐘信號CLKFF的上升沿處捕捉從比較器211發送的信號C0MP0UT。觸發器212通過在時鐘信號CLKFF的上升沿處捕捉信號COMPOUT來在輸入時鐘CLKIN的電壓幅度大于基準電壓VREF的情況下輸出高電平的信號FF0UT,而在輸入時鐘CLKIN的電壓幅度不大于預定基準電壓VREF的情況下輸出低電平的信號FF0UT。在該實施方式中,根據從比較器211發送的信號COMPOUT來生成時鐘信號CLKFF0類似于圖4中示出的計數器113,計數器213捕捉從觸發器212輸出的信號FFOUT,并且基于時鐘信號CLKFF來評估信號FFOUT的內容。具體地,在被提供以時鐘信號CLKFF時進行操作的計數器213在信號FFOUT變成高電平時開始計數操作,而在進行了預定次計數之后,將信號FFOUT的評估結果作為信號DETOUT輸出。計數器213可以通過基于時鐘信號CLKFF對信號FFOUT的內容進行評估來更加準確地確定輸入時鐘CLKIN的電壓幅度是否大于預定基準電壓VREF。在該實施方式中,根據從比較器211發送的信號COMPOUT來生成時鐘信號CLKFF。延遲電路214將比較器211的輸出延遲預定時間,并且將經延遲的信號作為信號CLKFF輸出。在該實施方式中,延遲電路214通過對比較器211的輸出進行延遲使得輸出信號CLKFF與從比較器211輸出的信號COMPOUT具有90°的相位差來輸出信號CLKFF。在上文,參照圖7描述了根據本公開內容的第二實施方式的電壓幅度檢測電路200的具體示例性電路配置。接下來,將描述根據本公開內容的第二實施方式的電壓幅度檢測電路200的操作。[電壓幅度檢測電路的操作]圖8是示出了提供給圖7中示出的電壓幅度檢測電路200的信號的時序圖的說明圖。以下,將參照圖8來描述根據本公開內容的第二實施方式的電壓幅度檢測電路200的操作。如果輸入時鐘CLKIN沒有被提供到電壓幅度檢測電路200,或者即使在輸入時鐘CLKIN被提供的情況下,如果輸入時鐘CLKIN的電壓幅度小于預定基準電壓VREF,則比較器211將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較,并且由于基準電壓VREF的電壓幅度更高而輸出低電平的信號COMPOUT。因為信號COMPOUT處于低電平,所以從延遲電路214輸出的信號CLKFF也處于低電平。由于信號CLKFF保持在低電平,所以觸發器212不輸出從比較器211輸出的信號COMPOUT的內容,而輸出低電平的信號FF0UT。計數器213具有初始值n,并且通過被提供以時鐘CLKFF來進行操作。當在時鐘CLKFF的上升沿的時刻信號FFOUT處于高電平的情況下,計數器213對計數值進行遞減計數,而在信號FFOUT處于低電平的情況下,計數器213將計數值重置為初始值。然而,如果輸入時鐘CLKIN沒有被提供給電壓幅度檢測電路200,則信號CLKFF保持在低電平。由此,計數器213不進行操作,且計數值保持初始值η。在電壓幅度檢測電路200被提供以具有大于基準電壓VREF的電壓幅度的輸入時鐘CLKIN的情況下,比較器211將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較,并且由于輸入時鐘CLKIN的電壓幅度更高,所以在輸入時鐘CLKIN的電壓幅度更高的期間輸出高電平的信號C0MP0UT。當在輸入時鐘CLKIN的電壓幅度更高的期間處于高電平的信號COMPOUT被提供給延遲電路214時,信號CLKFF變成與信號COMPOUT具有90°的相位差的信號。觸發器212在被提供以高電平的信號COMPOUT的情況下,在信號CLKFF的上升沿的時刻捕捉信號COMPOUT,并且輸出高電平的信號FFOUT。計數器213在被提供以高電平的信號FFOUT時,在信號CLKFF的上升沿的時刻對計數值進行遞減計數。然后,當計數器213的計數值變成零時,計數器213輸出高電平的信號DET0UT。當信號DETOUT處于高電平時,可以確定提供了具有大于基準電壓VREF的電壓幅度的輸入時鐘CLKIN。注意的是,計數器213可以是升計數器。在計數器213是升計數器的情況下,計數器213可以在計數值達到預定值時的時間點輸出高電平的信號DET0UT。在如上所述輸入時鐘CLKIN被穩定地提供給電壓幅度檢測電路200的情況下,時鐘的電壓幅度總是大于基準電壓VREF。然而,也考慮到下述情況:緊接在生成時鐘之后,穩定的時鐘沒有被提供給電壓幅度檢測電路200。圖9是示出了提供給圖7中示出的電壓幅度檢測電路200的信號的時序圖的說明圖,并且示出了其中輸入時鐘CLKIN的電壓幅度不穩定的視圖。如圖9所示,在將輸入時鐘CLKIN提供給電壓幅度檢測電路200的開始時,如果輸入時鐘CLKIN的電壓幅度不大于基準電壓VREF,則計數器213的計數值不減小。在此之后,當輸入時鐘CLKIN的電壓幅度變得大于基準電壓VREF時,計數器213的計數值開始從η減小。然而,當輸入時鐘CLKIN的電壓幅度變得小于基準電壓VREF時,比較器211輸出低電平的信號COMPOUT。當信號COMPOUT的輸出變成低電平時,根據信號COMPOUT生成的信號CLKFF也變成低電平。由于信號CLKFF變成低電平,計數器213的計數值被維持(圖9中計數值保持n-3)。此后,當輸入時鐘CLKIN的電壓幅度變得大于基準電壓VREF時,計數器213的計數值開始從n-3減小,而當計數器213的計數值變成零時,計數器213輸出高電平的信號DETOUT0因此,計數器213的計數值可以被設定成是足以等到輸入時鐘CLKIN穩定的長度。在如上所述電壓幅度檢測電路200通過被提供以輸入時鐘CLKIN來進行操作的情況下,類似于根據第一實施方式的電壓幅度檢測電路100,即使待檢測的時鐘的頻率低,也可以在不使用利用無源元件的峰值保持電路的情況下檢測時鐘的生成。由于使用觸發器而不使用無源元件,所以可以利于在集成電路上安裝電壓幅度檢測電路200。此外,在使用所保持的信號作為開始信號來在給定的時間段操作計數器并且計數器的輸出用作確定結果的情況下,可以通過如果不輸入穩定的時鐘則不輸出檢測結果,來消除檢測誤差。此外,在根據本公開內容的第二實施方式的電壓幅度檢測電路200從比較器211的輸出COMPOUT生成要提供給觸發器212和計數器213的信號CLKFF的情況下,變得不需要準備專用的時鐘。因此,與根據第一實施方式的電壓幅度檢測電路100相比,能夠實現電壓幅度檢測電路200的尺寸的進一步減小。盡管該實施方式示出其中輸入時鐘CLKIN與信號CLKFF之間的相位差是大約90°的示例,但本公開內容不限于此。只要能夠確定地捕捉到對確定電壓幅度來說必要的輸入信號波形的部分并且可以確保能夠避免觸發器的亞穩定性的相位關系,則相位差可以是任何值。[變型]盡管上述電壓幅度檢測電路200通過在延遲電路214處將從比較器211輸出的信號COMPOUT延遲預定時間來生成用于操作觸發器212和計數器213的時鐘,但是也可以通過將輸入時鐘CLKIN延遲預定時間來生成用于操作觸發器212和計數器213的時鐘。圖10是示出根據本公開內容的第二實施方式的變型的電壓幅度檢測電路200’的具體示例性電路配置的說明圖。圖10中示出的電壓幅度檢測電路200’與圖7中示出的電壓幅度檢測電路200的區別在于輸入到延遲電路214’的信號為輸入時鐘CLKIN并且信號CLKFF是從輸入時鐘CLKIN生成的。此外,延遲電路214’將輸入時鐘CLKIN放大預定量以將輸入時鐘CLKIN用作操作觸發器212和計數器213的時鐘。除這些點之外,功能與圖7中示出的電壓幅度檢測電路200的功能大致一樣。圖11是示出提供給圖10中示出的電壓幅度檢測電路200’的信號的時序圖的說明圖,并且示出其中輸入時鐘CLKIN的電壓幅度不穩定的視圖。如圖11所示,在輸入時鐘CLKIN被提供給電壓幅度檢測電路200’的開始時,如果輸入時鐘CLKIN的電壓幅度不大于基準電壓VREF,則計數器213的計數值不減小。在此之后,當輸入時鐘CLKIN的電壓幅度變得大于基準電壓VREF時,計數器213的計數值開始從η減小。然而,當輸入時鐘CLKIN的電壓幅度變得小于基準電壓VREF時,比較器211輸出低電平的信號COMPOUT。即使在輸入時鐘CLKIN的電壓幅度小于基準電壓VREF的情況下,由于輸入時鐘CLKIN被提供,所以繼續生成信號CLKFF。此外,當在信號CLKFF的上升沿處信號COMPOUT處于低電平的情況下,觸發器212輸出低電平的信號FFOUT。計數器213在被提供以低電平的信號FFOUT時,在時鐘CLKFF的上升沿處將計數值重置為η。在此之后,當輸入時鐘CLKIN的電壓幅度變得再次大于基準電壓VREF時,計數器213的計數值開始從η減小,并且當計數器213的計數值變成零時,計數器213輸出高電平的信號DETOUT。如上所述,即使在通過將輸入時鐘CLKIN延遲預定時間來生成用于操作觸發器212和計數器213的時鐘的情況下,也可以適當地檢測輸入時鐘CLKIN的電壓幅度。圖12是示出了圖10中示出的電壓幅度檢測電路200’的延遲電路214’的示例性配置的說明圖。如圖12所示,延遲電路214’例如包括電容器221、反相器222、反相器224和反相器225以及電阻反饋電路223。電容器221截除輸入信號BUFIN的直流分量。反相器222與電阻反饋電路223并聯連接,并且將已經用電容器221截除了直流分量的輸入信號放大預定量。電阻反饋電路223具有將等于反相器222的閾值電壓的偏壓提供給輸入信號的效果。串級連接的反相器224和反相器225對反相器222的輸出信號進行放大和延遲。可以根據必要的放大的量、延遲時間等來適當地設置反相器的數目。〈4.第三實施方式〉[電壓幅度檢測電路的示例性電路配置]在上述本公開內容的第二實施方式中,通過根據比較器211的輸出COMPOUT生成用于提供給觸發器212和計數器213的信號CLKFF來實現電壓幅度檢測電路的尺寸的進一步減小。然而,在使用延遲電路來延遲比較器211的輸出的方法的情況下,可能有這樣的情況:取決于操作環境而不能準確地維持時鐘與輸入到觸發器的信號之間的相位差。因此,在本公開內容的第三實施方式中,將描述具有下述目的的電壓幅度檢測電路:通過使用分頻器使比較器的輸出產生分支來準確地維持輸入到觸發器的信號與時鐘之間的相位差。圖13是示出根據本公開內容的第三實施方式的電壓幅度檢測電路300的具體示例性電路配置的說明圖。下面將參照圖13來描述根據本公開內容的第三實施方式的電壓幅度檢測電路300的具體示例性電路配置。如圖13所示,根據本公開內容的第三實施方式的電壓幅度檢測電路300包括比較器311、觸發器312、計數器313和分頻器314。類似于圖4中示出的比較器111,比較器311將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較。比較器311將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較,并且在輸入時鐘CLKIN的電壓幅度大于基準電壓VREF的期間輸出高電平的預定信號COMPOUT。在該實施方式中,從比較器311輸出的信號COMPOUT被發送到分頻器314。分頻器314根據從比較器311輸出的信號COMPOUT來生成具有90°的相位差的信號DIVOUT和信號CLKFF。信號DIVOUT被輸出給觸發器312,而信號CLKFF被輸出給觸發器312和計數器313。觸發器312在時鐘信號CLKFF的上升沿處捕捉從分頻器314發送的信號DIV0UT。觸發器312通過在時鐘信號CLKFF的上升沿處捕捉信號DIVOUT來在輸入時鐘CLKIN的電壓幅度大于預定基準電壓VREF的情況下輸出高電平的信號FF0UT,而在輸入時鐘CLKIN的電壓幅度不大于預定基準電壓VREF的情況下輸出低電平的信號FF0UT。在該實施方式中,在分頻器314中生成時鐘信號CLKFF。類似于圖4中示出的計數器113,計數器313捕捉從觸發器312輸出的信號FFOUT,并且基于時鐘信號CLKFF來評估信號FFOUT的內容。具體地,通過被提供以時鐘信號CLKFF來進行操作的計數器313在信號FFOUT變成高電平時開始計數操作,并且在進行了預定次計數之后,將信號FFOUT的評估結果作為信號DETOUT輸出。計數器313可以通過基于時鐘信號CLKFF對信號FFOUT的內容進行評估來更加準確地確定輸入時鐘CLKIN的電壓幅度是否大于預定基準電壓VREF。在該實施方式中,通過分頻器314來生成時鐘信號CLKFF。在上文,參照圖13描述了根據本公開內容的第三實施方式的電壓幅度檢測電路300的具體示例性電路配置。接下來,將描述根據本公開內容的第三實施方式的電壓幅度檢測電路300的操作。[電壓幅度檢測電路的操作]圖14是示出了提供給圖13中示出的電壓幅度檢測電路300的信號的時序圖的說明圖。以下,將參照圖14來描述根據本公開內容的第三實施方式的電壓幅度檢測電路300的操作。如果輸入時鐘CLKIN沒有被提供到電壓幅度檢測電路300,或者即使在輸入時鐘CLKIN被提供的情況下,如果輸入時鐘CLKIN的電壓幅度小于預定基準電壓VREF,則比較器311將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較,并且由于基準電壓VREF的電壓幅度更高,所以輸出低電平的信號C0MP0UT。因為信號COMPOUT處于低電平,所以從分頻器314輸出的信號DIVOUT和信號CLKFF也處于低電平。由于信號CLKFF保持在低電平,所以觸發器312不輸出從分頻器314輸出的信號DIVOUT的內容,而輸出低電平的信號FF0UT。計數器313具有初始值n,并且通過被提供以時鐘CLKFF來進行操作。當在時鐘CLKFF的上升沿的時刻信號FFOUT處于高電平的情況下,計數器313對計數值進行遞減計數,而在信號FFOUT處于低電平的情況下,計數器313將計數值重置為初始值。然而,如果輸入時鐘CLKIN沒有被提供給電壓幅度檢測電路300,或者即使輸入時鐘CLKIN被提供,如果輸入時鐘CLKIN的電壓幅度小于預定基準電壓VREF的電壓幅度,則信號CLKFF保持在低電平。由此,計數器313不操作且計數值保持初始值η。在電壓幅度檢測電路300被提供以具有大于基準電壓VREF的電壓幅度的輸入時鐘CLKIN的情況下,比較器311將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較,并且由于輸入時鐘CLKIN的電壓幅度更高,所以在輸入時鐘CLKIN的電壓幅度更高的期間輸出高電平的信號C0MP0UT。當在輸入時鐘CLKIN的電壓幅度更高的期間分頻器314被提供以高電平的信號COMPOUT的情況下,通過分頻器314生成具有與信號COMPOUT相同相位的信號DIVOUT以及具有從信號DIVOUT延遲90°的相位關系的信號CLKFF。觸發器312在被提供以高電平的信號DIVOUT的情況下,在信號CLKFF的上升沿的時刻捕捉信號DIV0UT,并且輸出高電平的信號FF0UT。計數器313在被提供以高電平的信號FFOUT時,在信號CLKFF的上升沿的時刻對計數值進行遞減計數。然后,當計數器313的計數值變成零時,計數器313輸出高電平的信號DET0UT。當信號DETOUT處于高電平時,可以確定提供了具有大于基準電壓VREF的電壓幅度的輸入時鐘CLKIN。注意的是,計數器313可以是升計數器。在計數器313是升計數器的情況下,計數器313可以在計數值達到預定值時的時間點輸出高電平的信號DET0UT。在如上所述電壓幅度檢測電路300通過被提供以輸入時鐘CLKIN來進行操作的情況下,類似于根據第一實施方式的電壓幅度檢測電路100和根據第二實施方式的電壓幅度檢測電路200,即使待檢測的時鐘的頻率低,也可以在不使用利用無源元件的峰值保持電路的情況下檢測時鐘的生成。在如上所述輸入時鐘CLKIN被穩定地提供給電壓幅度檢測電路300的情況下,時鐘的電壓幅度總是大于基準電壓VREF。然而,也考慮到下述情況:緊接在生成時鐘之后,穩定的時鐘沒有提供給電壓幅度檢測電路300。圖15是示出了提供給圖13中示出的電壓幅度檢測電路300的信號的時序圖的說明圖,并且示出了其中輸入時鐘CLKIN的電壓幅度不穩定的視圖。如圖15所示,在輸入時鐘CLKIN被提供給電壓幅度檢測電路300的開始時,如果輸入時鐘CLKIN的電壓幅度不大于基準電壓VREF,則計數器313的計數值不減小。在此之后,當輸入時鐘CLKIN的電壓幅度變得大于基準電壓VREF時,計數器313的計數值開始從η減小。然而,當輸入時鐘CLKIN的電壓幅度變得小于基準電壓VREF時,比較器311輸出低電平的信號COMPOUT。當信號COMPOUT的輸出變成低電平時,根據信號COMPOUT生成的信號CLKFF也變成低電平。由于信號CLKFF變成低電平,計數器313的計數值被維持(圖15中計數值保持n-1)。此后,當輸入時鐘CLKIN的電壓幅度變得再次大于基準電壓VREF時,計數器313的計數值開始從n-Ι減小,而當計數器313的計數值變成零時,計數器313輸出高電平的信號DET0UT。因此,計數器313的計數值可以被設置成足以等到輸入時鐘CLKIN穩定的長度。由于電壓幅度檢測電路300使用觸發器而沒有使用無源元件,所以電壓幅度檢測電路300可以容易地被安裝在集成電路上。此外,在使用所保持的信號作為開始信號來在給定的時間段操作計數器并且計數器的輸出用作確定結果的情況下,可以通過如果不輸入穩定的時鐘則不輸出檢測結果來消除檢測誤差。此外,在根據本公開內容的第三實施方式的電壓幅度檢測電路300使用分頻器314從比較器311的輸出COMPOUT生成要提供給觸發器312和計數器313的信號CLKFF的情況下,變得不需要準備專用的時鐘,并且與根據本公開內容的第一實施方式的電壓幅度檢測電路100相比,實現了電壓幅度檢測電路300的尺寸的進一步減小。此外,由于根據本公開內容的第三實施方式的電壓幅度檢測電路300與根據本公開內容的第二實施方式的電壓幅度檢測電路200相比能夠準確地維持數據與輸入到觸發器312的時鐘之間的90°的相位關系,所以能夠進行更加準確的檢測操作。〈5.第四實施方式〉
[電壓幅度檢測電路的示例性電路配置]在此前的描述中,根據每個實施方式的電壓幅度檢測電路檢測輸入時鐘的電壓幅度是否大于單個基準電壓。在以下描述的本公開內容的第四實施方式中,將描述下述電壓幅度檢測電路,在該電壓幅度檢測電路中,設置有用于比較輸入時鐘的電壓幅度的兩個電壓檢測系統,并且設置有要與輸入時鐘的電壓幅度比較的兩個基準電壓。圖16是示出根據本公開內容的第四實施方式的電壓幅度檢測電路400的具體示例性電路配置的說明圖。下面將參照圖16描述根據本公開內容的第四實施方式的電壓幅度檢測電路400的具體示例性電路配置。如圖16所示,根據本公開內容的第四實施方式的電壓幅度檢測電路400包括電壓檢測單元401a和電壓檢測單元401b。電壓檢測單元401a包括比較器411a、觸發器412a、計數器413a以及分頻器414a。電壓檢測單元401b包括比較器411b、觸發器412b、計數器413b以及分頻器414b。電壓檢測單元401a和電壓檢測單元401b分別檢測輸入時鐘CLKIN的電壓幅度是否大于基準電壓VREFl和基準電壓VREF2的電壓幅度。注意在本文中VREF1〈VREF2。構成電壓檢測單元401a的比較器411a、觸發器412a、計數器413a以及分頻器414a的功能與根據上述的第三實施方式的比較器311、觸發器312、計數器313以及分頻器314的功能類似。因此,將省略其詳細描述。同樣地,構成電壓檢測單元401b的比較器411b、觸發器412b、計數器413b以及分頻器414b的功能與根據上述的第三實施方式的比較器311、觸發器312、計數器313以及分頻器314的功能幾乎類似。因此,也將省略其詳細描述。注意的是,觸發器412b和計數器413b通過被提供以由電壓檢測單元401a的分頻器414a生成的時鐘CLKFF來進行操作。以上參照圖16描述了根據本公開內容的第四實施方式的電壓幅度檢測電路400的具體示例性電路配置。接下來,將描述根據本公開內容的第四實施方式的電壓幅度檢測電路400的操作。[電壓幅度檢測電路的操作]圖17是示出了提供給圖16中示出的電壓幅度檢測電路400的信號的時序圖的說明圖。以下,將參照圖17描述根據本公開內容的第四實施方式的電壓幅度檢測電路400的操作。如果輸入時鐘CLKIN沒有被提供到電壓幅度檢測電路400,或者即使在輸入時鐘CLKIN被提供的情況下,如果輸入時鐘CLKIN的電壓幅度小于預定基準電壓VREFl和預定基準電壓VREF2,則比較器411a和比較器41 Ib將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREFl和預定基準電壓VREF2的電壓幅度進行比較,并且由于基準電壓VREFl和基準電壓VREF2的電壓幅度更高,所以分別地輸出低電平的信號C0MP0UT1和信號C0MP0UT2。因為信號C0MP0UT1和信號C0MP0UT2處于低電平,所以分別從分頻器414a和分頻器414b輸出的信號DIV0UT1和信號DIV0UT2以及信號CLKFF也都處于低電平。由于信號CLKFF保持在低電平,所以觸發器412a和觸發器412b不輸出分別從分頻器414a和分頻器414b輸出的信號DIVOUT的內容,并且分別輸出低電平的信號FFOUTl和信號FF0UT2。計數器413a和計數器413b各自具有初始值n,并且通過被提供以時鐘CLKFF來進行操作。如果在時鐘CLKFF的上升沿的時刻信號FFOUTl和信號FF0UT2處于高電平,則計數器413a和計數器413b各自對計數值進行遞減計數,而如果信號FFOUTl和信號FF0UT2處于低電平,則計數器413a和計數器413b各自將計數值重置為初始值。然而,如果輸入時鐘CLKIN沒有被提供給電壓幅度檢測電路400,或者即使在輸入時鐘CLKIN被提供的情況下,如果輸入時鐘CLKIN的電壓幅度小于預定基準電壓VREFl和預定基準電壓VREF2的電壓幅度,則信號CLKFF保持在低電平。由此,計數器413a和計數器413b不進行操作且計數值保持初始值η。在電壓幅度檢測電路400被提供以具有比基準電壓VREFl和基準電壓VREF2的電壓幅度高的電壓幅度的輸入時鐘CLKIN的情況下,比較器411a和比較器411b分別將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREFl和預定基準電壓VREF2的電壓幅度進行比較,并且由于輸入時鐘CLKIN的電壓幅度更高,所以在輸入時鐘CLKIN的電壓幅度更高的期間分別輸出高電平的信號C0MP0UT1和信號C0MP0UT2。當在輸入時鐘CLKIN的電壓幅度更高的期間處于高電平的信號C0MP0UT1和信號C0MP0UT2分別被提供給分頻器414a和分頻器414b時,通過分頻器414a生成具有與信號C0MP0UT1相同相位的信號DIV0UT1以及具有從信號DIV0UT1延遲90°的相位關系的信號CLKFF,而通過分頻器414b生成具有與信號C0MP0UT2相同相位的信號DIV0UT2。當觸發器412a和觸發器412b被分別提供以高電平的信號DIV0UT1和信號DIV0UT2的情況下,觸發器412a和觸發器412b在信號CLKFF的上升沿的時刻捕捉信號DIV0UT1和信號DIV0UT2,并且輸出高電平的信號FFOUTl和FF0UT2。計數器413a和計數器413b在被分別提供以高電平的信號FFOUTl和信號FF0UT2時,在信號CLKFF的上升沿的時刻對計數值進行遞減計數。然后,當計數器413a和計數器413b的計數值變成零時,計數器413a和計數器413b分別輸出高電平的信號DET0UT1和信號DET0UT2。當信號DET0UT1和信號DET0UT2處于高電平時,可以確定提供了電壓幅度大于基準電壓VREFl和基準電壓VREF2的電壓幅度的輸入時鐘CLKIN。注意的是,計數器413a和計數器413b可以是升計數器。在計數器413a和計數器413b是升計數器的情況下,計數器413a和計數器413b可以在計數值達到預定值時的時間點分別輸出高電平的信號DET0UT1和 DET0UT2。圖18是示出了提供給圖16中示出的電壓幅度檢測電路400的信號的時序圖的說明圖。以下,將參照圖18來描述根據本公開內容的第四實施方式的電壓幅度檢測電路400的操作。在電壓幅度檢測電路400被提供以電壓幅度大于基準電壓VREFl的電壓幅度而小于基準電壓VREF2的電壓幅度的輸入時鐘CLKIN的情況下,比較器411a將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREFl進行比較,并且由于輸入時鐘CLKIN的電壓幅度更高,所以在輸入時鐘CLKIN的電壓幅度更高的期間輸出高電平的信號C0MP0UT1。同時,比較器411b將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF2進行比較,并且由于基準電壓VREF2的電壓幅度更高,所以輸出低電平的信號C0MP0UT2。當在輸入時鐘CLKIN的電壓幅度大于基準電壓VREFl的期間處于高電平的信號COMPOUT I被提供給分頻器414a時,通過分頻器414a生成具有與信號C0MP0UT1相同的相位的信號DIV0UT1以及具有從信號DIV0UT1延遲90°的相位關系的信號CLKFF。同時,通過分頻器414b生成具有與處于低電平的信號C0MP0UT2相同的相位的處于低電平的信號DIV0UT2。觸發器412a在被提供以高電平的信號DIV0UT1的情況下,在信號CLKFF的上升沿的時刻捕捉信號DIV0UT1,并且輸出高電平的信號FF0UT1。同時,觸發器412b在被提供以低電平的信號DIV0UT2時,在信號CLKFF的上升沿的時刻捕捉處于低電平的信號DIV0UT2,并且輸出低電平的信號FF0UT2。計數器413a在被提供以高電平的信號FFOUTl時,在信號CLKFF的上升沿的時刻對計數值進行遞減計數。然后,當計數器413a的計數值變成零時,計數器413a輸出高電平的信號DET0UT1。同時,由于計數器413b被提供以低電平的信號FF0UT2,所以計數值保持初始值η。當只有信號DET0UT1處于高電平時,可以確定提供了電壓幅度大于基準電壓VREFl的電壓幅度而小于基準電壓VREF2的電壓幅度的輸入時鐘CLKIN。注意的是,計數器413a和計數器413b可以是升計數器。在計數器413a和計數器413b是升計數器的情況下,計數器413a和計數器413b可以在計數值達到預定值時的時間點輸出高電平的信號DETOUTI和信號 DET0UT2。在上述電壓幅度檢測電路400通過被提供以輸入時鐘CLKIN來進行操作的情況下,類似于根據第一實施方式的電壓幅度檢測電路100、根據第二實施方式的電壓幅度檢測電路200和根據第三實施方式的電壓幅度檢測電路300,即使待檢測的時鐘的頻率低,也可以在不使用利用無源元件的峰值保持電路的情況下檢測時鐘的生成。由于電壓幅度檢測電路400使用觸發器而沒有使用無源元件,所以電壓幅度檢測電路400可以容易地被安裝在集成電路上。此外,在使用所保持的信號作為開始信號來在給定的時間段操作計數器并且計數器的輸出用作確定結果的情況下,可以通過如果不輸入穩定的時鐘則不輸出檢測結果來消除檢測誤差。此外,在根據本公開內容的第四實施方式的電壓幅度檢測電路400使用分頻器414a從比較器411a的輸出C0MP0UT1來生成要提供給觸發器412a和觸發器412b以及計數器413a和計數器413b的信號CLKFF的情況下,變得不需要準備專用的時鐘,并且與根據第一實施方式的電壓幅度檢測電路100相比,實現了電壓幅度檢測電路400的尺寸的進一步減小。此外,當電壓幅度檢測電路400設置有用于比較輸入時鐘的電壓幅度的兩個電壓檢測系統,并且設置兩個與輸入時鐘的電壓幅度進行比較的基準電壓時,變得可以更加具體地檢測輸入時鐘的電壓幅度。例如,根據該實施方式的電壓幅度檢測電路400可以適用于SD103.0。SD103.0包括這樣的規格:其中根據操作模式在3.3V與1.8V之間切換信號電平。采用SD103.0的卡設備(card device)需要具有檢測時鐘幅度的功能。將用以檢測時鐘幅度的頻率設置為低,如IOOkHz至400kHz。由此,通過使用模擬峰值保持電路(如現有技術中示出的峰值保持電路)的方法,峰值保持電路必定占用相當大的面積。在該實施方式中,第一基準電壓VREFl被設置為小于1.8V,而第二基準電壓VREF2被設置為在1.8V與3.3V之間,由此變得可以在三種狀態之間進行區分:時鐘不存在的狀態、時鐘幅度在1.8V與3.3V之間的狀態以及時鐘幅度為3.3V的狀態。〈6.第五實施方式〉[電壓幅度檢測電路的示例性電路配置]在以下描述的本公開內容的第五實施方式中,將描述這樣的配置:在不使用上述實施方式中使用的延遲電路的情況下檢測輸入時鐘的電壓幅度。圖19是示出根據本公開內容的第五實施方式的電壓幅度檢測電路500的配置的說明圖。以下,將參照圖19來描述根據本公開內容的第五實施方式的電壓幅度檢測電路500的配置。如圖19所示,根據本公開內容的第五實施方式的電壓幅度檢測電路500包括比較器511、觸發器512、觸發器515和觸發器516、計數器513、分頻器514、異或門517、時鐘緩沖器518以及反相器519。由于比較器511、計數器513以及分頻器514的功能與根據上述第三實施方式的比較器311、觸發器312、計數器313以及分頻器314的功能類似,所以將省略其詳細描述。觸發器515由從反相器519輸出的反相時鐘信號CLKB所驅動,捕捉分頻器514的輸出DIV0UT,并且將輸出信號FFl提供給觸發器516和異或門517。觸發器516由從反相器519輸出的反相的時鐘信號CLKB所驅動,捕捉觸發器515的輸出信號FF1,并且將輸出信號FF2提供給異或門517。異或門517確定觸發器515的輸出信號FFl與觸發器516的輸出信號FF2的異或,并且將輸出信號XOR提供給觸發器512。觸發器512由時鐘緩沖器518的輸出信號CLKBUF所驅動,捕捉異或門517的輸出信號X0R,并且將輸出信號X0R_FF提供給計數器513。時鐘緩沖器518將輸入時鐘信號CLKIN放大預定量,并且輸出輸出信號CLKBUF。反相器519對時鐘緩沖器518的輸出信號CLKBUF進行反相,并且輸出輸出信號CLKB。以上參照圖19描述了根據本公開內容的第五實施方式的電壓幅度檢測電路500的具體示例性電路配置。接下來,將描述根據本公開內容的第五實施方式的電壓幅度檢測電路500的操作。[電壓幅度檢測電路的操作]圖20是示出了提供給圖19中示出的電壓幅度檢測電路500的信號的時序圖的說明圖。以下,將參照圖20來描述根據本公開內容的第五實施方式的電壓幅度檢測電路500的操作。如果輸入時鐘CLKIN沒有被提供到電壓幅度檢測電路500,或者即使在輸入時鐘CLKIN被提供的情況下,如果輸入時鐘CLKIN的電壓幅度小于預定基準電壓VREF的電壓幅度,則比較器511將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較,并且由于基準電壓VREF的電壓幅度更高,所以輸出低電平的信號COMPOUT。因為信號COMPOUT處于低電平,所以從分頻器514輸出的信號DIV0UT、從觸發器515輸出的輸出信號FFl、從觸發器516輸出的輸出信號FF2、從異或門517輸出的輸出信號XOR以及從觸發器512輸出的輸出信號X0R_FF也都處于低電平。計數器513具有初始值n,并且通過被提供以時鐘CLKBUF來進行操作。如果在時鐘CLKBUF的上升沿的時刻信號X0R_FF處于高電平,則計數器513對計數值進行遞減計數,而如果信號X0R_FF處于低電平,則計數器513將計數值重置為初始值。然而,如果輸入時鐘CLKIN沒有被提供給電壓幅度檢測電路500,或者即使在輸入時鐘CLKIN被提供的情況下,如果輸入時鐘CLKIN的電壓幅度小于預定基準電壓VREF的電壓幅度,則信號X0R_FF保持在低電平。由此,計數器513不進行操作,且計數值保持初始值η。注意的是,當輸入時鐘CLKIN被提供時,從時鐘緩沖器518輸出的輸出信號CLKBUF和從反相器519輸出的輸出信號CLKB與時鐘同步地或者在從時鐘延遲半周期的定時在高電平與低電平之間切換。在電壓幅度檢測電路500被提供以具有大于基準電壓VREF的電壓幅度的輸入時鐘CLKIN的情況下,比較器511將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF進行比較,并且由于輸入時鐘CLKIN的電壓幅度更高,所以在輸入時鐘CLKIN的電壓幅度更高的期間輸出高電平的信號C0MP0UT。當在輸入時鐘CLKIN的電壓幅度更高的期間處于高電平的信號C0MP0UT被提供給分頻器514時,通過分頻器514生成具有與信號C0MP0UT同相位的信號 DIVOUT。觸發器515和觸發器516由反相的時鐘CLKB驅動。由此,觸發器515和觸發器516能夠捕捉下述瞬間,在該瞬間從分頻器輸出的輸出信號DIVOUT的輸出穩定了。當輸入信號CLKIN達到預定幅度時,分頻器514穩定地工作。因此,分頻器514的輸出信號DIVOUT在輸入信號CLKIN的各個周期中在高電平與低電平之間來回切換。因此,當輸出信號DIVOUT在輸入信號CLKIN的各個周期中在高電平與低電平之間來回切換時,觸發器515的輸出信號FFl的極性和觸發器516的輸出信號FF2的極性反相。因此,異或門517輸出高電平的信號。同時,當輸入信號CLKIN變得小于預定幅度時,比較器511不輸出高電平的輸出信號C0MP0UT,并且由此分頻器514的操作停止。在這種情況下,觸發器515的輸出信號FFl的極性與觸發器516的輸出信號FF2的極性一致,并且異或門517輸出低電平的信號。當異或門517輸出低電平的信號時,觸發器512也輸出低電平的輸出信號X0R_FF。因此,計數器513的計數值被重置。在輸入信號變化時,異或門517輸出毛刺(glitch)。當由信號CLKBUF驅動的觸發器512捕捉到異或門517的輸出信號XOR時,毛刺被去除。當觸發器512的輸出信號X0R_FF被設置為高時,計數器513的重置被取消,并且計數操作被重新開始。也就是說,如果輸入信號CLKIN被穩定地輸入,則計數器513在進行了預定次計數之后輸出檢測結果DET0UT。注意的是,計數器513可以是升計數器。在計數器513是升計數器的情況下,計數器513可以在計數值達到預定值時的時間點輸出高電平的信號DETOUT。由于根據本公開內容的第五實施方式的電壓幅度檢測電路500使用觸發器而沒有使用無源元件,所以電壓幅度檢測電路500可以容易地被安裝在集成電路上。此外,在使用所保持的信號作為開始信號來在給定的時間段操作計數器并且計數器的輸出用作確定結果的情況下,可以通過如果不輸入穩定的時鐘則不輸出檢測結果來消除檢測誤差。此外,根據本公開內容的第五實施方式的電壓幅度檢測電路500能夠在不使用上述實施方式中使用的延遲電路的情況下確定與輸入信號的時鐘周期相關聯的相位關系,并且如果輸入信號的電壓幅度不穩定,則可以立即重置計數器。〈7.第六實施方式〉[電壓幅度檢測電路的示例性電路配置]根據本公開內容的第五實施方式的電壓幅度檢測電路500檢測輸入時鐘的電壓幅度是否大于單個基準電壓。在以下描述的本公開內容的第六實施方式中,將描述下述電壓幅度檢測電路,其中,與上述本公開內容的第四實施方式中一樣,設置用于比較輸入時鐘的電壓幅度的兩個電壓檢測系統并且設定要與輸入時鐘的電壓幅度比較的兩個基準電壓。圖21是示出根據本公開內容的第六實施方式的電壓幅度檢測電路600的具體示例性電路配置的說明圖。下面將參照圖21描述根據本公開內容的第六實施方式的電壓幅度檢測電路600的具體示例性電路配置。如圖21所示,根據本公開內容的第六實施方式的電壓幅度檢測電路600包括電壓檢測單元601a和電壓檢測單元601b。電壓檢測單元601a包括比較器611a、觸發器612a、觸發器615a和觸發器616a、計數器613a、分頻器614a、異或門617a、時鐘緩沖器618a以及反相器619a。電壓檢測單兀601b包括比較器611b、觸發器612b、觸發器615b和觸發器616b、計數器613b、分頻器614b以及異或門617b。電壓檢測單元601a和電壓檢測單元601b分別檢測輸入時鐘CLKIN的電壓幅度是否大于基準電壓VREFl和基準電壓VREF2的電壓幅度。注意,VREF1〈VREF2。由于構成電壓檢測單兀601a的比較器611a、觸發器612a、觸發器615a和觸發器616a、計數器613a、分頻器614a、異或門617a、時鐘緩沖器618a以及反相器619a的功能與根據上述第五實施方式的比較器511、觸發器512、觸發器515和觸發器516、計數器513、分頻器514、異或門517、時鐘緩沖器518以及反相器519的功能類似,所以將省略其詳細描述。同樣地,由于構成電壓檢測單兀601b的比較器61 lb、觸發器612b、觸發器615b和觸發器616b、計數器613b、分頻器614b以及異或門617b的功能與根據上述第五實施方式的比較器511、觸發器512、觸發器515和觸發器516、計數器513、分頻器514以及異或門517的功能基本類似,所以將省略其詳細描述。注意的是,觸發器612b和計數器613b通過被提供以由電壓檢測單元601a的時鐘緩沖器618a生成的信號CLKBUF來進行操作。此外,觸發器615b和觸發器616b通過被提供以由電壓檢測單兀601a的反相器619a生成的信號CLKB來進行操作。以上參照圖21描述了根據本公開內容的第六實施方式的電壓幅度檢測電路600的具體示例性電路配置。接下來,將描述根據本公開內容的第六實施方式的電壓幅度檢測電路600的操作。[電壓幅度檢測電路的操作]圖22是示出了提供給圖21中示出的電壓幅度檢測電路600的信號的時序圖的說明圖。以下,將參照圖22來描述根據本公開內容的第六實施方式的電壓幅度檢測電路600的操作。如果輸入時鐘CLKIN沒有被提供到電壓幅度檢測電路600,或者即使在輸入時鐘CLKIN被提供的情況下,如果輸入時鐘CLKIN的電壓幅度小于預定基準電壓VREFl和預定基準電壓VREF2的電壓幅度,則比較器611a和比較器611b分別將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREFl和預定基準電壓VREF2的電壓幅度進行比較,并且由于基準電壓VREFl和基準電壓VREF2的電壓幅度更高,所以分別輸出低電平的信號C0MP0UT1和信號C0MP0UT2。因為信號C0MP0UT1和信號C0MP0UT2處于低電平,所以分別從分頻器614a和分頻器614b輸出的信號DIV0UT1和信號DIV0UT2也處于低電平。此外,從觸發器615a輸出的輸出信號FF1、從觸發器616a輸出的輸出信號FF2、從異或門617a輸出的輸出信號XORl以及從觸發器612a輸出的輸出信號X0R_FF1也都處于低電平。此外,從觸發器615b輸出的輸出信號FF3、從觸發器616b輸出的輸出信號FF4、從異或門617b輸出的輸出信號X0R2以及從觸發器612b輸出的輸出信號X0R_FF2也都處于低電平。計數器613a和計數器613b各自具有初始值n,并且通過被提供以時鐘CLKBUF來進行操作。如果在時鐘CLKBUF的上升沿的時刻信號X0R_FF1和信號X0R_FF2處于高電平,則計數器613a和計數器613b對計數值進行遞減計數,而如果信號X0R_FF1和信號X0R_FF2處于低電平,則計數器613a和計數器613b將計數值重置為初始值。然而,如果輸入時鐘CLKIN沒有被提供給電壓幅度檢測電路600,或者即使在輸入時鐘CLKIN被提供的情況下,如果輸入時鐘CLKIN的電壓幅度小于預定基準電壓VREFl和預定基準電壓VREF2的電壓幅度,則信號X0R_FF1和信號XOR_FF2保持在低電平。由此,計數器613a和計數器613b不進行操作,且計數值保持初始值η。注意的是,當輸入時鐘CLKIN被提供時,從時鐘緩沖器618a輸出的輸出信號CLKBUF和從反相器619a輸出的輸出信號CLKB與時鐘同步地或者在從時鐘延遲半周期的定時在高電平與低電平之間進行切換。在電壓幅度檢測電路600被提供以具有大于基準電壓VREFl的電壓幅度的輸入時鐘CLKIN的情況下,比較器611a將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREFl進行比較,并且由于輸入時鐘CLKIN的電壓幅度更高,所以在輸入時鐘CLKIN的電壓幅度更高的期間輸出高電平的信號C0MP0UTI。當在輸入時鐘CLKIN的電壓幅度更高的期間處于高電平的信號C0MP0UT1被提供給分頻器614a時,通過分頻器614a生成具有與信號C0MP0UT1同相位的信號DIV0UT1。注意的是,如果輸入時鐘CLKIN的電壓幅度不大于基準電壓VREF2,則從比較器611b輸出的信號C0MP0UT2保持在低電平。之后,在電壓幅度檢測電路600被提供以具有大于基準電壓VREF2的電壓幅度的輸入時鐘CLKIN的情況下,比較器611b將輸入時鐘CLKIN的電壓幅度與預定基準電壓VREF2進行比較,并且由于輸入時鐘CLKIN的電壓幅度更高,所以在輸入時鐘CLKIN的電壓幅度更高的期間輸出高電平的信號C0MP0UT2。當在輸入時鐘CLKIN的電壓幅度更高的期間處于高電平的信號C0MP0UT2被提供給分頻器614b時,通過分頻器614b生成具有與信號C0MP0UT2同相位的信號DIV0UT2。由于觸發器615a和觸發器616a由反相的時鐘CLKB驅動,所以觸發器615a和觸發器616a能夠分別捕捉下述瞬間,在這些瞬間從分頻器輸出的輸出信號DIV0UT1和輸出信號DIV0UT2的輸出是穩定的。當輸入信號CLKIN達到預定幅度時,分頻器614a穩定地工作。因此,分頻器614a的輸出信號DIV0UT1在輸入信號CLKIN的各個周期中在高電平與低電平之間來回切換。因此,當輸出信號DIV0UT1在輸入信號CLKIN的各個周期中在高電平與低電平之間來回切換時,觸發器615a的輸出信號FFl的極性和觸發器616a的輸出信號FF2的極性反相。因此,異或門617a輸出高電平的信號。同樣地,當輸出信號DIV0UT2在輸入信號CLKIN的各個周期中在高電平與低電平之間來回切換時,觸發器615b的輸出信號FF3的極性和觸發器616b的輸出信號FF4的極性反相。因此,異或門617b輸出高電平的信號。同時,當輸入信號CLKIN變得小于預定幅度時,比較器611a和比較器611b分別不輸出高電平的輸出信號C0MP0UT1和輸出信號C0MP0UT2,并且分頻器614a和分頻器614b的操作停止。在這種情況下,由于觸發器615a的輸出信號FFl的極性與觸發器616a的輸出信號FF2的極性一致,所以異或門617a輸出低電平的信號。此夕卜,由于觸發器615b的輸出信號FF3的極性與觸發器616b的輸出信號FF4的極性一致,所以異或門617b輸出低電平的信號。當異或門617a輸出低電平的信號時,觸發器612a也輸出低電平的輸出信號X0R_FF1,并且計數器613a的計數值被重置。同樣地,當異或門617b輸出低電平的信號時,觸發器612b 也輸出低電平的輸出信號X0R_FF2,并且計數器613b的計數值被重置。在輸入信號變化時,異或門617a和異或門617b輸出毛刺。當由信號CLKBUF驅動的觸發器612a和觸發器612b分別捕捉到異或門617a和異或門617b的輸出信號XORl和輸出信號X0R2時,毛刺被去除。當觸發器612a的輸出信號X0R_FF1被設置為高時,計數器613a的重置被取消,并且計數操作被重新開始。同樣地,當觸發器612b的輸出信號X0R_FF2被設定為高時,計數器613b的重置被取消,并且計數操作被重新開始。也就是說,當輸入信號CLKIN被穩定地輸入時,計數器613a和計數器613b在進行了預定次計數之后分別輸出檢測結果DET0UT1和檢測結果DET0UT2。注意的是,計數器613a和計數器613b可以是升計數器。在計數器613a和計數器613b是升計數器的情況下,計數器613a和計數器613b可以在計數值達到預定值時的時間點各自輸出高電平的信號DETOUT。由于根據本公開內容的第六實施方式的電壓幅度檢測電路600使用觸發器而沒有使用無源元件,所以電壓幅度檢測電路600可以容易地被安裝在集成電路上。此外,在使用所保持的信號作為開始信號來在給定的時間段操作計數器并且計數器的輸出用作確定結果的情況下,可以通過如果不輸入穩定的時鐘則不輸出檢測結果來消除檢測誤差。此外,根據本公開內容的第六實施方式的電壓幅度檢測電路600可以在不使用上述實施方式中使用的延遲電路的情況下確定與輸入信號的時鐘周期相關聯的相位關系,并且如果輸入信號的電壓幅度不穩定,可以立即重置計數器。在根據本公開內容的第六實施方式的電壓幅度檢測電路600中,設置用于比較輸入時鐘的電壓幅度的兩個電壓檢測系統,并且設定用于比較輸入時鐘的電壓幅度的兩個基準電壓,由此能夠更加具體地檢測輸入時鐘的電壓幅度。〈8.電壓幅度檢測電路的應用的示例〉接下來,將描述根據上述實施方式中的每個實施方式的電壓幅度檢測電路的應用的示例。圖23是示出具有根據上述實施方式中的每個實施方式的電壓幅度檢測電路的存儲設備700的功能配置的說明圖。具有根據上述實施方式中的每個實施方式的電壓幅度檢測電路的存儲設備700包括:與根據上述實施方式中的任一實施方式的電壓幅度檢測電路相對應的電壓幅度檢測電路710、控制存儲設備700的控制單元720、存儲數據的存儲器730以及生成時鐘的振蕩器740。電壓幅度檢測電路710檢測從振蕩器740輸出的時鐘的幅度,并且將檢測結果發送給控制單元720。控制單元720基于檢測結果對存儲器730進行控制。盡管作為示例描述了其中存儲設備700具有振蕩器740的配置,也可以使用其中外部振蕩器將始終提供給存儲設備700的配置。圖24是示出具有根據上述實施方式中的每個實施方式的電壓幅度檢測電路的通信設備800的功能配置的說明圖。具有根據上述實施方式中的每個實施方式的電壓幅度檢測電路的通信設備800包括:與根據上述實施方式中的任一實施方式的電壓幅度檢測電路相對應的電壓幅度檢測電路810、控制通信設備800的控制單元820、使用預定的通信方案與外部設備進行通信的通信單元830以及生成時鐘的振蕩器840。電壓幅度檢測電路810檢測從振蕩器840輸出的時鐘的幅度,并且將檢測結果發送給控制單元820。控制單元820與外部設備通信。通信單元830的通信方案不被具體限制并且可以是有線通信或無線通信。
盡管作為示例描述了其中通信設備800具有振蕩器840的配置,也可以使用其中外部振蕩器將時鐘提供給通信設備800的配置。如上所述,在存儲設備700或者通信設備800具有根據上述實施方式中的任一實施方式的電壓幅度檢測電路的情況下,可以檢測時鐘的電壓幅度并且基于檢測結果來控制存儲設備700或者通信設備800的操作。<9.結論〉如上所述,根據本公開內容的上述實施方式中的每個實施方式,由于使用觸發器而不使用無源元件,所以可以提供能夠容易地安裝在集成電路上的電壓幅度檢測電路。此夕卜,根據依照本公開內容的每個實施方式的電壓幅度檢測電路,在使用所保持的信號作為開始信號來在給定的時間段操作計數器并且計數器的輸出用作確定結果的情況下,可以通過如果不輸入穩定的時鐘則不輸出檢測結果來消除檢測誤差。此外,根據依照本公開內容的實施方式的電壓幅度檢測電路,當根據比較器的輸出來生成要提供給觸發器和計數器的信號時,可以在不需要準備專用時鐘的情況下實現尺寸的減小。此外,根據依照本公開內容的實施方式的電壓幅度檢測電路,在設置用于比較輸入時鐘的電壓幅度的兩個電壓檢測系統并且設定用于比較輸入時鐘的電壓幅度的兩個基準電壓的情況下,可以更加具體地檢測輸入時鐘的電壓幅度。此外,根據依照本公開內容的實施方式的電壓幅度檢測電路,可以確定與輸入時鐘的時鐘周期相關聯的相位關系,并且如果輸入信號的電壓幅度不穩定,則立即重置計數器。盡管已經參照附圖詳細地描述了本公開內容的優選實施方式,但本公開內容不限于這些實施方式。對于本領域的技術人員明顯的是,各種修改或者變型都是可能的,只要各種修改或者變型在所附權利要求或者權利要求的等同方案的技術范圍之內。應該理解的是,這樣的修改或者變型也都在本公開內容的技術范圍之內。此外,本技術還可以被如下配置。此外,本技術還可以被如下配置。( I) 一種電壓幅度檢測電路,包括: 第一比較單元,所述第一比較單元被配置成將輸入信號的電壓幅度與第一預定電壓進行比較并且輸出比較結果;第一比較結果保持單元,所述第一比較結果保持單元被配置成在驅動時鐘的預定周期中對從所述第一比較單元輸出的所述比較結果進行保持,并且輸出所保持的所述比較結果;以及第一比較結果評估單元,所述第一比較結果評估單元被配置成在所述驅動時鐘的所述預定周期中對從所述第一比較結果保持單元輸出的所述比較結果進行評估并且輸出評估結果。(2)根據(I)所述的電壓幅度檢測電路,還包括延遲單元,所述延遲單元被配置成將所述第一比較單元的輸出延遲預定時間,并且將經延遲的所述輸出輸出給所述第一比較結果保持單元和所述第一比較結果評估單元。( 3 )根據(I )或(2 )所述的電壓幅度檢測電路,還包括延遲單元,所述延遲單元被配置成將所述輸入信號延遲預定時間,并且將經延遲的所述輸入信號輸出給所述第一比較結果保持單元和所述第一比較結果評估單元。(4)根據(I )至(3)中任一項所述的電壓幅度檢測電路,還包括第一分頻單元,所述第一分頻單元被配置成將所述第一比較單元的輸出輸出給所述第一比較結果保持單元,而且還對所述第一比較單元的所述輸出的頻率進行分頻以及將分頻后的所述輸出輸出給所述第一比較結果保持單元和所述第一比較結果評估單元。(5)根據(4)所述的電壓幅度檢測電路,還包括:第二比較單元,所述第二比較單元被配置成將所述輸入信號的所述電壓幅度與大于所述第一預定電壓的第二預定電壓進行比較并且輸出比較結果;第二比較結果保持單元,所述第二比較結果保持單元被配置成在驅動時鐘的預定周期中對從所述第二比較單元輸出的所述比較結果進行保持并且輸出所保持的所述比較結果;以及第二比較結果評估單元,所述第二比較結果評估單元被配置成在所述驅動時鐘的所述預定周期中對從所述第二比較結果保持單元輸出的所述比較結果進行評估并且輸出評估結果,其中,所述第一分頻單元對所述第一比較單元的所述輸出的所述頻率進行分頻并且將分頻后的所述輸出輸出給所述第一比較結果保持單元、所述第一比較結果評估單元以及所述第二比較結果保持單元。(6)根據(4)或(5)所述的電壓幅度檢測電路,還包括:第一觸發器,所述第一觸發器被配置成通過在所述時鐘的下降沿處被驅動來捕捉所述第一分頻單元的輸出信號;第二觸發器,所述第二觸發器被配置成捕捉所述第一觸發器的輸出;以及第一輸出評估單元,所述第一輸出評估單元被配置成對所述第一觸發器的輸出信號和所述第二觸發器的輸出信號進行評估。(7)根據(6)所述的電壓幅度檢測電路,其中,所述第一輸出評估單元通過計算所述第一觸發器的輸出信號與所述第二觸發器的輸出信號的異或來進行評估。(8)根據(6)或(7)所述的電壓幅度檢測電路,還包括第一噪聲去除單元,所述第一噪聲去除單元被配置成去除所述第一輸出評估單元的輸出的噪聲。(9)根據(6)至(8)中任一項所述的電壓幅度檢測電路,還包括:第二比較單元,所述第二比較單元被配置成將所述輸入信號的所述電壓幅度與大于所述第一預定電壓的第二預定電壓進行比較,并且輸出比較結果;第二比較結果保持單元,所述第二比較結果保持單元被配置成在驅動時鐘的預定周期中對從所述第二比較單元輸出的所述比較結果進行保持,并且輸出所保持的所述比較結果;第二比較結果評估單元,所述第二比較結果評估單元被配置成在所述驅動時鐘的所述預定周期中對從所述第二比較結果保持單元輸出的所述比較結果進行評估,并且輸出評估結果;第三觸發器,所述第三觸發器被配置成通過在所述時鐘的下降沿處被驅動來捕捉所述第二比較單元的輸出信號;第四觸發器,所述第四觸發器被配置成捕捉所述第三觸發器的輸出;以及
第二輸出評估單元,所述第二輸出評估單元被配置成對所述第三觸發器的輸出信號和所述第四觸發器的輸出信號進行評估。(10)根據(6)至(9)中任一項所述的電壓幅度檢測電路,其中,所述第二輸出評估單元通過計算所述第三觸發器的輸出信號和所述第四觸發器的輸出信號的異或來進行評估。(11)根據(6)至(10)中任一項所述的電壓幅度檢測電路,還包括第二噪聲去除單元,所述第二噪聲去除單元被配置成去除所述第二輸出評估單元的輸出的噪聲。(12) 一種信息處理設備,包括根據(I)至(11)中任一項所述的電壓幅度檢測電路。(13) 一種通信設備,包括根據(I)至(11)中任一項所述的電壓幅度檢測電路。(14) 一種電壓幅度檢測方法,包括:將輸入信號的電壓幅度與預定電壓進行比較并且輸出比較結果;在驅動時鐘的預定周期中對在所述比較步驟中輸出的比較結果進行保持,并且輸出所保持的所述比較結果;以及在所述驅動時鐘的所述預定周期中對在所述比較結果保持步驟中輸出的比較結果進行評估,并且輸出評估結果。本領域的技術人員應該理解的是,取決于設計要求以及其他因素,可以出現各種修改、組合、子組合以及變更,只要各種修改、組合、子組合以及變更在所附權利要求或者權利要求的等同方案的范圍之內。本公開內容包含與2011年12月26日提交到日本專利局的日本優先權專利申請JP2011-283413中公開的主題相關的主題,其全部內容通過引用合并到本文中。
權利要求
1.一種電壓幅度檢測電路,包括: 第一比較單元,其被配置成將輸入信號的電壓幅度與第一預定電壓進行比較并且輸出比較結果; 第一比較結果保持單元,其被配置成在驅動時鐘的預定周期中對從所述第一比較單元輸出的所述比較結果進行保持,并且輸出所保持的所述比較結果;以及 第一比較結果評估單元,其被配置成在所述驅動時鐘的所述預定周期中對從所述第一比較結果保持單元輸出的所述比較結果進行評估并且輸出評估結果。
2.根據權利要求1所述的電壓幅度檢測電路,還包括:延遲單元,其被配置成將所述第一比較單元的輸出延遲預定時間,并且將經延遲的所述輸出輸出給所述第一比較結果保持單元和所述第一比較結果評估單元。
3.根據權利要求1所述的電壓幅度檢測電路,還包括:延遲單元,其被配置成將所述輸入信號延遲預定時間,并且將經延遲的所述輸入信號輸出給所述第一比較結果保持單元和所述第一比較結果評估單元。
4.根據權利 要求1所述的電壓幅度檢測電路,還包括:第一分頻單元,其被配置成將所述第一比較單元的輸出輸出給所述第一比較結果保持單元,并且也對所述第一比較單元的所述輸出的頻率進行分頻以及將經分頻的所述輸出輸出給所述第一比較結果保持單元和所述第一比較結果評估單元。
5.根據權利要求4所述的電壓幅度檢測電路,還包括: 第二比較單元,其被配置成將所述輸入信號的所述電壓幅度與大于所述第一預定電壓的第二預定電壓進行比較,并且輸出比較結果; 第二比較結果保持單元,其被配置成在驅動時鐘的預定周期中對從所述第二比較單元輸出的所述比較結果進行保持,并且輸出所保持的所述比較結果;以及 第二比較結果評估單元,其被配置成在所述驅動時鐘的所述預定周期中對從所述第二比較結果保持單元輸出的所述比較結果進行評估,并且輸出評估結果, 其中,所述第一分頻單元對所述第一比較單元的所述輸出的所述頻率進行分頻,并且將經分頻的所述輸出輸出給所述第一比較結果保持單元、所述第一比較結果評估單元以及所述第二比較結果保持單元。
6.根據權利要求4所述的電壓幅度檢測電路,還包括: 第一觸發器,其被配置成通過在所述時鐘的下降沿處被驅動來捕捉所述第一分頻單元的輸出信號; 第二觸發器,其被配置成捕捉所述第一觸發器的輸出;以及 第一輸出評估單元,其被配置成對所述第一觸發器的輸出信號和所述第二觸發器的輸出信號進行評估。
7.根據權利要求6所述的電壓幅度檢測電路,其中,所述第一輸出評估單元通過計算所述第一觸發器的輸出信號與所述第二觸發器的輸出信號的異或來進行評估。
8.根據權利要求6所述的電壓幅度檢測電路,還包括:第一噪聲去除單元,其被配置成去除所述第一輸出評估單元的輸出的噪聲。
9.根據權利要求6所述的電壓幅度檢測電路,還包括: 第二比較單元,其被配置成將所述輸入信號的所述電壓幅度與大于所述第一預定電壓的第二預定電壓進行比較,并且輸出比較結果; 第二比較結果保持單元,其被配置成在驅動時鐘的預定周期中對從所述第二比較單元輸出的所述比較結果進行保持,并且輸出所保持的所述比較結果; 第二比較結果評估單元,其被配置成在所述驅動時鐘的所述預定周期中對從所述第二比較結果保持單元輸出的所述比較結果進行評估,并且輸出評估結果; 第三觸發器,其被配置成通過在所述時鐘的下降沿處被驅動來捕捉所述第二比較單元的輸出信號; 第四觸發器,其被配置成捕捉所述第三觸發器的輸出;以及 第二輸出評估單元,其被配置成對所述第三觸發器的輸出信號和所述第四觸發器的輸出信號進行評估。
10.根據權利要求9所述的電壓幅度檢測電路,其中,所述第二輸出評估單元通過計算所述第三觸發器的輸出信號和所述第四觸發器的輸出信號的異或來進行評估。
11.根據權利要求9所述的電壓幅度檢測電路,還包括:第二噪聲去除單元,其被配置成去除所述第二輸出評估單元的輸出的噪聲。
12.一種信息處理設備,包括根據權利要求1至11中任一項所述的電壓幅度檢測電路。
13.—種通信設備,包括根據權利要求1至11中任一項所述的電壓幅度檢測電路。
14.一種電壓幅度檢測方法,包括: 將輸入信號的電壓幅度與預定電壓進行比較,并且輸出比較結果; 在驅動時鐘的預定周期中對在所述比較步驟中輸出的比較結果進行保持,并且輸出所保持的所述比較結果;以及 在所述驅動時鐘的所述預定周期中對在所述比較結果保持步驟中輸出的比較結果進行評估,并且輸出評估結果。
全文摘要
提供一種電壓幅度檢測電路和方法、信息存儲設備以及通信設備。該電壓幅度檢測電路包括被配置成將輸入信號的電壓幅度與預定電壓進行比較并且輸出比較結果的第一比較單元;被配置成在驅動時鐘的預定周期中對從第一比較單元輸出的比較結果進行保持,并且輸出所保持的比較結果的第一比較結果保持單元;以及被配置成在驅動時鐘的預定周期中對從第一比較結果保持單元輸出的比較結果進行評估并且輸出評估結果的第一比較結果評估單元。
文檔編號G01R19/00GK103176029SQ20121055714
公開日2013年6月26日 申請日期2012年12月19日 優先權日2011年12月26日
發明者田村昌久, 壽村理惠 申請人:索尼公司