顯示面板的像素結構的制作方法【專利摘要】一種顯示面板的像素結構,包括一第一基板、一第二基板、一液晶層、一第一像素電極、一絕緣層、一第二像素電極以及一共通電極。第一基板具有多個配向區,且第二基板與第一基板面對設置。第一像素電極為一圖案化電極,其包括多條分支電極,位于配向區內。絕緣層設置于第一像素電極與液晶層之間。第二像素電極為一圖案化電極,設置于各配向區的至少一邊界。共通電極設置于第二基板上。本發明的顯示面板的像素結構可以有效消除液晶分子的不規則排列現象,避免暗紋產生并提高穿透率。【專利說明】顯示面板的像素結構【
技術領域:
】[0001]本發明關于一種顯示面板的像素結構,尤指一種具有高穿透率的顯示面板的像素結構。【
背景技術:
】[0002]液晶顯示面板由于具有輕薄短小與節能等優點,已被廣泛地應用在各式電子產品,如智能手機(smartphone)、筆記本電腦(notebookcomputer)、平板電腦(tabletPC)與電視(TV)等。一般而言,液晶顯不面板主要包括一第一基板例如陣列基板、一第二基板例如對向基板以及一液晶層設置于第一基板與第二基板之間。此外,第一基板上設置了像素電極,第二基板上設置了共通電極,且液晶分子可藉由像素電極與共通電極的電壓差所形成的電場加以驅動,以發揮顯示功能。隨著大尺寸液晶顯示面板的快速發展,液晶顯示面板必須具備廣視角特性,方能滿足使用上的需求,而為了達到廣視角顯示功能,每個像素內會形成多個配向區,且像素電極包括多個沿不同方向延伸的分支電極,藉此在不同配向區內的液晶分子在被驅動時會朝向不同的方向傾倒。然而,由于在實際顯示時,特別是在顯示高灰階畫面時,位于分支電極的邊緣的電場會因為邊緣電場效應過大而產生扭曲,使得液晶分子產生不規則的傾倒,因而形成顯示畫面會產生暗紋并降低液晶效率,進而使得穿透率降低而嚴重影響顯示品質。【
發明內容】[0003]本發明的目的之一在于提供一種顯示面板的像素結構,以避免暗紋并提升穿透率。[0004]本發明的一實施例提供一種顯不面板的像素結構,包括一第一基板、一第二基板、一液晶層、一第一像素電極、一絕緣層、一第二像素電極以及一共通電極。第一基板具有多個配向區,且所述多個配向區包括一第一配向區、一第二配向區、一第三配向區以及一第四配向區。第二基板與第一基板面對設置。液晶層包括多個液晶分子,其中液晶分子設置于第一基板與第二基板之間,且位于第一配向區、第二配向區、第三配向區以及第四配向區的液晶分子具有不同的配向方向。第一像素電極設置于第一基板上,其中第一像素電極為一圖案化電極,其包括多條第一分支電極設置于第一配向區內、多條第二分支電極設置于第二配向區內、多條第三分支電極設置于第三配向區內,以及多條第四分支電極設置于第四配向區內。至少一部分的第一分支實質上沿一第一方向排列,至少一部分的第二分支實質上沿一第二方向排列,至少一部分的第三分支實質上沿一第三方向排列,且至少一部分的第四分支實質上沿一第四方向排列,其中第一方向、第二方向、第三方向與第四方向彼此不同。第一分支電極、第二分支電極、第三分支電極以及第四分支電極電性相接。絕緣層設置于第一基板上并覆蓋第一像素電極。第二像素電極設置于絕緣層上,其中第二像素電極為一圖案化電極,設置于各配向區的至少一邊界。共通電極設置于第二基板上。[0005]本發明的另一實施例提供一種顯不面板的像素結構,包括一第一基板、一第二基板、一液晶層、一第一像素電極、一圖案化絕緣層以及一共通電極。第一基板具有多個配向區,且配向區包括一第一配向區、一第二配向區、一第三配向區以及一第四配向區。第二基板與第一基板面對設置。液晶層包括多個液晶分子,其中液晶分子設置于第一基板與第二基板之間,且位于第一配向區、第二配向區、第三配向區以及第四配向區的液晶分子具有不同的配向方向。第一像素電極設置于第一基板上,其中第一像素電極實質上為一整面電極,設置于第一配向區、第二配向區、第三配向區與第四配向區內。圖案化絕緣層設置于第一基板上并覆蓋第一像素電極。圖案化絕緣層包括多條第一絕緣分支圖案設置于第一配向區內、多條第二絕緣分支圖案設置于第二配向區內、多條第三絕緣分支圖案設置于第三配向區內,以及多條第四絕緣分支圖案設置于第四配向區內。至少一部分的第一絕緣分支圖案實質上朝向一第一方向延伸,至少一部分的第二絕緣分支圖案實質上朝向一第二方向延伸,至少一部分的第三絕緣分支圖案實質上朝向一第三方向延伸,且至少一部分的第四絕緣分支圖案實質上朝向一第四方向延伸,其中第一方向、第二方向、第三方向與第四方向彼此不同。共通電極設置于第二基板上。【專利附圖】【附圖說明】[0006]圖1繪示了本發明的第一實施例的顯示面板的像素結構的第一像素電極的上視示意圖。[0007]圖2繪示了本發明的第一實施例的顯示面板的像素結構的絕緣層的上視示意圖。[0008]圖3繪示了本發明的第一實施例的顯示面板的像素結構的第二像素電極的上視示意圖。[0009]圖4繪示了本發明的第一實施例的顯示面板的像素結構在未受到電場驅動時的上視示意圖。[0010]圖5為沿圖4的A-A’剖線所繪示的顯示面板的像素結構的剖面示意圖。[0011]圖6繪示了本發明的第一實施例的顯示面板的像素結構在受到電場驅動時的上視不意圖。[0012]圖7為沿圖6的A-A’剖線所繪示的顯示面板的像素結構的剖面示意圖。[0013]圖8繪示了本實施例的顯示面板的像素結構與對照實施例的顯示面板的像素結構的穿透率分布圖。[0014]圖9繪示了本實施例的顯示面板的像素結構與對照實施例的顯示面板的像素結構的穿透率與驅動電壓的關系圖。[0015]圖10繪示了本發明的第二實施例的顯示面板的像素結構的第一像素電極的上視示意圖。[0016]圖11繪示了本發明的第二實施例的顯示面板的像素結構的上視示意圖。[0017]圖12為沿圖11的B-B’剖線所繪示的顯示面板的像素結構的剖面示意圖。[0018]圖13繪示了本發明的第三實施例的顯示面板的像素結構的第一像素電極的上視示意圖。[0019]圖14繪示了本發明的第三實施例的顯示面板的像素結構的上視示意圖。[0020]圖15為沿圖14的C-C’剖線所繪示的顯示面板的像素結構的剖面示意圖。[0021]圖16繪示了本發明的第四實施例的顯示面板的像素結構的第一像素電極的上視示意圖。[0022]圖17繪示了本發明的第四實施例的顯示面板的像素結構的上視示意圖,圖18為沿圖17的D-D’剖線所繪示的顯示面板的像素結構的剖面示意圖。[0023]圖19繪示了本發明的第五實施例的顯示面板的像素結構的第一像素電極的上視示意圖。[0024]圖20繪示了本發明的第五實施例的顯示面板的像素結構的上視示意圖。[0025]圖21為沿圖20的F-F’剖線所繪示的顯示面板的像素結構的剖面示意圖。[0026]圖22繪示了本發明的第五實施例的一變化實施例的顯示面板的像素結構的上視示意圖。[0027]圖23繪示了本發明的第六實施例的顯示面板的像素結構的第一像素電極的上視示意圖。[0028]圖24繪示了本發明的第六實施例的顯示面板的像素結構的上視示意圖。[0029]圖25繪示了本發明的第七實施例的顯示面板的像素結構的第一像素電極的上視示意圖。[0030]圖26繪示了本發明的第七實施例的顯示面板的像素結構的圖案化絕緣層的上視示意圖。[0031]圖27繪示了本發明的第七實施例的顯示面板的像素結構的第二像素電極的上視示意圖。[0032]圖28繪示了本發明的第七實施例的顯示面板的像素結構的上視示意圖。[0033]圖29為沿圖28的E_E’剖線所繪示的顯示面板的像素結構的剖面示意圖。[0034]圖30繪示了本發明的第八實施例的顯示面板的像素結構的上視示意圖。[0035]圖31為沿圖30的G-G’剖線所繪示的顯示面板的像素結構的剖面示意圖。[0036][主要元件附圖標記說明][0037]I顯示面板的像素結構[0038]10第一基板[0039]20第二基板[0040]30液晶層[0041]12第一像素電極[0042]14絕緣層[0043]16第二像素電極[0044]22共通電極[0045]101第一配向區[0046]102第二配向區[0047]103第三配向區[0048]104第四配向區[0049]LC液晶分子[0050]12M主體部[0051]121第一分支電極[0052]122第二分支電極[0053]123第三分支電極[0054]124第四分支電極[0055]12S狹縫[0056]18第一配向膜[0057]24第二配向膜[0058]12IA第一端[0059]122A第一端[0060]123A第一端[0061]124A第一端[0062]Z垂直投影方向[0063]Dl第一方向[0064]D2第二方向[0065]D3第三方向[0066]D4第四方向[0067]12P外框部[0068]12IB第二端[0069]122B第二端[0070]123B第二端[0071]124B第二端[0072]2顯示面板的像素結構[0073]3顯示面板的像素結構[0074]SI第一側邊[0075]S2第二側邊[0076]S3第三側邊[0077]S4第四側邊[0078]4顯示面板的像素結構[0079]12X開口[0080]5顯示面板的像素結構[0081]5’顯示面板的像素結構[0082]15圖案化絕緣層[0083]151第一絕緣分支圖案[0084]152第二絕緣分支圖案[0085]153第三絕緣分支圖案[0086]154第四絕緣分支圖案[0087]15S狹縫[0088]15M絕緣主體部[0089]Zl第一側邊[0090]Z2第二側邊[0091]Z3第三側邊[0092]TA第四側邊[0093]15IA—端[0094]152Α一端[0095]153Α一端[0096]154Α一端[0097]6顯示面板的像素結構[0098]7顯示面板的像素結構[0099]8顯示面板的像素結構【具體實施方式】[0100]為使熟悉本發明所屬【
技術領域:
】的一般技藝者能更進一步了解本發明,下文特列舉本發明的較佳實施例,并配合所附圖式,詳細說明本發明的構成內容及所欲達成的功效。[0101]請參考圖1至圖5。圖1繪示了本發明的第一實施例的顯示面板的像素結構的第一像素電極的上視示意圖,圖2繪示了本發明的第一實施例的顯示面板的像素結構的絕緣層的上視示意圖,圖3繪示了本發明的第一實施例的顯示面板的像素結構的第二像素電極的上視示意圖,圖4繪示了本發明的第一實施例的顯示面板的像素結構在未受到電場驅動時的上視示意圖,而圖5為沿圖4的Α-Α’剖線所繪示的顯示面板的像素結構的剖面示意圖,其中為了突顯本發明的顯示面板的像素結構的特征,圖4僅繪示出第一基板及其上膜層,而未繪示出第二基板及其上膜層以及液晶層等元件。如圖4至圖5所示,本實施例的顯示面板的像素結構I包括第一基板10、第二基板20、液晶層30、第一像素電極12、絕緣層14、第二像素電極16以及共通電極22。第一基板10具有多個配向區。舉例而言,本實施例的配向區包括第一配向區101、第二配向區102、第三配向區103以及第四配向區104,但不以此為限。例如,配向區的數目可加以變更。另外,本實施例的第一配向區101、第二配向區102、第三配向區103以及第四配向區104的面積與形狀實質上相同,但不以此為限。例如,配向區可具有不同面積及/或不同的形狀。第二基板20與第一基板10面對設置。第一基板10與第二基板20可分別為透明基板例如玻璃基板、石英基板、塑膠基板或其它適合的硬質基板或可撓式基板。在本實施例中,第一基板10為一陣列基板(或稱為薄膜電晶體基板),第一基板10上可設置開關元件例如薄膜電晶體元件、導線例如閘極線、資料線與共通線,彩色濾光片、儲存電容元件或其它必要元件,且上述元件的位置與功能等為本【
技術領域:
】所知悉,在此不再贅述。另外,第二基板20為對向基板,第二基板20上可設置遮光圖案例如黑色矩陣、彩色濾光片或其它必要元件,且上述元件的位置與功能等為本【
技術領域:
】所知悉,在此不再贅述。液晶層30包括多個液晶分子LC,其中液晶分子LC設置于第一基板10與第二基板20之間,且位于第一配向區101、第二配向區102、第三配向區103以及第四配向區104的液晶分子LC具有不同的配向方向。本實施例的液晶分子LC可為垂直配向型(VA)液晶分子,且可為負型液晶分子,但不以此為限。如圖1、圖4與圖5所示,第一像素電極12設置于第一基板10上。本實施例的第一像素電極12為透明電極,其材料為透明導電材料例如氧化銦錫(ITO)、氧化銦鋅(IZO)或其它透明導電材料,但不以此為限。在其它變化實施例中,第一像素電極12亦可為不透明電極,其材料可為不透明導電材料例如金屬。此外,第一像素電極12可為單層結構或復合層堆迭結構。第一像素電極12為一圖案化電極,其包括多條分支電極,分支電極包括多條第一分支電極121設置于第一配向區101內、多條第二分支電極122設置于第二配向區102內、多條第三分支電極123設置于第三配向區103內,以及多條第四分支電極124設置于第四配向區104內,其中第一分支電極121、第二分支電極122、第三分支電極123以及第四分支電極124電性相接。另外,至少一部分的第一分支121實質上沿一第一方向Dl排列,至少一部分的第二分支122實質上沿一第二方向D2排列,至少一部分的第三分支123實質上沿一第三方向D3排列,且至少一部分的第四分支124實質上沿一第四方向D4排列,其中第一方向Dl、第二方向D2、第三方向D3與第四方向D4彼此不同。此外,任兩相鄰的分支電極之間均具有一狹縫(slit)12S。絕緣層14設置于第一基板10上并覆蓋第一像素電極12。如圖2與圖4所示,本實施例的絕緣層14為一整面絕緣層,也就是說,絕緣層14大致上完整涵蓋第一配向區101、第二配向區102、第三配向區103以及第四配向區104并完整覆蓋第一像素電極12,但不以此為限。如圖3至圖5所示,第二像素電極16設置于絕緣層14上,其中第二像素電極16也是一圖案化電極,其設置于各配向區的至少一邊界。精確地說,本實施例的第二像素電極16位于任兩相鄰的配向區的共同邊界,也就是說,第二像素電極16位于第一配向區101與第二配向區102之間、第二配向區102與第三配向區103之間、第三配向區103與第四配向區104之間,以及第四配向區104與第一配向區101之間。本實施例的第二像素電極16為透明電極,其材料為透明導電材料例如氧化銦錫(ITO)、氧化銦鋅(IZO)或其它透明導電材料,但不以此為限。在其它變化實施例中,第二像素電極16亦可為不透明電極,其材料可為不透明導電材料例如金屬。第二像素電極16可為單層結構或復合層堆迭結構。共通電極22設置于第二基板20上。本實施例的共通電極22為透明電極,其材料為透明導電材料例如氧化銦錫(ΙΤ0)、氧化銦鋅(IZO)或其它透明導電材料,但不以此為限。此外,本實施例的共通電極22為一整面電極,也就是說,共通電極22大致上完整涵蓋第一配向區101、第二配向區102、第三配向區103以及第四配向區104,且不具有狹縫或開口等,但不以此為限。如圖5所示,本實施例的顯示面板的像素結構I另包括一第一配向膜18與一第二配向膜24。第一配向膜18設置于第一基板10上并覆蓋絕緣層14與第二像素電極16,且第二配向膜24設置于第二基板20上并覆蓋共通電極22。也就是說,第一配向膜18與第二配向膜24分別位于液晶層30的兩相對側,用以對液晶分子LC進行配向。在本實施例中,第一配向膜18與第二配向膜24可利用高分子聚合配向(polymerstabilizedalignment,PSA)技術形成,但不以此為限。舉例而言,第一配向膜18具有一第一聚合高分子輔助配向層,且第二配向膜24具有一第二聚合高分子輔助配向層,但不以此為限。[0102]在本實施例中,第一像素電極12另包括主體部12M。第一像素電極12的主體部12M位于任兩相鄰的配向區的共同邊界,也就是說,主體部12M位于第一配向區101與第二配向區102之間、第二配向區102與第三配向區103之間、第三配向區103與第四配向區104之間,以及第四配向區104與第一配向區101之間。此外,第一像素電極12的主體部12M分別與各第一分支電極121的第一端121A、各第二分支電極122的第一端122A、各第三分支電極123的第一端123A以及各第四分支電極124的第一端124A連接。在一垂直投影方向Z上,第一像素電極12的主體部12M與第二像素電極16實質上彼此重迭。舉例而言,第一像素電極12的主體部12M與第二像素電極16實質上分別包含十字形電極,且第一像素電極12的主體部12M的寬度大于第二像素電極16的寬度,但不以此為限。由垂直投影方向Z觀看,第一像素電極12的主體部12M將第一基板10區分成四個象限,而第一配向區101、第二配向區102、第三配向區103以及第四配向區104分別位于第一象限、第二象限、第三象限與第四象限。在本實施例中,第一分支電極121實質上沿第一方向Dl延伸排列,第二分支電極122實質上沿第二方向D2延伸排列,第三分支電極123實質上沿第三方向D3延伸排列,以及第四分支電極124實質上沿第四方向D4延伸排列。此外,第一方向Dl與第二方向D2實質上彼此垂直,第二方向D2與第三方向D3實質上彼此垂直,第三方向D3與第四方向D4實質上彼此垂直,以及第四方向D4與第一方向Dl實質上彼此垂直。舉例而言,若將圖1的向右水平方向的方位角定義為O度,且逆時針方向定義為正向,則第一方向Dl實質上為45度,第二方向D2實質上為135度,第三方向D3實質上為225度,且第四方向D4實質上為315度,但不以此為限。在一變化實施例中,第一方向D1、第二方向D2、第三方向D3與第四方向D4可彼此不垂直。舉例而言,第一方向Dl與第四方向D4的夾角可為80度,且第二方向D2與第三方向D3的夾角可為80度。此外,第一像素電極12另可包括一外框部12P。外框部12P環繞包圍第一配向區101、第二配向區102、第三配向區103以及第四配向區104并連接第一分支電極121、第二分支電極122、第三分支電極123以及第四分支電極124,舉例而言,外框部12P分別與各第一分支電極121的第二端121B、各第二分支電極122的第二端122B、各第三分支電極123的第二端123B以及各第四分支電極的第二端124B連接。[0103]本實施例的顯示面板的像素結構的驅動方式如下所述。如圖4與圖5所示,當液晶分子LC在未受到電場驅動時,位于第一配向區101、第二配向區102、第三配向區103以及第四配向區104的液晶分子LC實質上會垂直站立,且分別朝向第一方向D1、第二方向D2、第三方向D3與第四方向D4預傾(pretilt)。請再參考圖6與圖7。圖6繪示了本發明的第一實施例的顯示面板的像素結構在受到電場驅動時的上視示意圖,而圖7為沿圖6的A-A’剖線所繪示的顯示面板的像素結構的剖面示意圖。如圖6與圖7所示,在本實施例中,第一像素電極12與開關元件(圖未示)的漏極電性連接,藉此可具有一第一驅動電壓(例如像素電壓),而共通電極22與共通線(圖未示)電性連接,藉此可具有共通電壓。另外,第二像素電極16則可與第一像素電極12電性連接,并同樣具有第一驅動電壓(例如像素電壓)。當液晶分子LC在受到第一像素電極12與共通電極22之間的電場以及第二像素電極16與共通電極22之間的電場驅動時,位于第一配向區101、第二配向區102、第三配向區103以及第四配向區104的液晶分子LC會傾倒而具有不同的配向方向。舉例而言,位于第一配向區101、第二配向區102、第三配向區103以及第四配向區104的液晶分子LC實質上會分別朝向第一方向D1、第二方向D2、第三方向D3與第四方向D4傾倒。由于第一像素電極12的主干部12M的邊緣以及分支電極的邊緣會因為邊緣電場效應過大而產生電場扭曲,因此設置于第一像素電極12與液晶層30之間的絕緣層14具有隔離功能,可以減弱邊緣電場對液晶分子LC的影響,進而使得對應于主干部12M的邊緣以及分支電極的邊緣的液晶分子LC僅感受到些微的電場扭曲,使液晶分子LC在高電壓操作時,不會受到過強的電場扭曲影響而偏離配向區的方向,進而提高穿透率。另外,第二像素電極16可以提供規律的等電位面變化,其可以取代第一像素電極12的主干部12M的邊緣電場,發揮驅動液晶分子LC的作用,可有效縮減配向區的共同邊界(交界處)的黑線寬度,進而提高穿透率。藉由上述驅動方式,可以有效消除液晶分子LC的不規則排列現象,并避免暗紋產生。值得說明的是,在其它變化實施例中,第二像素電極16亦可不與第一像素電極12電性連接,而具有不同或相同于第一像素電極12的第一驅動電壓(例如像素電壓)。舉例而言,第二像素電極16可具有一第二驅動電壓,且第二像素電極16的第二驅動電壓較佳大于第一像素電極12的第一驅動電壓,但不以此為限。另外,第二驅動電壓可由一固定電壓源提供,也就是各像素結構的第二像素電極16具有相同的第二驅動電壓,或者各像素結構的第二像素電極16分別由一對應的開關元件控制例如薄膜電晶體元件),藉此各像素結構的第二像素電極16可具有不同的第二驅動電壓。[0104]請參考圖8。圖8繪示了本實施例的顯示面板的像素結構與對照實施例的顯示面板的像素結構的穿透率分布圖,其中對照實施例的顯示面板的像素結構僅設置有第一像素電極而未設置絕緣層以及第二像素電極,曲線A繪示了對照實施例的顯示面板的像素結構的穿透率分布,曲線B繪示了本實施例的顯示面板的像素結構的穿透率分布,橫軸為顯示面板的像素結構的水平方向的距離(單位為微米),縱軸為穿透率(無單位)。如圖8所示,曲線A顯示出穿透率分布具有明顯的高低交替的情形,代表了對照實施例的顯示面板的像素結構具有嚴重的暗紋問題。曲線B顯示出穿透率分布較為平滑且連續,證實了本實施例的顯示面板的像素結構確實可以改善電場扭曲的問題,而有效地消除了暗紋問題。[0105]請參考圖9。圖9繪示了本實施例的顯示面板的像素結構與對照實施例的顯示面板的像素結構的穿透率與驅動電壓的關系圖,其中對照實施例的顯示面板的像素結構僅設置有第一像素電極而未設置絕緣層以及第二像素電極,曲線C繪示了對照實施例的顯示面板的像素結構的穿透率與驅動電壓的關系圖,曲線D繪示了本實施例的顯示面板的像素結構的穿透率與驅動電壓的關系圖,橫軸為驅動電壓(單位為伏特),縱軸為穿透率。如圖9所示,在驅動電壓大于約6伏特(6V)的情況下,曲線D的穿透率均高于曲線C的穿透率,證實了本實施例的顯示面板的像素結構確實可以改善在高灰階操作下電場扭曲的問題,而有效提升穿透率。[0106]本發明的顯示面板的像素結構并不以上述實施例為限。下文將依序介紹本發明的其它實施例的顯示面板的像素結構,且為了便于比較各實施例的相異處并簡化說明,在下文的各實施例中使用相同的符號標注相同的元件,且主要針對各實施例的相異處進行說明,而不再對重復部分進行贅述。[0107]請參考圖10至圖12。圖10繪示了本發明的第二實施例的顯示面板的像素結構的第一像素電極的上視示意圖,圖11繪示了本發明的第二實施例的顯示面板的像素結構的上視示意圖,圖12為沿圖11的B-B’剖線所繪示的顯示面板的像素結構的剖面示意圖。如圖10至圖12所示,不同于第一實施例,本實施例的顯示面板的像素結構2的第一像素電極12不包括主體部,且各分支電極與另一對應的分支電極連接。精確地說,一部分的第一分支電極121的第一端121A與一部分的第二分支電極122的第一端122A連接,另一部分的第一分支電極121的第一端121A與一部分的第四分支電極124的第一端124A連接;一部分的第二分支電極122的第一端122A與一部分的第一分支電極121的第一端121A連接,另一部分的第二分支電極122的第一端122A與一部分的第三分支電極123的第一端123A連接;一部分的第三分支電極123的第一端123A與一部分的第二分支電極122的第一端122A連接,另一部分的第三分支電極123的第一端123A與一部分的第四分支電極124的第一端124A連接;一部分的第四分支電極124的第一端124A與一部分的第三分支電極123的第一端123A連接,以及另一部分的第四分支電極124的第一端124A與一部分的第一分支電極121的第一端121A連接。此外,第二像素電極16實質上包含十字形電極,且第二像素電極16與第一分支電極121的第一端121A、第二分支電極122的第一端122A、第三分支電極123的第一端123A以及第四分支電極124的第一端124A實質上在垂直投影方向Z上重迭。[0108]請參考圖13至圖15。圖13繪示了本發明的第三實施例的顯示面板的像素結構的第一像素電極的上視示意圖,圖14繪示了本發明的第三實施例的顯示面板的像素結構的上視示意圖,圖15為沿圖14的C-C’剖線所繪示的顯示面板的像素結構的剖面示意圖。如圖13至圖15所示,不同于前述實施例,本實施例的顯示面板的像素結構3的第一像素電極12的主體部12M位于一部分的第一配向區101、一部分的第二配向區102、一部分的第三配向區103、一部分的第四配向區104內以及任兩相鄰的配向區的共同邊界。此外,第一像素電極12的主體部12M分別與各第一分支電極121的第一端121A、各第二分支電極122的第一端122A、各第三分支電極123的第一端123A以及各第四分支電極124的第一端124A連接,且第一像素電極12的主體部12M與第二像素電極16實質上在垂直投影方向Z上重迭。舉例而言,本實施例的第一像素電極12的主體部12M實質上包括一矩形電極(或可視為一菱形電極),矩形電極包括一第一側邊S1、一第二側邊S2、一第三側邊S3與一第四側邊S4,其中第一側邊SI位于第一配向區101內并實質上與第一分支電極121垂直,第二側邊S2位于第二配向區102內并實質上與第二分支電極122垂直,第三側邊S3位于第三配向區103內并實質上與第三分支電極123垂直,第四側邊S4位于第四配向區104內并實質上與第四分支電極124垂直,且第二像素電極16實質上包含十字形電極,但不以此為限。矩形電極的第一側邊S1、第二側邊S2、第三側邊S3與第四側邊S4并不限定為與對應的第一分支電極121、第二分支電極122、第三分支電極123與第四分支電極124垂直。在一變化實施例中,矩形電極的第一側邊S1、第二側邊S2、第三側邊S3與第四側邊S4與對應的第一分支電極121、第二分支電極122、第三分支電極123與第四分支電極124也可不垂直,亦即具有不為直角的夾角。[0109]請參考圖16至圖18。圖16繪示了本發明的第四實施例的顯示面板的像素結構的第一像素電極的上視示意圖,圖17繪示了本發明的第四實施例的顯示面板的像素結構的上視示意圖,圖18為沿圖17的D-D’剖線所繪示的顯示面板的像素結構的剖面示意圖。如圖16至圖18所示,本實施例的顯示面板的像素結構4的第一像素電極12的主體部12M的形成與分支電極的連接方式與第三實施例類似,其不同之處在于本實施例的第一像素電極12的主體部12M更具有開口12X對應于任兩相鄰的配向區的共同邊界。也就是說,開口12X位于第一配向區101與第二配向區102之間、第二配向區102與第三配向區103之間、第三配向區103與第四配向區104之間,以及第四配向區104與第一配向區101之間。此夕卜,第一像素電極12的主體部12M的開口12X與第二像素電極16實質上在垂直投影方向Z上至少部分重迭。舉例而言,第一像素電極12的主體部12M的開口12X實質上包含十字形開口,且第二像素電極16實質上包含十字形電極。此外,第一像素電極12的主體部12M的開口12X的寬度可略大于第二像素電極16的寬度,但不以此為限。[0110]請參考圖19至圖21。圖19繪示了本發明的第五實施例的顯示面板的像素結構的第一像素電極的上視示意圖,圖20繪示了本發明的第五實施例的顯示面板的像素結構的上視示意圖,圖21為沿圖20的F-F’剖線所繪示的顯示面板的像素結構的剖面示意圖。如圖19至圖21所示,在本實施例的顯示面板的像素結構5中,第一像素電極12的主體部12M位于任兩相鄰的配向區的一共同邊界,也就是說,主體部12M位于第一配向區101與第二配向區102之間、第二配向區102與第三配向區103之間、第三配向區103與第四配向區104之間,以及第四配向區104與第一配向區101之間。此外,第一像素電極12的主體部12M與一部分的第一分支電極12的一第一端121A與一第二端121B、一部分的第二分支電極122的一第一端122A與一第二端122B、一部分的第三分支電極123的一第一端123A與一第二端123B以及一部分的第四分支電極124的一第一端124A與一第二端124B連接。再者,夕卜框部12P與另一部分的第一分支電極121的一第一端121A與一第二端121B、另一部分的第二分支電極122的一第一端122A與一第二端122B、另一部分的第三分支電極123的一第一端123A與一第二端123B以及另一部分的第四分支電極124的一第一端124A與一第二端124B連接。此外,第二像素電極16位于第一配向區101的一外側邊界(例如圖中的右側邊界)、第二配向區102的一外側邊界(例如圖中的左側邊界)、第三配向區103的一外偵_界(例如圖中的左側邊界)、第四配向區104的一外側邊界(例如圖中的右側邊界)、第一配向區101與第四配向區104的一共同邊界以及第二配向區102與第三配向區103的一共通邊界。舉例而言,在本實施例中,第一像素電極12的主體部12M實質上包含十字形電極,且第二像素電極16實質上包含一H字形電極,但不以此為限。[0111]請參考圖22。圖22繪示了本發明的第五實施例的一變化實施例的顯示面板的像素結構的上視示意圖。如圖22所示,在本變化實施例的顯示面板的像素結構5’中,第一像素電極12的圖案與第五實施例的第一像素電極12的圖案相同。不同于第五實施例之處在于,第二像素電極16位于第一配向區101的兩外側邊界(例如圖中的右側邊界及上側邊界)、第二配向區102的兩外側邊界(例如圖中的左側邊界及上側邊界)、第三配向區103的兩外側邊界(例如圖中的左側邊界及下側邊界)以及第四配向區104的兩外側邊界(例如圖中的右側邊界及下側邊界),也就是說,第二像素電極16實質上包含一口字形電極,環繞包圍第一配向區101、第二配向區102、第三配向區103以及第四配向區104。[0112]請參考圖23與圖24。圖23繪示了本發明的第六實施例的顯示面板的像素結構的第一像素電極的上視示意圖,圖24繪示了本發明的第六實施例的顯示面板的像素結構的上視示意圖。如圖23與圖24所示,在本實施例的顯示面板的像素結構6中,第一像素電極12的圖案與第一實施例的第一像素電極12的圖案類似,其主體部12M、外框部12P以及分支電極的配置在此不再贅述。不同于第一實施例的處在于,本實施例的第二像素電極16位于第一配向區101的兩外側邊界(例如圖中的右側邊界與上側邊界)、第二配向區102的外側邊界(例如圖中的左側邊界與上側邊界)、第三配向區103的外側邊界(例如圖中的左側邊界與下側邊界)以及第四配向區104的外側邊界(例如圖中的右側邊界與下側邊界)。精確地說,第一像素電極12的主體部12M實質上包含十字形電極,第二像素電極16實質上包含一口字形電極,環繞包圍第一配向區101、第二配向區102、第三配向區103以及第四配向區104。[0113]請參考圖25至圖29。圖25繪示了本發明的第七實施例的顯示面板的像素結構的第一像素電極的上視示意圖,圖26繪示了本發明的第七實施例的顯示面板的像素結構的圖案化絕緣層的上視示意圖,圖27繪示了本發明的第七實施例的顯示面板的像素結構的第二像素電極的上視示意圖,圖28繪示了本發明的第七實施例的顯示面板的像素結構的上視示意圖,而圖29為沿圖28的E-E’剖線所繪示的顯示面板的像素結構的剖面示意圖。如圖25、圖28與圖29所示,不同于前述第一至第六實施例,在本實施例的顯示面板的像素結構7中,第一像素電極12實質上為一整面電極,其大致上完整涵蓋第一配向區101、第二配向區102、第三配向區103以及第四配向區104,且不具有狹縫或開口等。此外,本實施例的絕緣層為一圖案化絕緣層15,而不是整面絕緣層,如圖20、圖23與圖24所示。圖案化絕緣層15設置于第一基板10上并部分覆蓋第一像素電極12,其中圖案化絕緣層15包括多條絕緣分支圖案,其包括多條第一絕緣分支圖案151、多條第二絕緣分支圖案152、多條第三絕緣分支圖案153以及多條第四絕緣分支圖案154。第一絕緣分支圖案151設置于第一配向區101內且至少一部分的第一絕緣分支圖案151實質上朝向第一方向Dl延伸;第二絕緣分支圖案152設置于第二配向區102內且至少一部分的第二絕緣分支圖案152實質上朝向第二方向D2延伸;第三絕緣分支圖案153設置于第三配向區103內且至少一部分的第三絕緣分支圖案153實質上朝向第三方向D3延伸;以及第四絕緣分支圖案154設置于第四配向區104內且至少一部分的第四絕緣分支圖案154實質上朝向第四方向D4延伸,其中第一方向Dl、第二方向D2、第三方向D3與第四方向D4彼此不同。此外,任兩相鄰的絕緣分支圖案之間具有一狹縫15S。本實施例的第二像素電極16可與前述實施例相同,例如第二像素電極16實質上包含十字形電極,但不以此為限。此外,本實施例的圖案化絕緣層15更可包括絕緣主體部15M,位于一部分的第一配向區101、一部分的第二配向區102、一部分的第三配向區103、一部分的第四配向區104內以及任兩相鄰的配向區的共同邊界。絕緣主體部15M分別與各第一絕緣分支圖案151的一端151A、各第二絕緣分支圖案152的一端152A、各第三絕緣分支圖案153的一端153A以及各第四絕緣分支圖案154的一端154A連接,其中第二像素電極16與圖案化絕緣層15的絕緣主體部15M實質上在垂直投影方向Z上重迭。舉例而言,圖案化絕緣層15的絕緣主體部15M具有一矩形絕緣圖案,矩形絕緣圖案包括一第一側邊Z1、一第二側邊Z2、一第三側邊Z3與一第四側邊Z4。第一側邊Zl位于第一配向區101內并實質上與第一方向Dl垂直,第二側邊Z2位于第二配向區102內并實質上與第二方向D2垂直,第三側邊Z3位于第三配向區103內并實質上與第三方向D3垂直,第四側邊TA位于第四配向區104內并實質上與第四方向D4垂直。另外,第一配向膜18設置于第一基板10上并覆蓋第二像素電極16、圖案化絕緣層15與第一像素電極12,而第二配向膜24設置于第二基板20上并覆蓋共通電極22。[0114]本發明的第二至第七實施例的顯示面板的像素結構的驅動方式與第一實施例的顯示面板的像素結構相同,在此不再贅述。[0115]請參考圖30與圖31。圖30繪示了本發明的第八實施例的顯示面板的像素結構的上視示意圖,圖31為沿圖30的G-G’剖線所繪示的顯示面板的像素結構的剖面示意圖。如圖30與圖31所示,本實施例的顯示面板的像素結構8與第七實施例的顯示面板之像素結構7類似,其不同之處在于本實施例的顯示面板的像素結構8未包括第二像素電極。也就是說,本實施例的顯示面板的像素結構8僅利用第一像素電極12以及設置于其上的圖案化絕緣層15,即可達到縮減配向區的共同邊界的黑線寬度并提高穿透率的效果。在沒有第二像素電極的情況下,第一配向膜18設置于第一基板10上并覆蓋圖案化絕緣層15與第一像素電極12,而第二配向膜24設置于第二基板20上并覆蓋共通電極22。[0116]綜上所述,本發明的顯示面板的像素結構于第一像素電極與液晶層之間設置絕緣層,以減少第一像素電極的主干部的邊緣以及分支電極的邊緣因為邊緣電場效應所產生的電場扭曲,并利用設置于絕緣層與液晶層之間的第二像素電極提供的等電位面變化來取代邊緣電場,可以有效消除液晶分子的不規則排列現象,避免暗紋產生并提高穿透率。[0117]以上所述僅為本發明的較佳實施例,凡依本發明申請專利范圍所做的均等變化與修飾,皆應屬本發明的涵蓋范圍。【權利要求】1.一種顯示面板的像素結構,包括:一第一基板,該第一基板具有多個配向區,且所述多個配向區包括一第一配向區、一第二配向區、一第三配向區以及一第四配向區;一第二基板,與該第一基板面對設置;一液晶層,包括多個液晶分子,其中所述多個液晶分子設置于該第一基板與該第二基板之間,且位于該第一配向區、該第二配向區、該第三配向區以及該第四配向區的所述多個液晶分子具有不同的配向方向;一第一像素電極,設置于該第一基板上,其中該第一像素電極為一圖案化電極,其包括:多條第一分支電極,設置于該第一配向區內,其中至少一部分的所述多條第一分支實質上沿一第一方向排列;多條第二分支電極,設置于該第二配向區內,其中至少一部分的所述多條第二分支實質上沿一第二方向排列;多條第三分支電極,設置于該第三配向區內,其中至少一部分的所述多條第三分支實質上沿一第三方向排列;以及多條第四分支電極,設置于該第四配向區內,其中至少一部分的所述多條第四分支實質上沿一第四方向排列,該第一方向、該第二方向、該第三方向與該第四方向彼此不同,且所述多條第一分支電極、所述多條第二分支電極、所述多條第三分支電極以及所述多條第四分支電極電性相接;一絕緣層,設置于該第一基板上并覆蓋該第一像素電極;一第二像素電極,設置于該絕緣層上,其中該第二像素電極為一圖案化電極,設置于各該配向區的至少一邊界;以及一共通電極,設置于該第二基板上。2.如權利要求1所述的顯示面板的像素結構,其中該第一像素電極另包括一外框部,環繞包圍該第一配向區、該第二配向區、該第三配向區以及該第四配向區,并連接所述多條第一分支電極、所述多條第二分支電極、所述多條第三分支電極以及所述多條第四分支電極。3.如權利要求2所述的顯示面板的像素結構,其中該第一像素電極另包括一主體部,該第一像素電極的該主體部位于任兩相鄰的所述多個配向區的一共同邊界,且該第一像素電極的該主體部分別與各該第一分支電極的一第一端、各該第二分支電極的一第一端、各該第三分支電極的一第一端以及各該第四分支電極的一第一端連接,且該外框部與各該第一分支電極的一第二端、各該第二分支電極的一第二端、各該第三分支電極的一第二端以及各該第四分支電極的一第二端連接。4.如權利要求3所述的顯示面板的像素結構,其中該第二像素電極位于任兩相鄰的所述多個配向區的該共同邊界,且該第一像素電極的該主體部與該第二像素電極實質上在一垂直投影方向上重迭。5.如權利要求3所述的顯示面板的像素結構,其中該第二像素電極環繞包圍該第一配向區、該第二配向區、該第三配向區以及該第四配向區,且該第一像素電極的該外框部與該第二像素電極實質上在一垂直投影方向上重迭。6.如權利要求1所述的顯示面板的像素結構,其中一部分的所述多條第一分支電極的一第一端與一部分的所述多條第二分支電極的一第一端連接,另一部分的所述多條第一分支電極的一第一端與一部分的所述多條第四分支電極的一第一端連接,一部分的所述多條第三分支電極的一第一端連接與另一部分的所述多條第二分支電極的一第一端連接,另一部分的所述多條第三分支電極的一第一端與另一部分的所述多條第四分支電極的一第一端連接,且該第二像素電極與所述多條第一分支電極的該第一端、所述多條第二分支電極的該第一端、所述多條第三分支電極的該第一端以及所述多條第四分支電極的該第一端實質上在一垂直投影方向上重迭。7.如權利要求2所述的顯示面板的像素結構,其中該第一像素電極另包括一主體部,該第一像素電極的該主體部位于一部分的該第一配向區、一部分的該第二配向區、一部分的該第三配向區、一部分的該第四配向區內以及任兩相鄰的所述多個配向區的一共同邊界,該第一像素電極的該主體部與各該第一分支電極的一第一端、各該第二分支電極的一第一端、各該第三分支電極的一第一端以及各該第四分支電極的一第一端連接,該外框部與各該第一分支電極的一第二端、各該第二分支電極的一第二端、各該第三分支電極的一第二端以及各該第四分支電極的一第二端連接,且該第二像素電極位于任兩相鄰的所述多個配向區的該共同邊界。8.如權利要求7所述的顯示面板的像素結構,其中該第一像素電極的該主體部具有一矩形電極,該矩形電極包括一第一側邊、一第二側邊、一第三側邊與一第四側邊,該第一側邊位于該第一配向區內并實質上與所述多條第一分支電極垂直,該第二側邊位于該第二配向區內并實質上與所述多條第二分支電極垂直,該第三側邊位于該第三配向區內并實質上與所述多條第三分支電極垂直,該第四側邊位于該第四配向區內并實質上與所述多條第四分支電極垂直,且該第二像素電極包括一十字形電極。9.如權利要求8所述的顯示面板的像素結構,其中該第一像素電極的該主體部具有一開口對應于任兩相鄰的所述多個配向區的該共同邊界,且該第一像素電極的該主體部的該開口與該第二像素電極在一垂直投影方向上至少部份重迭。10.如權利要求2所述的顯示面板的像素結構,其中該第一像素電極另包括一主體部,該第一像素電極的該主體部位于任兩相鄰的所述多個配向區的一共同邊界,該第一像素電極的該主體部與一部分的所述多條第一分支電極的兩端、一部分的所述多條第二分支電極的兩端、一部分的所述多條第三分支電極的兩端以及一部分的所述多條第四分支電極的兩端連接,該外框部與另一部分的所述多條第一分支電極的兩端、另一部分的所述多條第二分支電極的兩端、另一部分的所述多條第三分支電極的兩端以及另一部分的所述多條第四分支電極的兩端連接。11.如權利要求10所述的顯示面板的像素結構,其中該第二像素電極位于該第一配向區的一外側邊界、該第二配向區的一外側邊界、該第三配向區的一外側邊界、該第四配向區的一外側邊界、該第一配向區與該第四配向區的一共同邊界以及該第二配向區與該第三配向區的一共通邊界。12.如權利要求10所述的顯示面板的像素結構,其中該第二像素電極位于該第一配向區的兩外側邊界、該第二配向區的兩外側邊界、該第三配向區的兩外側邊界以及該第四配向區的兩外側邊界,以環繞包圍該第一配向區、該第二配向區、該第三配向區以及該第四配向區。13.如權利要求1所述的顯示面板的像素結構,其中該第一像素電極與該第二像素電極彼此電性連接。14.如權利要求1所述的顯示面板的像素結構,其中該第一像素電極與該第二像素電極彼此未連接,該第一像素電極具有一第一驅動電壓,該第二像素電極具有一第二驅動電壓,其中第二驅動電壓大于該第一驅動電壓。15.如權利要求1所述的顯示面板的像素結構,另包括:一第一配向膜,設置于該第一基板上并覆蓋該絕緣層與該第二像素電極,其中該第一配向膜具有一第一聚合高分子輔助配向層;以及一第二配向膜,設置于該第二基板上并覆蓋該共通電極,其中該第二配向膜具有一第二聚合高分子輔助配向層。16.—種顯示面板的像素結構,包括:一第一基板,該第一基板具有多個配向區,且所述多個配向區包括一第一配向區、一第二配向區、一第三配向區以及一第四配向區;一第二基板,與該第一基板面對設置;一液晶層,包括多個液晶分子,其中所述多個液晶分子設置于該第一基板與該第二基板之間,且位于該第一配向區、該第二配向區、該第三配向區以及該第四配向區的所述多個液晶分子具有不同的配向方向;一第一像素電極,設置于該第一基板上,其中該第一像素電極實質上為一整面電極,設置于該第一配向區、該第二配向區、該第三配向區與該第四配向區內;一圖案化絕緣層,設置于該第一基板上并覆蓋該第一像素電極,其中該圖案化絕緣層包括:多條第一絕緣分支圖案,設置于該第一配向區內,其中至少一部分的所述多條第一絕緣分支圖案實質上朝向一第一方向延伸;多條第二絕緣分支圖案,設置于該第二配向區內,其中至少一部分的所述多條第二絕緣分支圖案實質上朝向一第二方向延伸;多條第三絕緣分支圖案,設置于該第三配向區內,其中至少一部分的所述多條第三絕緣分支圖案實質上朝向一第三方向延伸;以及多條第四絕緣分支圖案,設置于該第四配向區內,其中至少一部分的所述多條第四絕緣分支圖案實質上朝向一第四方向延伸,且該第一方向、該第二方向、該第三方向與該第四方向彼此不同;以及一共通電極,設置于該第二基板上。17.如權利要求16所述的顯示面板的像素結構,另包括:一第一配向膜,設置于該第一基板上并覆蓋該圖案化絕緣層,其中該第一配向膜具有一第一聚合高分子輔助配向層;以及一第二配向膜,設置于該第二基板上并覆蓋該共通電極,其中該第二配向膜具有一第二聚合高分子輔助配向層。18.如權利要求16所述的顯示面板的像素結構,其中該圖案化絕緣層更包括一絕緣主體部,位于一部分的該第一配向區、一部分的該第二配向區、一部分的該第三配向區、一部分的該第四配向區內以及任兩相鄰的所述多個配向區的一共用邊界,該絕緣主體部與各該第一絕緣分支圖案的一端、各該第二絕緣分支圖案的一端、各該第三絕緣分支圖案的一端以及各該第四絕緣分支圖案的一端連接。19.如權利要求18所述的顯示面板的像素結構,其中該絕緣主體部具有一矩形絕緣圖案,該矩形絕緣圖案包括一第一側邊、一第二側邊、一第三側邊與一第四側邊,該第一側邊位于該第一配向區內并實質上與該第一方向垂直,該第二側邊位于該第二配向區內并實質上與該第二方向垂直,該第三側邊位于該第三配向區內并實質上與該第三方向垂直,該第四側邊位于該第四配向區內并實質上與該第四方向垂直。20.如權利要求18所述的顯示面板的像素結構,另包括一第二像素電極,設置于該圖案化絕緣層上,其中該第二像素電極位于任兩相鄰的所述多個配向區的該共用邊界,且該第二像素電極與該圖案化絕緣層的該絕緣主體部實質上在一垂直投影方向上重迭。21.如權利要求20所述的顯示面板的像素結構,其中該第一像素電極與該第二像素電極彼此電性連接。22.如權利要求20所述的顯示面板的像素結構,另包括:一第一配向膜,設置于該第一基板上并覆蓋該圖案化絕緣層與該第二像素電極,其中該第一配向膜具有一第一聚合高分子輔助配向層;以及一第二配向膜,設置于該第二基板上并覆蓋該共通電極,其中該第二配向膜具有一第二聚合高分子輔助配向層。23.如權利要求20所述的顯示面板的像素結構,其中該第一像素電極與該第二像素電極彼此未連接,該第一像素電極具有一第一驅動電壓,該第二像素電極具有一第二驅動電壓,且該第二驅動電壓大于該第一驅動電壓。【文檔編號】G02F1/1333GK104267548SQ201410534173【公開日】2015年1月7日申請日期:2014年10月11日優先權日:2014年7月18日【發明者】鄭偉成,丁天倫,鍾介文申請人:友達光電股份有限公司