電泳顯示器和操作電泳顯示器的方法
【專利摘要】本發明公開了一種電泳顯示器,包含一電泳面板、一基板與一處理器。該電泳面板包含多個帶電粒子;該基板是用以設置一導電層,其中該導電層是耦接于該電泳面板;該處理器是耦接于該導電層,用以產生驅動該多個帶電粒子顯示一背景的背景信號以及顯示一前景的前景信號,其中該背景信號較該前景信號顯示該前景的時間長。如此,相較于現有技術,因為該電泳面板和該導電層是設置在該基板的同一側,所以本發明的該電泳面板不僅不會顯示鬼影,且具有較簡單的制程。
【專利說明】電泳顯示器和操作電泳顯示器的方法
【技術領域】
[0001]本發明是有關于一種電泳顯示器和操作電泳顯示器的方法,尤指一種利用設置在基板的同一側的電泳面板和導電層,以及利用背景信號中的冗余信號,以消除鬼影的電泳顯示器和操作電泳顯示器的方法。
【背景技術】
[0002]因為電泳顯示器具有良好的雙穩態特性,所以當電泳顯示器持續顯示一影像時,電泳顯示器并不會消耗電能。因此,在現有技術中,電泳顯示器是非常適合于戶外顯示廣告牌以及其它不需要經常更新顯示內容的應用。
[0003]目前大部分的電泳顯示器(例如電子標簽(E-Tag))的結構是二層結構,上層是用以顯示影像的電泳面板,下層是驅動電路層,其中在沒有特殊的平面處理的情況下,驅動電路層并不會具有平坦的表面,導致電泳面板會出現一些應力集中區。因為電泳面板的操作是植基于電場,所以電泳面板將會在應力集中區顯示鬼影。因此,現有技術的電泳顯示器的二層結構并不是一個好的設計結構。
【發明內容】
[0004]本發明的一實施例公開一種電泳顯不器。該電泳顯不器包含一電泳面板、一基板與一處理器。該電泳面板包含多個帶電粒子;該基板是用以設置一導電層,其中該導電層是耦接于該電泳面板;該處理器是耦接于該導電層,用以產生驅動該多個帶電粒子顯示一背景的背景信號以及顯示一前景的前景信號,其中該背景信號較該前景信號顯示該前景的時間長。
[0005]本發明的另一實施例公開一種操作電泳顯示器的方法,該電泳顯示器包含一電泳面板、一基板及一處理器,其中該電泳面板包含多個帶電粒子。該方法包含該處理器同時產生驅動該多個帶電粒子以顯示一背景的背景信號以及顯示一前景的前景信號;在該處理器結束產生顯示該前景的前景信號后,該處理器繼續產生該背景信號,以及產生具有等于該電泳面板的一共同電壓的電位的前景信號。
[0006]本發明公開一種電泳顯示器以及操作電泳顯示器的方法。該電泳顯示器以及該方法是利用一電泳面板和一導電層設置在一基板的同一側,利用一背景信號中的冗余信號,或一第一冗余信號與一第二冗余信號,使該背景信號較一前景信號顯示前景的時間長,以及利用當該前景信號結束顯示該前景后,該前景信號的電位是等于該電泳面板的共同電壓。如此,相較于現有技術,因為該電泳面板和該導電層是設置在該基板的同一側,所以本發明的該電泳面板不僅不會顯示鬼影,且具有較簡單的制程。
【專利附圖】
【附圖說明】
[0007]圖1是本發明一實施例的一種電泳顯示器的示意圖。
[0008]圖2是現有技術中處理器所產生的用以驅動電泳面板內的多個帶電粒子顯示背景的背景信號以及顯示前景的前景信號的示意圖。
[0009]圖3是電泳面板內的多個帶電粒子被背景信號和前景信號驅動后,電泳面板顯示影像的示意圖。
[0010]圖4是圖3中電泳面板所顯示的影像出現用以連接文字線“E-PAPER”與處理器的導線的原理的示意圖。
[0011]圖5是電泳面板的上板的無帶電白色粒子區的示意圖。
[0012]圖6是本發明另一實施例的處理器所產生的用以驅動電泳面板內的多個帶電粒子顯示背景的背景信號以及顯示前景的前景信號的示意圖。
[0013]圖7和圖8是冗余信號的示意圖。
[0014]圖9是電泳面板內的多個帶電粒子被背景信號和前景信號驅動后,電泳面板顯示影像的示意圖。
[0015]圖10是圖9中電泳面板所顯示的影像僅出現文字線“E-PAPER”而沒有出現用以連接文字線“E-PAPER”與處理器的導線的原理的示意圖。
[0016]圖11是電泳面板內的多個帶電粒子被如圖6所示的背景信號和前景信號驅動后,電泳面板內的多個帶電 粒子的移動的示意圖。
[0017]圖12是電泳面板的上板的帶電白色粒子區的示意圖。
[0018]圖13是本發明另一實施例的處理器所產生的用以驅動電泳面板內的多個帶電粒子顯示背景的背景信號以及顯示前景的前景信號的示意圖。
[0019]圖14是本發明另一實施例的處理器所產生的用以驅動電泳面板內的多個帶電粒子顯示背景的背景信號以及顯示前景的前景信號的示意圖。
[0020]圖15是本發明另一實施例的一種操作電泳顯示器的方法的流程圖。
[0021]其中,附圖標記說明如下:
[0022]100電泳顯示器
[0023]102電泳面板
[0024]104基板
[0025]106處理器
[0026]108導電層
[0027]110導線
[0028]1022、1024下板
[0029]1026上板
[0030]10262無帶電白色粒子區
[0031]10264帶電白色粒子區
[0032]BSP、BSP1、BSP2、BSP3背景信號
[0033]FSP、FSP1、FSP2、FSP3前景信號
[0034]RS冗余信號
[0035]RSl第一冗余信號
[0036]RS2第二冗余信號
[0037]T1、T2時間
[0038]1500-1506步驟【具體實施方式】
[0039]請參照圖1,圖1是本發明的一實施例說明一種電泳顯示器100的示意圖。電泳顯不器100包含一電泳面板102、一基板104與一處理器106。電泳面板102包含多個帶電粒子,其中多個帶電粒子包含多個帶電白色粒子與多個帶電黑色粒子。但本發明并不受限于電泳面板102內的多個帶電粒子包含多個帶電白色粒子與多個帶電黑色粒子,亦即在本發明的另一實施例中,電泳面板102內的多個帶電粒子是多個帶電白色粒子。基板104是用以設置一導電層108,其中導電層108是耦接于電泳面板102,且電泳面板102和導電層108是設置在基板104的同一側;處理器106是耦接于導電層108,用以產生驅動電泳面板102內的多個帶電粒子顯示一背景的背景信號以及顯示一前景的前景信號,其中背景信號較前景信號顯示前景的時間長。另外,基板104是一玻璃基板,且玻璃基板內的導電層108的任一導線的寬度是小于lOOum。但本發明并不受限于基板104是一玻璃基板,亦即在本發明的另一實施例中,基板104亦可是一聚酰亞胺(polyimide)基板,且聚酰亞胺基板內的導電層108的任一導線的寬度是小于lOOum。另外,因為電泳面板102和導電層108是設置在基板104的同一側,所以導電層108內包含文字線“E-PAPER”和用以連接文字線“E-PAPER”與處理器106的導線。另外,本發明并不受限于圖1中處理器106的位置,亦即在本發明的另一實施例中,處理器是設置在基板104和電泳面板102外的一印刷電路板(其中印刷電路板是耦接基板104和電泳面板102)之上,或是設置在耦接電泳面板102的薄膜覆晶(Chipon film, C0F)上。
[0040]請參照圖2,圖2是現有技術說明處理器106所產生的用以驅動電泳面板102內的多個帶電粒子顯示一背景的背景信號BSP以及顯示一前景的前景信號FSP的示意圖,其中背景信號BSP的長度和前景信號FSP顯示前景的時間一樣長,亦即背景信號BSP的長度和前景信號FSP顯示前景的時間皆為Tl,且前景信號FSP顯示前景后(亦即Tl之后),前景信號FSP的電位是等于電泳面板102的一共同電壓(例如0V)。請參照圖3和圖4,圖3是說明電泳面板102內的多個帶電粒子被背景信號BSP和前景信號FSP驅動后,電泳面板102顯示影像的示意圖,和圖4是說明圖3中電泳面板102所顯示的影像出現用以連接文字線“E-PAPER”與處理器106的導線110的原理的示意圖。在本發明的實施例中,電泳面板102內的帶電白色粒子帶負電,帶電黑色粒子帶正電。但本發明并不受限于帶電白色粒子帶負電,帶電黑色粒子帶正電,亦可帶電白色粒子帶正電,帶電黑色粒子帶負電。另外,如圖4所示,電泳面板102對應于文字線“E-PAPER”與處理器106的導線110的下板1022是接收一正電壓(由前景信號FSl提供)電泳面板102,非對應于文字線“E-PAPER”與處理器106的導線110的下板1024是接收一負電壓(由背景信號BSl提供),以及電泳面板102的上板1026是接收共同電壓。因此,如圖3所示,電泳面板102內的多個帶電粒子被如圖2所示的背景信號BSP和前景信號FSP驅動后,電泳面板102不僅會顯示文字“E-PAPER”,且亦會顯示用以連接文字線“E-PAPER”與處理器106的導線110。
[0041]因為電泳面板102對應于文字線“E-PAPER”與處理器106的導線110的下板1022是接收正電壓(由前景信號FSl提供),電泳面板102非對應于文字線“E-PAPER”與處理器106的導線110的下板1024是接收負電壓(由背景信號BSl提供),以及電泳面板102的上板1026是接收共同電壓,所以電泳面板102會顯示文字“E-PAPER”以及用以連接文字線“E-PAPER”與處理器106的導線110(如圖4所示靠近電泳面板102的上板1026的帶電黑色粒子)。亦即如圖4所示靠近電泳面板102的上板1026的帶電黑色粒子可使電泳面板102顯示文字“E-PAPER”以及用以連接文字線“E-PAPER”與處理器106的導線110,但是文字線“E-PAPER”的線寬是大于處理器106的導線110 (小于IOOum)。另外,在本發明的另一實施例中,雖然電泳面板102內的多個帶電粒子是多個帶電白色粒子,但是因為帶電白色粒子會被電泳面板102的下板1022所接收的正電壓(由前景信號FSl提供)吸引,所以電泳面板102仍會顯示文字“E-PAPER”以及用以連接文字線“E-PAPER”與處理器106的導線110 (如圖5所示電泳面板102的上板1026的無帶電白色粒子區10262)。
[0042]請參照圖6,圖6是本發明的另一實施例說明處理器106所產生的用以驅動電泳面板102內的多個帶電粒子顯示一背景的背景信號BSl以及顯示一前景的前景信號FSl的示意圖,其中背景信號BSl的長度較前景信號FSl顯示前景的時間長,亦即前景信號FSl顯示前景的時間為Tl,背景信號BSl的長度是時間Tl和時間T2的和,前景信號FSl顯示前景后(亦即時間T2),前景信號FSl的電位是等于電泳面板102的共同電壓(例如0V),且處理器106所產生的背景信號BSl以及前景信號FSl具有3種電位(例如15V、0V和-15V)。如圖6所示,背景信號BSl的起點包含具有和電泳面板102的共同電壓相同電位的一冗余信號RS。但本發明并不受限于背景信號BSl的起點包含冗余信號RS,亦即在本發明的其它實施例中,冗余信號RS可位于背景信號BSl內的任一位置(如圖7所示,冗余信號RS是位于背景信號BSl的中間位置,以及如圖8所示,冗余信號RS是靠近背景信號BSl的末端位置)。
[0043]請參照圖9和圖10,圖9是說明電泳面板102內的多個帶電粒子被背景信號BSl和ill景彳目號FSl驅動后,電泳面板102顯不影像的不意圖,和圖10是說明圖9中電泳面板102所顯示的影像僅出現文字線“E-PAPER”而沒有出現用以連接文字線“E-PAPER”與處理器106的導線110的原理的示意圖。另外,如圖10所示,因為前景信號FSl顯示前景后(亦即時間T2),前景信號FSl的電位是等于電泳面板102的共同電壓(例如0V),所以電泳面板102對應于文字線“E-PAPER”與處理器106的導線110的下板1022在時間T2是接收共同電壓(OV),以及電泳面板102非對應于文字線“E-PAPER”與處理器106的導線110的下板1024是接收負電壓(由背景信號BS2提供)。因此,如圖10所示,在時間T2,電泳面板102的下板1024的負電壓所產生的電場會朝向電泳面板102的下板1022(因為在時間T2,電泳面板102的下板1022是接收共同電壓(OV))的上方。請參照圖11,圖11是說明在時間T2,電泳面板102內的多個帶電粒子被如圖6所示的背景信號BSl和前景信號FSl驅動后,電泳面板102內的多個帶電粒子的移動的示意圖。如圖11所示,在時間T2,帶電白色粒子會被電泳面板102的下板1024的負電壓所產生的電場推向電泳面板102的上板1026,導致電泳面板102并不會顯示用以連接文字線“E-PAPER”與處理器106的導線110 (如圖11所示電泳面板102的上板1026的帶電白色粒子區10264)。
[0044]同理,在本發明的另一實施例中,雖然電泳面板102內的多個帶電粒子是多個帶電白色粒子,但是在時間T2,帶電白色粒子會被電泳面板102的下板1024的負電壓所產生的電場推向電泳面板102的上板1026,導致電泳面板102并不會顯示用以連接文字線“E-PAPER”與處理器106的導線110 (如圖12所示電泳面板102的上板1026的帶電白色粒子區 10264)。[0045]請參照圖13,圖13是本發明的另一實施例說明處理器106所產生的用以驅動電泳面板102內的多個帶電粒子顯示一背景的背景信號BS2以及顯示一前景的前景信號FS2的示意圖,其中背景信號BS2的長度較前景信號FS2顯示前景的時間長,亦即前景信號FS2顯示前景的時間為Tl,背景信號BS2的長度是時間Tl和時間T2的和,前景信號FS2顯示前景后(亦即時間T2),前景信號FS2的電位是等于電泳面板102的共同電壓(例如0V),且處理器106所產生的背景信號BS2以及前景信號FS2具有3種電位(例如15V、0V和-15V)。如圖13所示,背景信號BS2包含一第一冗余信號RSl與一第二冗余信號RS2,其中第一冗余信號RSl的電位是負電壓(例如-15V)與第二冗余信號RS2的電位是正電壓(例如15V),第一冗余信號RSl的長度與第二冗余信號RS2的長度相同,且第一冗余信號RSl是位于背景信號RS2內的末端位置以及第二冗余信號RS2可位于背景信號RS2內的任一位置。因為第一冗余信號RSl的長度與第二冗余信號RS2的長度相同,且第一冗余信號RSl的電位與第二冗余信號RS2的電位相反,所以背景信號BS2可維持電泳面板102的電中性。另外,電泳面板102內的多個帶電粒子被如圖13所示的背景信號BS2和前景信號FS2驅動后,電泳面板102內的多個帶電粒子的移動結果可參照圖11和圖12。
[0046]請參照圖14,圖14是本發明的另一實施例說明處理器106所產生的用以驅動電泳面板102內的多個帶電粒子顯示一背景的背景信號BS3以及顯示一前景的前景信號FS3的示意圖,其中背景信號BS3的長度較前景信號FS3顯示前景的時間長,亦即前景信號FS3顯示前景的時間為Tl,背景信號BS3的長度是時間Tl和時間T2的和,前景信號FS3顯示前景后(亦即時間T2),前景信號FS3的電位是等于電泳面板102的共同電壓(例如30V),且處理器106所產生的背景信號BS3以及前景信號FS3,以及電泳面板102的共同電壓具有2種電位(例如30V和0V)。如圖14所示,背景信號BS3包含一具有和電泳面板102的共同電壓相反電位的一冗余信號RS,其中冗余信號RS是位于背景信號BS3的終點。另外,如圖14所示,在冗余信號RS的持續時間(時間T2)中,前景信號FS3的電位和電泳面板102的共同電壓的電位相同,亦即前景信號FS3的電位和電泳面板102的共同電壓的電位皆為30V。另外,電泳面板102內的多個帶電粒子被如圖14所示的背景信號BS3和前景信號FS3驅動后,電泳面板102內的多個帶電粒子的移動結果可參照圖11和圖12。
[0047]請參照圖1和圖6至圖15,圖15是本發明的另一實施例說明一種操作電泳顯示器100的方法的流程圖。圖15的方法是利用圖1的電泳顯示器100說明,詳細步驟如下:
[0048]步驟1500:開始;
[0049]步驟1502:處理器106同時產生驅動電泳面板102內的多個帶電粒子顯示一背景
的背景信號以及顯示一前景的前景信號;
[0050]步驟1504:在處理器106結束產生顯示前景的前景信號后,處理器106繼續產生背景信號,以及產生具有和電泳面板102的共同電壓的電位相同的前景信號;
[0051]步驟1506:結束。
[0052]以圖6為例:
[0053]在步驟1502中,處理器106同時產生用以驅動電泳面板102內的多個帶電粒子顯示一背景的背景信號BSl以及顯示一前景的前景信號FS1。在步驟1504中,在處理器106結束產生顯示前景的前景信號FSl后,處理器106繼續產生背景信號BS1,以及產生具有和電泳面板102的共同電壓的電位相同的前景信號FS1。因此,如圖6所示,背景信號BSl的長度較前景信號FSl顯示前景的時間長,亦即前景信號FSl顯示前景的時間為Tl,背景信號BSl的長度是時間Tl和時間T2的和,前景信號FSl顯示前景后(亦即時間T2),前景信號FSl的電位是等于電泳面板102的共同電壓(例如0V),且處理器106所產生的背景信號BSl以及前景信號FSl具有3種電位(例如15V、0V和-15V)。如圖6所示,背景信號BSl的起點包含具有和電泳面板102的共同電壓相同電位的一冗余信號RS。但本發明并不受限于背景信號BSl的起點包含冗余信號RS,亦即在本發明的其它實施例中,冗余信號RS可位于背景信號BSl內的任一位置(如圖7所示,冗余信號RS是位于背景信號BSl的中間位置,以及如圖8所示,冗余信號RS是靠近背景信號BSl的末端位置)。另外,電泳面板102內的多個帶電粒子被如圖6所示的背景信號BSl和前景信號FSl驅動后,電泳面板102內的多個帶電粒子的移動結果可參照圖11和圖12。
[0054]以圖13為例:
[0055]在步驟1502中,處理器106同時產生用以驅動電泳面板102內的多個帶電粒子顯示一背景的背景信號BS2以及顯示一前景的前景信號FS2。在步驟1504中,在處理器106結束產生顯示前景的前景信號FS2后,處理器106繼續產生背景信號BS2,以及產生具有和電泳面板102的共同電壓的電位相同的前景信號FS2。因此,如圖13所示,背景信號BS2的長度較前景信號FS2顯示前景的時間長,亦即前景信號FS2顯示前景的時間為Tl,背景信號BS2的長度是時間Tl和時間T2的和,前景信號FS2顯示前景后(亦即時間T2),前景信號FS2的電位是等于電泳面板102的共同電壓(例如0V),且處理器106所產生的背景信號BS2以及前景信號FS2具有3種電位(例如15V、0V和-15V)。如圖13所示,背景信號BS2包含一第一冗余信號RSl與一第二冗余信號RS2,其中第一冗余信號RSl的電位是負電壓(例如-15V)與第二冗余信號RS2的電位是正電壓(例如15V),第一冗余信號RSl的長度與第二冗余信號RS2的長度相同,且第一冗余信號RSl是位于背景信號RS2內的末端位置以及第二冗余信號RS2可位于背景信號RS2內的任一位置。因為第一冗余信號RSl的長度與第二冗余信號RS2的長度相同,且第一冗余信號RSl的電位與第二冗余信號RS2的電位相反,所以背景信號BS2可維持電泳面板102的電中性。另外,電泳面板102內的多個帶電粒子被如圖13所示的背景信號BS2和前景信號FS2驅動后,電泳面板102內的多個帶電粒子的移動結果可參照圖11和圖12。
[0056]以圖14為例:
[0057]在步驟1502中,處理器106同時產生用以驅動電泳面板102內的多個帶電粒子顯示一背景的背景信號BS3以及顯示一前景的前景信號FS3。在步驟1504中,在處理器106結束產生顯示前景的前景信號FS3后,處理器106繼續產生背景信號BS3,以及產生具有和電泳面板102的共同電壓的電位相同的前景信號FS3。因此,如圖14所示,背景信號BS3的長度較前景信號FS3顯示前景的時間長,亦即前景信號FS3顯示前景的時間為Tl,背景信號BS3的長度是時間Tl和時間T2的和,前景信號FS3顯示前景后(亦即時間T2),前景信號FS3的電位是等于電泳面板102的共同電壓(例如30V),且處理器106所產生的背景信號BS3以及前景信號FS3,以及電泳面板102的共同電壓具有2種電位(例如30V和0V)。如圖14所示,背景信號BS3包含一具有和電泳面板102的共同電壓相反電位的一冗余信號RS,其中冗余信號RS是位于背景信號BS3的終點。另外,如圖14所示,在冗余信號RS的持續時間(時間T2)中,前景信號FS3的電位和電泳面板102的共同電壓的電位相同,亦即前景信號FS3的電位和電泳面板102的共同電壓的電位皆為30V。另外,電泳面板102內的多個帶電粒子被如圖14所示的背景信號BS3和前景信號FS3驅動后,電泳面板102內的多個帶電粒子的移動結果可參照圖11和圖12。
[0058]綜上所述,本發明的實施例所公開的電泳顯示器以及操作電泳顯示器的方法是利用電泳面板和導電層是設置在基板的同一側,利用背景信號中的冗余信號,或背景信號中的第一冗余信號與第二冗余信號,使背景信號顯示背景的時間較前景信號顯示前景的時間長,以及利用當前景信號結束顯示前景后,前景信號的電位是等于電泳面板的共同電壓。如此,相較于現有技術,因為電泳面板和導電層是設置在基板的同一側,所以本發明的實施例的電泳面板不僅不會顯示鬼影,且具有較簡單的制程。
[0059]以上所述僅為本發明的優選實施例而已,并不用于限制本發明,對于本領域的技術人員來說,本發明可以有各種更改和變化。凡在本發明的精神和原則之內,所作的任何修改、等同替換、改進等,均應包含在本發明的保護范圍之內。
【權利要求】
1.一種電泳顯不器,包含: 一電泳面板,包含多個帶電粒子; 一基板,用以設置一導電層,其中該導電層是耦接于該電泳面板;及 其特征在于還包含: 一處理器,耦接于該導電層,用以產生驅動該多個帶電粒子顯示一背景的背景信號以及顯示一前景的前景信號,其中該背景信號較該前景信號顯示該前景的時間長。
2.如權利要求1所述的電泳顯示器,其特征在于,該電泳面板和該導電層是設置在該基板的同一側。
3.如權利要求1所述的電泳顯示器,其特征在于,當該前景信號結束顯示該前景后,該前景信號的電位是等于該電泳面板的一共同電壓。
4.如權利要求3所述的電泳顯示器,其特征在于,該背景信號包含具有和該電泳面板的共同電壓相同電位的一冗余信號。
5.如權利要求4所述的電泳顯示器,其特征在于,該冗余信號是位于該背景信號內的任一位置。
6.如權利要求3所述的電泳顯示器,其特征在于,該背景信號包含一第一冗余信號與一第二冗余信號,該第一冗余信號的電位與該第二冗余信號的電位相反,且該第一冗余信號是位于該背景信號內的末端位置。
7.如權利要求3所述的電泳顯示器,其特征在于,該背景信號包含具有和該電泳面板的共同電壓相反電位的一冗余信號。
8.如權利要求7所述的電泳顯示器,其特征在于,該冗余信號是位于該背景信號的一終點。
9.如權利要求8所述的電泳顯示器,其特征在于,在該冗余信號的持續時間中,該前景信號的電位和該電泳面板的共同電壓的電位相同。
10.如權利要求1所述的電泳顯示器,其特征在于,該多個帶電粒子包含多個帶電白色粒子與多個帶電黑色粒子。
11.如權利要求1所述的電泳顯示器,其特征在于,該多個帶電粒子是多個帶電白色粒子。
12.如權利要求1所述的電泳顯示器,其特征在于,該基板是一玻璃基板,且該導電層的任一導線的寬度是小于lOOum。
13.如權利要求1所述的電泳顯示器,其特征在于,該基板是一聚酰亞胺基板,且該導電層的任一導線的寬度是小于lOOum。
14.一種操作電泳顯不器的方法,該電泳顯不器包含一電泳面板、一基板及一處理器,其中該電泳面板包含多個帶電粒子,該方法包含: 該處理器同時產生驅動該多個帶電粒子顯示一背景的背景信號以及顯示一前景的前景?目號; 其特征在于還包含: 在該處理器結束產生顯示該前景的前景信號后,該處理器繼續產生該背景信號,以及產生具有和該電泳面板的一共同電壓的電位相同的前景信號。
15.如權利要求14所述的方法,其特征在于,該背景信號包含具有和該電泳面板的共同電壓相同電位的一冗余信號。
16.如權利要求15所述的方法,其特征在于,該冗余信號是位于該背景信號內的任一位置。
17.如權利要求15所述的方法,其特征在于,該背景信號包含一第一冗余信號與一第二冗余信號,該第一冗余信號的電位與該第二冗余信號的電位相反,且該第一冗余信號是位于該背景信號內的末端位置。
18.如權利要求15所述的方法,其特征在于,該背景信號包含具有和該電泳面板的共同電壓相反電位的一冗余信號。
19.如權利要求18所述的方法,其特征在于,該冗余信號是位于該背景信號的一終點。
20.如權利要求19所述的方法,其特征在于,在該冗余信號的持續時間中,該前景信號的電位和該電泳面板的共同電壓的電位相同。
【文檔編號】G02F1/167GK103984179SQ201310423022
【公開日】2014年8月13日 申請日期:2013年9月16日 優先權日:2013年2月7日
【發明者】程孝龍, 鍾儒林, 孫偉珉, 洪集茂 申請人:達意科技股份有限公司