液晶顯示面板的數據驅動系統的制作方法
【專利摘要】本發明提供一種液晶顯示面板的數據驅動系統,包括:時序控制芯片;多個數據驅動芯片;多個第一信號線,用于將預定數據信號從所述時序控制芯片傳輸至所述多個數據驅動芯片,其中,每個第一信號線設置在所述時序控制芯片與一個數據驅動芯片之間,以用于將預定數據信號從所述時序控制芯片傳輸至所述一個數據驅動芯片;多個第一傳輸門,其中,每個第一傳輸門設置在一個第一信號線上。所述數據驅動系統通過傳輸門的導通和截止控制時序控制芯片提供的信號是否向數據驅動芯片傳輸,進而實現分時逐個開啟數據驅動芯片,使時序控制芯片提供的信號依次在數據驅動芯片中傳遞,從而顯著提高數據驅動芯片接收信號的質量,且有效避免信號接收錯誤。
【專利說明】
液晶顯示面板的數據驅動系統
技術領域
[0001 ]本發明總體說來涉及液晶顯示領域,更具體地講,涉及一種液晶顯示面板的數據驅動系統。
【背景技術】
[0002]液晶顯示器(Liquid Crystal Display,LCD)的數據驅動系統是利用輸出不同的電壓來改變液晶分子的排列方向,再透過每個像素不同的透光程度來構成畫面不同的灰階,故新一代顯示器在分辨率、亮度與反應時間不斷優化的同時,數據驅動系統也需要更高頻與更高電壓才能滿足高掃描頻率與快速更新的需求,因此,數據驅動系統的芯片數量也將依據需求而提高。
[0003]在現有的液晶顯示器的X-電路板(X board)和控制板(Control board)分離的面板驅動架構中,X-電路板的作用是將控制板的信號傳遞到設于液晶顯示面板上的數據驅動芯片(source driver IC)內部。隨著數據驅動芯片數量的增加,X-電路板的尺寸越來越長,導致遠端的數據驅動芯片與近端的數據驅動芯片距離過遠,進而引起阻抗不連續,使數據驅動芯片接收的信號變得越來越差。
[0004]目前,通常采用在傳輸線終端設置終端電阻的方式,提高接收信號的質量。另外,控制板上的時序控制芯片(Timing control IC,TC0N IC)與數據驅動芯片之間采用min1-LVDS的差分信號方式進行通信,時序控制芯片內部的發射端(TX)傳輸的是數據信號(datasignal),該數據信號是一種電流信號,設置在數據驅動芯片內部的終端電阻可以將電流信號轉換為電壓信號。為了避免差分信號(例如數據電流信號)在傳輸時,由于信號在傳輸線傳輸在終端形成反射波,干擾原信號,每個數據驅動芯片的內部均需設置一個終端電阻。然而,由于現有的數據驅動系統包括多個數據驅動芯片,輸入數據驅動系統的差分電流信號會流向多個數據驅動芯片,因此,每個數據驅動芯片接收到的差分信號的電流將減小,這樣就會導致輸出的數據驅動電壓降低,從而導致畫面顯示異常。
[0005]因此,亟需開發一種新型的液晶顯示面板的數據驅動系統,以解決上述存在的問題。
【發明內容】
[0006]本發明的目的在于提供一種液晶顯示面板的數據驅動系統,可以顯著提高數據驅動芯片接收信號的質量,且有效避免信號接收錯誤。
[0007]為實現上述發明目的,本發明提供一種液晶顯示面板的數據驅動系統,包括:時序控制芯片;多個數據驅動芯片;多個第一信號線,用于將預定數據信號從所述時序控制芯片傳輸至所述多個數據驅動芯片,其中,每個第一信號線設置在所述時序控制芯片與一個數據驅動芯片之間,以用于將所述預定數據信號從所述時序控制芯片傳輸至所述一個數據驅動芯片;多個第一傳輸門,其中,每個第一傳輸門設置在一個第一信號線上。
[0008]在將所述預定數據信號從所述時序控制芯片傳輸至所述多個數據驅動芯片的過程中,所述多個第一傳輸門不同時導通。
[0009]在將所述預定數據信號從所述時序控制芯片傳輸至所述多個數據驅動芯片的過程中,所述多個第一傳輸門依次導通,并且在每個第一傳輸門導通時,其他第一傳輸門截止。
[0010]所述多個數據驅動芯片中的一個數據驅動芯片響應于接收到預定信號,控制自己連接的第一信號線上的第一傳輸門導通,從而接收所述預定數據信號。
[0011]接收到預定數據信號的數據驅動芯片控制自己連接的第一信號線上的第一傳輸門截止,并將控制信號輸出到未接收到預定數據信號的數據驅動芯片中的一個或多個數據驅動芯片;接收到控制信號的數據驅動芯片控制自己連接的第一信號線上的第一傳輸門導通。
[0012]所述數據驅動系統還包括:多個第二信號線,用于將時鐘控制信號從所述時序控制芯片傳輸至所述多個數據驅動芯片,其中,每個第二信號線設置在所述時序控制芯片與一個數據驅動芯片之間,以用于將所述時鐘控制信號傳輸至所述一個數據驅動芯片;多個第二傳輸門,其中,每個第二傳輸門設置在一個第二信號線上。
[0013]連接到任意一個數據驅動芯片的第一信號線上的第一傳輸門與連接到所述任意一個數據驅動芯片的第二信號線上的第二傳輸門同時導通或截止。
[0014]每當一個數據驅動芯片在完成第N個時鐘周期的時鐘控制信號的接收時,控制自己連接的第一信號線上的第一傳輸門截止,其中,N為大于O的整數。
[0015]接收到時鐘控制信號的數據驅動芯片在完成第M個時鐘周期的時鐘控制信號的接收時,將控制信號輸出到未接收到時鐘控制信號的數據驅動芯片中的一個或多個數據驅動芯片,其中,M為小于N的正整數;接收到控制信號的數據驅動芯片控制自己連接的第二信號線上的第二傳輸門延遲N-M個時鐘周期導通,從而當接收到時鐘控制信號的數據驅動芯片控制自己連接的第一信號線上的第一傳輸門截止時,接收到控制信號的數據驅動芯片控制自己連接的第一信號線上的第一傳輸門導通。
[0016]所述多個數據驅動芯片中的一個數據驅動芯片響應于接收到預定信號,控制自己連接的第二信號線上的第二傳輸門導通。
[0017]所述時鐘控制信號和所述預定數據信號分別以差分信號的方式來傳輸。
[0018]本發明提供一種液晶顯示面板的數據驅動系統,通過傳輸門的導通和截止控制時序控制芯片提供的信號是否向數據驅動芯片傳輸,進而實現分時開啟多個數據驅動芯片,使時序控制芯片提供的信號依次在數據驅動芯片中傳遞,避免由于時序控制芯片提供的數據信號流向多個數據驅動芯片而導致的每個數據驅動芯片接收到的數據信號的電流減小、轉換后的電壓降低的問題,顯著提高數據驅動芯片接收信號的質量,且有效避免信號接收錯誤。
【附圖說明】
[0019]圖1示出本發明實施例的液晶顯示面板的數據驅動系統的示意圖。
[0020 ]圖2示出圖1的液晶顯示面板的數據驅動系統的時序圖。
【具體實施方式】
[0021]下面參照圖1和圖2描述根據本發明的實施例的液晶顯示面板的數據驅動系統。
[0022]圖1示出根據本發明實施例的液晶顯示面板的數據驅動系統的示意圖。參照圖1,本發明的實施例中提出的液晶顯示面板的數據驅動系統包括:時序控制芯片100、多個數據驅動芯片SD1、SD2、……、SD1、多個第一信號線Ln、L21、……、Lu、多個第一傳輸門TGn、TG21、……、TGu。其中,i為正整數。
[0023]這里,時序控制芯片100制作于控制板(Control board)上,用于提供液晶顯示面板顯示影像所需的預定數據信號和時鐘控制信號(clock signal)。優選地,所述預定數據信號和時鐘控制信號分別以差分信號的方式來傳輸,應當理解,在此情況下,傳輸差分信號的信號線分別包括正極線和負極線。
[0024]所述多個第一信號線用于將預定數據信號從時序控制芯片100傳輸至所述多個數據驅動芯片。每個第一信號線設置在時序控制芯片100與一個數據驅動芯片之間,以用于將所述預定數據信號傳輸至所述一個數據驅動芯片。例如,第一信號線Lu設置在時序控制芯片100與第一數據驅動芯片SD1之間,以用于將所述預定數據信號傳輸至所述第一數據驅動芯片SDl。
[0025]每個第一傳輸門設置在一個第一信號線上。這里,每個第一傳輸門控制自己所在的第一信號線是否將預定數據信號傳輸至該第一信號線所連接的數據驅動芯片。例如,第一傳輸門TG11設置在第一信號線L11上,當第一傳輸門TG11導通時,該第一信號線L11將預定數據信號傳輸至第一信號線Lu所連接的第一數據驅動芯片SDl;當第一傳輸門截止TG11時,該第一信號線L11不能將預定數據信號傳輸至第一信號線L11所連接的第一數據驅動芯片SD1。
[0026]優選地,第一傳輸門為CMOS傳輸門,該CMOS傳輸門的兩個控制端連接至數據驅動芯片的內部電路,CMOS傳輸門的輸入端和輸出端連接在第一信號線上。應當理解,本實施例中的第一傳輸門僅是示例性的,還可通過其他的傳輸門來實現。
[0027]在將所述預定數據信號從時序控制芯片100傳輸至所述多個數據驅動芯片的過程中,所述多個第一傳輸門依次導通,并且在每個第一傳輸門導通時,其他第一傳輸門截止。換言之,僅有一個第一傳輸門導通,從而該第一傳輸門所在的第一信號線將預定數據信號傳輸至自己所連接的數據驅動芯片,在此情況下,僅有該數據驅動芯片接收時序控制芯片100提供的預定數據信號,那么,所述預定數據信號全部流向該數據驅動芯片,顯著提高數據驅動芯片接收信號的質量。應當理解,在多個第一傳輸門依次導通的過程中,每個數據驅動芯片接收的預定數據信號為時序控制芯片100提供的同一數據信號。
[0028]然而,本發明不限于此,應當理解,在將所述預定數據信號從時序控制芯片100傳輸至所述多個數據驅動芯片的過程中,所述多個第一傳輸門可以不同時導通。換言之,在將所述預定數據信號從時序控制芯片100傳輸至所述多個數據驅動芯片的過程中,僅部分第一傳輸門導通,即,不是所有的第一傳輸門都導通,從而不是所有的數據驅動芯片都接收時序控制芯片100提供的預定數據信號,可以避免該預定數據信號流向全部數據驅動芯片而導致的每個數據驅動芯片接收到的預定數據信號的電流減小、轉換后的電壓降低的問題。應當理解,當所述多個第一傳輸門不同時導通時,部分數據驅動芯片接收的預定數據信號為時序控制芯片100提供的同一數據信號。
[0029]在本實施例中,所述多個數據驅動芯片中的一個數據驅動芯片響應于接收到預定信號,控制自己連接的第一信號線上的第一傳輸門導通,從而接收所述預定數據信號。優選地,所述預定信號為直流電壓DC。換言之,接收到預定信號的數據驅動芯片最先接收時序控制芯片提供的預定數據信號。
[0030]接收到預定數據信號的數據驅動芯片控制自己連接的第一信號線上的第一傳輸門截止,并將控制信號輸出到未接收到預定數據信號的數據驅動芯片中的一個數據驅動芯片;接收到控制信號的數據驅動芯片控制自己連接的第一信號線上的第一傳輸門導通。依次如此進行,直至最后一個數據驅動芯片接收到預定數據信號。
[0031]例如,第一數據驅動芯片SDl響應于接收到預定信號,控制自己連接的第一信號線L11上的第一傳輸門TG11導通,從而接收所述預定數據信號;第一數據驅動芯片SDl控制自己連接的第一信號線Lu上的第一傳輸門TG11截止,并將控制信號?工輸出到未接收到預定數據信號的第二數據驅動芯片SD2,第二數據驅動芯片SD2控制自己連接的第一信號線L21上的第一傳輸門TG21導通,以接收預定數據信號;第二數據驅動芯片SD2控制自己連接的第一信號線L21上的第一傳輸門TG21截止,并將控制信號內輸出到未接收到預定數據信號的第三數據驅動芯片(未示出);第三數據驅動芯片控制自己連接的第一信號線(未示出)上的第一傳輸門(未示出)導通,以接收預定數據信號。依次如此進行,直至最后一個數據驅動芯片(即第i數據驅動芯片SDi)控制自己連接的第一信號線Lu上的第一傳輸門TG11導通,從而接收到預定數據信號。應當理解,本實施例提供的多個數據驅動芯片之間的信號傳遞過程僅是示例性的,本發明不限于此。
[0032]然而,本發明不限于此,應當理解,接收到預定數據信號的數據驅動芯片控制自己連接的第一信號線上的第一傳輸門截止,還可以將控制信號輸出到未接收到預定數據信號的數據驅動芯片中的多個數據驅動芯片;接收到控制信號的多個數據驅動芯片均控制自己連接的第一信號線上的第一傳輸門導通。依次如此進行,直至全部數據驅動芯片均接收到預定數據信號。換言之,接收到預定數據信號的數據驅動芯片將控制信號輸出到未接收到預定數據信號的數據驅動芯片中的部分數據驅動芯片,該部分驅動芯片控制自己連接的第一信號線上的第一傳輸門導通,從而將所述預定數據信號從時序控制芯片100傳輸至部分數據驅動芯片。依次如此進行,通過控制信號實現接收到預定數據信號的部分數據驅動芯片與未接收到預定數據信號的多個數據驅動芯片中的部分數據驅動芯片依次導通,直至全部數據驅動芯片均接收到預定數據信號。
[0033]例如,接收到預定數據信號的第一數據驅動芯片SDl和第二數據驅動芯片SD2分別將第一控制信號PdP第二控制信號P2輸出至未接收到預定數據信號的第三數據驅動芯片SD3(未示出)和第四數據驅動芯片SD4(未示出),第三數據驅動芯片SD3和第四數據驅動芯片SD4分別控制自己連接的第一信號線上的第一傳輸門同時導通,從而接收時序控制芯片100提供的所述預定數據信號。第三數據驅動芯片SD3和第四數據驅動芯片SD4分別控制自己連接的第一信號線上的第一傳輸門同時截止,并分別將第三控制信號P3(未示出)和第四控制信號P4(未示出)輸出到未接收到預定數據信號的第五數據驅動芯片SD5(未示出)和第六數據驅動芯片SD6(未示出),第五數據驅動芯片SD5和第六數據驅動芯片SD6分別控制自己連接的第一信號線上的第一傳輸門同時導通,從而接收時序控制芯片100提供的所述預定數據信號。依次如此進行,直至全部數據驅動芯片均接收到預定數據信號。應當理解,本實施例提供的依次同時導通兩個數據驅動芯片的信號傳遞過程僅是示例性的,本發明不限于此。
[0034]下面詳細描述本發明提供的數據驅動系統中分時逐個開啟數據驅動芯片以接收時序控制芯片提供的信號的具體過程。
[0035]在本實施例中,所述數據驅動系統還包括:多個第二信號線1^2、1^2、……、Li2和多個第二傳輸門TG12、TG22、……、TGi2。其中,i為正整數。
[0036]所述多個第二信號線用于將時鐘控制信號從時序控制芯片100傳輸至所述多個數據驅動芯片。每個第二信號線設置在時序控制芯片與一個數據驅動芯片之間,以用于將所述時鐘控制信號傳輸至所述一個數據驅動芯片。例如,第二信號線L12設置在時序控制芯片與第一數據驅動芯片SDl之間,以用于將所述時鐘控制信號傳輸至所述第一數據驅動芯片SDl0
[0037]每個第二傳輸門設置在一個第二信號線上。這里,每個第二傳輸門控制自己所在的第二信號線是否將時鐘控制信號傳輸至該第二信號線所連接的數據驅動芯片。例如,第二傳輸門TG12設置在第二信號線L12上,當第二傳輸門TG12導通時,該第二信號線L12將時鐘控制信號傳輸至第二信號線L12所連接的第一數據驅動芯片SDl;當第二傳輸門截止TG1Jt,該第二信號線L12不能將時鐘控制信號傳輸至第二信號線L12所連接的第一數據驅動芯片SD1。
[0038]優選地,第二傳輸門為CMOS傳輸門,該CMOS傳輸門的兩個控制端連接至數據驅動芯片的內部電路,CMOS傳輸門的輸入端和輸出端連接在第二信號線上。應當理解,本實施例中的第二傳輸門僅是示例性的,還可通過其他的傳輸門來實現。
[0039]在本實施例中,連接到任意一個數據驅動芯片的第一信號線上的第一傳輸門與連接到所述任意一個數據驅動芯片的第二信號線上的第二傳輸門同時導通或截止。換言之,任意一個數據驅動芯片控制自己連接的第一信號線上的第一傳輸門和第二信號線上的第二傳輸門同時導通或截止,從而接收時序控制芯片100提供的預定數據信號和N個時鐘周期的時鐘控制信號,其中,N為大于O的整數。
[0040]所述多個數據驅動芯片中的一個數據驅動芯片響應于接收到預定信號,控制自己連接的第二信號線上的第二傳輸門導通。換言之,接收到預定信號的數據驅動芯片最先接收時序控制芯片100提供的預定數據信號和時鐘控制信號。
[0041]每當一個數據驅動芯片在完成第N個時鐘周期的時鐘控制信號的接收時,控制自己連接的第一信號線上的第一傳輸門截止。換言之,時序控制芯片100提供時鐘控制信號,該時鐘控制信號的N個時鐘周期對應的時間為接收該N個時鐘周期的時鐘控制信號的數據驅動芯片開啟的時間,當完成第N個時鐘周期的時鐘控制信號的接收時,該數據驅動芯片關閉。
[0042]在本實施例中,接收到時鐘控制信號的數據驅動芯片在完成第M個時鐘周期的時鐘控制信號的接收時,將控制信號輸出到未接收到時鐘控制信號的數據驅動芯片中的一個數據驅動芯片,其中,M為小于N的正整數;接收到控制信號的數據驅動芯片控制自己連接的第二信號線上的第二傳輸門延遲N-M個時鐘周期導通,從而當接收到時鐘控制信號的數據驅動芯片控制自己連接的第一信號線上的第一傳輸門截止時,接收到控制信號的數據驅動芯片控制自己連接的第一信號線上的第一傳輸門導通。依次如此進行,直至最后一個數據驅動芯片接收到預定數據信號和時鐘控制信號。換言之,當一個接收預定數據信號的數據驅動芯片關閉時,另一個未接收預定數據信號的數據驅動芯片立即開啟,從而實現多個數據驅動芯片的分時逐個依次開啟,并且,當一個數據驅動芯片開啟時,其他數據驅動芯片均關閉。
[0043]然而,本發明不限于此,應當理解,接收到時鐘控制信號的數據驅動芯片在完成第M個時鐘周期的時鐘控制信號的接收時,可以將控制信號輸出到未接收到時鐘控制信號的數據驅動芯片中的多個數據驅動芯片,其中,M為小于N的正整數;接收到控制信號的多個數據驅動芯片均控制自己連接的第二信號線上的第二傳輸門延遲N-M個時鐘周期導通,從而當接收到時鐘控制信號的數據驅動芯片控制自己連接的第一信號線上的第一傳輸門截止時,接收到控制信號的多個數據驅動芯片均控制自己連接的第一信號線上的第一傳輸門導通。依次如此進行,直至全部數據驅動芯片均接收到預定數據信號和時鐘控制信號。換言之,接收到時鐘控制信號的數據驅動芯片在完成第M個時鐘周期的時鐘控制信號的接收時,將控制信號輸出到未接收到時鐘控制信號的數據驅動芯片中的部分數據驅動芯片,該部分驅動芯片控制自己連接的第二信號線上的第二傳輸門延遲N-M個時鐘周期導通。依次如此進行,通過控制信號實現當接收到時鐘控制信號的部分數據驅動芯片關閉時,未接收到時鐘控制信號的部分數據驅動芯片開啟,直至全部數據驅動芯片均接收到預定數據信號和時鐘控制信號。
[0044]圖2示出圖1的液晶顯示面板的數據驅動系統的時序圖。
[0045]參照圖2,第一數據驅動芯片SDl響應于接收到直流電壓DC,控制自己連接的第一信號線L11上的第一傳輸門TG11和第二信號線L12上的第二傳輸門了612同時導通,從而接收所述預定數據信號和N個時鐘周期的時鐘控制信號CLK,并在完成第N個時鐘周期的時鐘控制信號的接收時,控制自己連接的第一信號線Lu上的第一傳輸門TG11截止。第一數據驅動芯片SDl在完成第M個時鐘周期的時鐘控制信號的接收時(此時,還有N-M個時鐘周期的時鐘控制信號未接收,該N-M個時鐘周期記為Tl),將控制信號P1輸出到未接收到時鐘控制信號的第二數據驅動芯片SD2;第二數據驅動芯片SD2控制自己連接的第二信號線L22上的第二傳輸門TG22延遲N-M個時鐘周期導通(延遲的N-M個周期記為T2,且Tl =T2),從而當第一數據驅動芯片完成第N個時鐘周期的時鐘控制信號的接收時(即第一數據驅動芯片SDl控制自己連接的第一信號線Lu上的第一傳輸門TG11截止時),接收到控制信號?:的第二數據驅動芯片SD2控制自己連接的第一信號線L21上的第一傳輸門TG21導通,從而接收所述預定數據信號和N個時鐘周期的時鐘控制信號CLK,并在完成第N個時鐘周期的時鐘控制信號的接收時,第二數據驅動芯片SD2控制自己連接的第一信號線L21上的第一傳輸門TG21截止,并將控制信號P2輸出到未接收到預定數據信號的第三數據驅動芯片(未示出);第三數據驅動芯片控制自己連接的第一信號線(未示出)上的第一傳輸門(未示出)導通。應當理解,每個數據驅動芯片同時接收預定數據信號和時鐘控制信號。
[0046]依次如此進行,直至最后一個數據驅動芯片SDi接收到預定數據信號和時鐘控制信號,進而實現分時逐個開啟數據驅動芯片,以顯著提高數據驅動芯片接收信號的質量,且有效避免信號接收錯誤。
[0047]采用上述根據本發明實施例的液晶顯示面板的數據驅動系統,通過傳輸門的導通和截止控制時序控制芯片提供的信號是否向數據驅動芯片傳輸,進而實現分時開啟多個數據驅動芯片,使時序控制芯片提供的信號依次在數據驅動芯片中傳遞,避免由于時序控制芯片提供的數據信號流向多個數據驅動芯片而導致的每個數據驅動芯片接收到的數據信號的電流減小、轉換后的電壓降低的問題,顯著提高數據驅動芯片接收信號的質量,且有效避免信號接收錯誤。
[0048]上面已經結合具體實施例描述了本發明,但是本發明的實施不限于此。在本發明的精神和范圍內,本領域技術人員可以進行各種修改和變型,這些修改和變型將落入權利要求限定的保護范圍之內。
【主權項】
1.一種液晶顯示面板的數據驅動系統,其特征在于,包括: 時序控制芯片; 多個數據驅動芯片; 多個第一信號線,用于將預定數據信號從所述時序控制芯片傳輸至所述多個數據驅動芯片,其中,每個第一信號線設置在所述時序控制芯片與一個數據驅動芯片之間,以用于將所述預定數據信號從所述時序控制芯片傳輸至所述一個數據驅動芯片; 多個第一傳輸門,其中,每個第一傳輸門設置在一個第一信號線上。2.如權利要求1所述的液晶顯示面板的數據驅動系統,其特征在于,在將所述預定數據信號從所述時序控制芯片傳輸至所述多個數據驅動芯片的過程中,所述多個第一傳輸門不同時導通。3.如權利要求2所述的液晶顯示面板的數據驅動系統,其特征在于,在將所述預定數據信號從所述時序控制芯片傳輸至所述多個數據驅動芯片的過程中,所述多個第一傳輸門依次導通,并且在每個第一傳輸門導通時,其他第一傳輸門截止。4.如權利要求3所述的液晶顯示面板的數據驅動系統,其特征在于,所述多個數據驅動芯片中的一個數據驅動芯片響應于接收到預定信號,控制自己連接的第一信號線上的第一傳輸門導通,從而接收所述預定數據信號。5.如權利要求1-3中的任意一項所述的液晶顯示面板的數據驅動系統,其特征在于,接收到預定數據信號的數據驅動芯片控制自己連接的第一信號線上的第一傳輸門截止,并將控制信號輸出到未接收到預定數據信號的數據驅動芯片中的一個或多個數據驅動芯片, 接收到控制信號的數據驅動芯片控制自己連接的第一信號線上的第一傳輸門導通。6.如權利要求5所述的液晶顯示面板的數據驅動系統,其特征在于,所述數據驅動系統還包括: 多個第二信號線,用于將時鐘控制信號從所述時序控制芯片傳輸至所述多個數據驅動芯片,其中,每個第二信號線設置在所述時序控制芯片與一個數據驅動芯片之間,以用于將所述時鐘控制信號傳輸至所述一個數據驅動芯片; 多個第二傳輸門,其中,每個第二傳輸門設置在一個第二信號線上。7.如權利要求6所述的液晶顯示面板的數據驅動系統,其特征在于,連接到任意一個數據驅動芯片的第一信號線上的第一傳輸門與連接到所述任意一個數據驅動芯片的第二信號線上的第二傳輸門同時導通或截止。8.如權利要求7所述的液晶顯示面板的數據驅動系統,其特征在于,每當一個數據驅動芯片在完成第N個時鐘周期的時鐘控制信號的接收時,控制自己連接的第一信號線上的第一傳輸門截止,其中,N為大于O的整數。9.如權利要求8所述的液晶顯示面板的數據驅動系統,其特征在于,接收到時鐘控制信號的數據驅動芯片在完成第M個時鐘周期的時鐘控制信號的接收時,將控制信號輸出到未接收到時鐘控制信號的數據驅動芯片中的一個或多個數據驅動芯片,其中,M為小于N的正整數, 接收到控制信號的數據驅動芯片控制自己連接的第二信號線上的第二傳輸門延遲N-M個時鐘周期導通,從而當接收到時鐘控制信號的數據驅動芯片控制自己連接的第一信號線上的第一傳輸門截止時,接收到控制信號的數據驅動芯片控制自己連接的第一信號線上的第一傳輸門導通。10.如權利要求9所述的液晶顯示面板的數據驅動系統,其特征在于,所述多個數據驅動芯片中的一個數據驅動芯片響應于接收到預定信號,控制自己連接的第二信號線上的第二傳輸門導通。11.如權利要求6所述的液晶顯示面板的數據驅動系統,其特征在于,所述時鐘控制信號和所述預定數據信號分別以差分信號的方式來傳輸。
【文檔編號】G09G3/36GK105976778SQ201610519486
【公開日】2016年9月28日
【申請日】2016年7月4日
【發明人】熊志
【申請人】深圳市華星光電技術有限公司