液晶顯示器及其移位寄存裝置制造方法
【專利摘要】一種液晶顯示器及其移位寄存裝置,所述移位寄存裝置包括多級串接在一起的移位寄存器,用以序列產生多個掃描信號。各移位寄存器反應于預設啟動信號及多個時鐘信號而對應產生掃描信號的其中之一。所述多個移位寄存器具有第一群組、第二群組以及第三群組的移位寄存器。第一群組與第二群組的移位寄存器的電路結構相異。第二群組與第三群組的移位寄存器的電路結構相異。第一群組與第三群組的移位寄存器的電路結構相異。
【專利說明】液晶顯示器及其移位寄存裝置
【技術領域】
[0001]本發明是有關于一種平面顯示技術,且特別是有關于一種液晶顯示器及其移位寄存裝置。
【背景技術】
[0002]近年來,隨著半導體科技蓬勃發展,攜帶型電子產品及平面顯示器產品也隨之興起。而在眾多平面顯示器的類型當中,液晶顯示器(Liquid Crystal Display,IXD)基于其低電壓操作、無輻射線散射、重量輕以及體積小等優點,隨即已成為各顯示器產品的主流。也亦因如此,無不驅使著各家廠商針對液晶顯示器的開發技術要朝向更微型化及低制作成本發展。
[0003]為了要降低液晶顯示器的制作成本,已有部分廠商研發出在液晶顯示面板采用非晶娃(amorphous silicon, a-Si)制程的條件下,可將原先配置于液晶顯示面板的掃描側所使用的掃描驅動IC內部的移位寄存器(shift register)轉移直接配置在液晶顯示面板的玻璃基板(glass substrate)上。因此,原先配置于液晶顯不面板的掃描側所使用的掃描驅動IC即可省略,藉以達到降低液晶顯示器的制作成本的目的。
【發明內容】
[0004]有鑒于此,本發明提供一種液晶顯示器及其移位寄存裝置。所提的移位寄存裝置包括電路結構相異的三種群組的移位寄存器,且其架構在適當的操作信號下可實現順向掃描及逆向掃描的功能。
[0005]本發明提供一種移位寄存裝置,其包括多級串接在一起的移位寄存器,用以序列產生多個掃描信號。各移位寄存器反應于預設啟動信號及多個時鐘信號而對應產生掃描信號的其中之一。所述多個移位寄存器具有第一群組的移位寄存器、第二群組的移位寄存器以及第三群組的移位寄存器。其中,第一群組的移位寄存器與第二群組的移位寄存器的電路結構相異,第二群組的移位寄存器與第三群組的移位寄存器的電路結構相異,且第一群組的移位寄存器與第三群組的移位寄存器的電路結構相異。
[0006]本發明提供一種液晶顯示器,包括液晶顯示面板以及背光模塊。液晶顯示面板包括基板與移位寄存裝置。背光模塊用以提供液晶顯示面板所需的背光源。移位寄存裝置包括多級串接在一起的移位寄存器,用以序列產生多個掃描信號。各移位寄存器反應于預設啟動信號及多個時鐘信號而對應產生掃描信號的其中之一。所述多個移位寄存器具有第一群組的移位寄存器、第二群組的移位寄存器以及第三群組的移位寄存器。其中,第一群組的移位寄存器與第二群組的移位寄存器的電路結構相異,第二群組的移位寄存器與第三群組的移位寄存器的電路結構相異,且第一群組的移位寄存器與第三群組的移位寄存器的電路結構相異。
[0007]于本發明的一示范性實施例中,所述預設啟動信號包括第一啟動信號或第二啟動信號,所述多個時鐘信號包括第一時鐘信號、第二時鐘信號、第三時鐘信號以及第四時鐘信號,所述多個序列產生的掃描信號至少包括第一虛置掃描信號、第二虛置掃描信號、第一驅動掃描信號、第二驅動掃描信號、第三驅動掃描信號第四驅動掃描信號、第三虛置掃描信號以及第四虛置掃描信號。第一群組的移位寄存器包括順向預充電單元、逆向預充電單元、上拉單元以及下拉單元。順向預充電單元接收第一預設輸入信號以及第一預設時鐘信號,并據以產生順向預充電信號。逆向預充電單元耦接順向預充電單元,接收第二預設輸入信號以及第二預設時鐘信號,并據以產生逆向預充電信號。上拉單元耦接順向預充電單元以及逆向預充電單元,接收第三預設時鐘信號以及順向或逆向預充電信號,并據以產生輸出掃描信號。下拉單元耦接順向預充電單元、逆向預充電單元以及上拉單元,接收第四預設時鐘信號以及輸入掃描信號,并據以決定是否將輸出掃描信號下拉至參考電位。
[0008]于本發明的一示范性實施例中,所述順向預充電單元包括第一晶體管以及第二晶體管。第一晶體管的漏極與柵極耦接在一起以接收第一預設輸入信號。第二晶體管的柵極用以接收第一預設時鐘信號,其漏極耦接第一晶體管的漏極,其源極耦接第一晶體管的源極。逆向預充電單元包括第三晶體管以及第四晶體管。第三晶體管的漏極與柵極耦接在一起以接收第二預設輸入信號,其源極耦接第二晶體管的源極。第四晶體管的柵極用以接收第二預設時鐘信號,其漏極耦接第三晶體管的漏極,其源極耦接第三晶體管的源極。上拉單元包括第五晶體管以及電容。第五晶體管的柵極耦接第一晶體管的源極,其漏極用以接收第三預設時鐘信號,其源極用以輸出輸出掃描信號。電容耦接于第五晶體管的柵極以及源極之間。下拉單元包括第六晶體管以及第七晶體管。第六晶體管的柵極用以接收第四預設時鐘信號,其漏極耦接第五晶體管的源極,其源極耦接至參考電位。第七晶體管的柵極用以接收輸入掃描信號,其漏極耦接第一晶體管的源極,其源極耦接至第六晶體管的源極。
[0009]于本發明的一示范性實施例中,所述第一預設輸入信號為第一啟動信號,第一預設時鐘信號為第二時鐘信號,第二預設輸入信號為第二虛置掃描信號,第二預設時鐘信號為第四時鐘信號,第三預設時鐘信號為第三時鐘信號,輸出掃描信號為第一虛置掃描信號,第四預設時鐘信號為第一時鐘信號,輸入掃描信號為第二驅動掃描信號。
[0010]于本發明的一示范性實施例中,所述第一預設輸入信號為第一虛置掃描信號,第一預設時鐘信號為第三時鐘信號,第二預設輸入信號為第一驅動掃描信號,第二預設時鐘信號為第一時鐘信號,第三預設時鐘信號為第四時鐘信號,輸出掃描信號為第二虛置掃描信號,第四預設時鐘信號為第二時鐘信號,輸入掃描信號為第三驅動掃描信號。
[0011]于本發明的一示范性實施例中,所述第一預設輸入信號為第四掃描信號,第一預設時鐘信號為第四時鐘信號,第二預設輸入信號為第四虛置掃描信號,第二預設時鐘信號為第二時鐘信號,第三預設時鐘信號為第一時鐘信號,輸出掃描信號為第三虛置掃描信號,第四預設時鐘信號為第三時鐘信號,輸入掃描信號為第二驅動掃描信號。
[0012]于本發明的一示范性實施例中,所述第一預設輸入信號為第三虛置掃描信號,第一預設時鐘信號為第一時鐘信號,第二預設輸入信號為第二啟動信號,第二預設時鐘信號為第三時鐘信號,第三預設時鐘信號為第二時鐘信號,輸出掃描信號為第四虛置掃描信號,第四預設時鐘信號為第四時鐘信號,輸入掃描信號為第三驅動掃描信號。
[0013]于本發明的一示范性實施例中,所述預設啟動信號包括第一啟動信號或第二啟動信號,所述多個時鐘信號包括第一時鐘信號、第二時鐘信號、第三時鐘信號以及第四時鐘信號,所述多個序列產生的掃描信號至少包括第一虛置掃描信號、第二虛置掃描信號、第一驅動掃描信號、第二驅動掃描信號、第三驅動掃描信號、第四驅動掃描信號、第三虛置掃描信號以及第四虛置掃描信號,而第二群組的移位寄存器包括順向預充電單元、逆向預充電單元、上拉單元以及下拉單元。順向預充電單元接收第一預設輸入信號以及第一預設時鐘信號,并據以產生順向預充電信號。逆向預充電單元耦接順向預充電單元,接收第二預設輸入信號以及第二預設時鐘信號,并據以產生逆向預充電信號。上拉單元耦接順向預充電單元以及逆向預充電單元,接收第三預設時鐘信號以及順向或逆向預充電信號,并據以產生輸出掃描信號。下拉單元耦接順向預充電單元、逆向預充電單元以及上拉單元,接收第四預設時鐘信號、輸入掃描信號以及預設啟動信號,并據以決定是否將輸出掃描信號下拉至參考電位。
[0014]于本發明的一示范性實施例中,所述順向預充電單元包括第一晶體管以及第二晶體管。第一晶體管的漏極與柵極耦接在一起以接收第一預設輸入信號。第二晶體管的柵極用以接收第一預設時鐘信號,其漏極耦接第一晶體管的漏極,其源極耦接第一晶體管的源極。逆向預充電單元包括第三晶體管以及第四晶體管。第三晶體管的漏極與柵極耦接在一起以接收第二預設輸入信號,其源極耦接第二晶體管的源極。第四晶體管的柵極用以接收第二預設時鐘信號,其漏極耦接第三晶體管的漏極,其源極耦接第三晶體管的源極。上拉單元包括第五晶體管以及電容。第五晶體管的柵極耦接第一晶體管的源極,其漏極用以接收第三預設時鐘信號,其源極用以輸出輸出掃描信號。電容耦接于第五晶體管的柵極以及源極之間。下拉單元包括第六晶體管、第七晶體管以及第八晶體管。第六晶體管的柵極用以接收第四預設時鐘信號,其漏極耦接第五晶體管的源極,其源極耦接至參考電位。第七晶體管的柵極用以接收輸入掃描信號,其漏極耦接第一晶體管的源極,其源極耦接至第六晶體管的源極。第八晶體管的柵極用以接收預設啟動信號,其漏極耦接第一晶體管的源極,其源極稱接第六晶體管的源極。
[0015]于本發明的一示范性實施例中,所述第一預設輸入信號為第二虛置掃描信號,第一預設時鐘信號為第四時鐘信號,第二預設輸入信號為第二驅動掃描信號,第二預設時鐘信號為第二時鐘信號,第三預設時鐘信號為第一時鐘信號,輸出掃描信號為第一驅動掃描信號,第四預設時鐘信號為第三時鐘信號,輸入掃描信號為第四驅動掃描信號,預設啟動信號為第二啟動信號。
[0016]于本發明的一示范性實施例中,所述第一預設輸入信號為第三驅動掃描信號,第一預設時鐘信號為第三時鐘信號,第二預設輸入信號為第三虛置掃描信號,第二預設時鐘信號為第一時鐘信號,第三預設時鐘信號為第四時鐘信號,輸出掃描信號為第四驅動掃描信號,第四預設時鐘信號為第二時鐘信號,輸入掃描信號為第一驅動掃描信號,預設啟動信號為第二啟動信號。
[0017]于本發明的一示范性實施例中,所述預設啟動信號包括第一啟動信號或第二啟動信號,所述多個時鐘信號包括第一時鐘信號、第二時鐘信號、第三時鐘信號以及第四時鐘信號,所述多個序列產生的掃描信號至少包括第一虛置掃描信號、第二虛置掃描信號、第一驅動掃描信號、第二驅動掃描信號、第三驅動掃描信號、第四驅動掃描信號、第三虛置掃描信號以及第四虛置掃描信號,而第三群組的移位寄存器包括順向預充電單元、逆向預充電單元、上拉單元以及下拉單元。順向預充電單元接收第一預設輸入信號以及第一預設時鐘信號,并據以產生順向預充電信號。逆向預充電單元耦接順向預充電單元,接收第二預設輸入信號以及第二預設時鐘信號,并據以產生逆向預充電信號。上拉單元耦接順向預充電單元以及逆向預充電單元,接收第三預設時鐘信號以及順向或逆向預充電信號,并據以產生輸出掃描信號。下拉單元耦接順向預充電單元、逆向預充電單元以及上拉單元,接收第四預設時鐘信號、第一輸入掃描信號、第二輸入掃描信號以及預設啟動信號,并據以決定是否將輸出掃描信號下拉至參考電位。
[0018]于本發明的一示范性實施例中,所述順向預充電單元包括第一晶體管以及第二晶體管。第一晶體管的漏極與柵極耦接在一起以接收第一預設輸入信號。第二晶體管的柵極用以接收第一預設時鐘信號,其漏極耦接第一晶體管的漏極,其源極耦接第一晶體管的源極。逆向預充電單元包括第三晶體管以及第四晶體管。第三晶體管的漏極與柵極耦接在一起以接收第二預設輸入信號,其源極耦接第二晶體管的源極。第四晶體管的柵極用以接收第二預設時鐘信號,其漏極耦接第三晶體管的漏極,其源極耦接第三晶體管的源極。上拉單元包括第五晶體管以及電容。第五晶體管的柵極耦接第一晶體管的源極,其漏極用以接收第三預設時鐘信號,其源極用以輸出輸出掃描信號。電容耦接于第五晶體管的柵極以及源極之間。下拉單元包括第六晶體管、第七晶體管、第八晶體管以及第九晶體管。第六晶體管的柵極用以接收第四預設時鐘信號,其漏極耦接第五晶體管的源極,其源極耦接至參考電位。第七晶體管的柵極用以接收第一輸入掃描信號,其漏極耦接第一晶體管的源極,其源極耦接至第六晶體管的源極。第八晶體管的柵極用以接收第二輸入掃描信號,其漏極耦接第一晶體管的源極,其源極耦接第六晶體管的源極。第九晶體管的柵極用以接收預設啟動信號,其漏極耦接第一晶體管的源極,其源極耦接至第六晶體管的源極。
[0019]于本發明的一示范性實施例中,所述第一預設輸入信號為第一驅動掃描信號,第一預設時鐘信號為第一時鐘信號,第二預設輸入信號為第三驅動掃描信號,第二預設時鐘信號為第三時鐘信號,第三預設時鐘信號為第二時鐘信號,輸出掃描信號為第二驅動掃描信號,第四預設時鐘信號為第四時鐘信號,第一輸入掃描信號為第三虛置掃描信號,第二輸入掃描信號為第一虛置掃描信號,預設啟動信號為第二啟動信號。
[0020]于本發明的一示范性實施例中,所述第一預設輸入信號為第二驅動掃描信號,第一預設時鐘信號為第二時鐘信號,第二預設輸入信號為第四驅動掃描信號,第二預設時鐘信號為第四時鐘信號,第三預設時鐘信號為第三時鐘信號,輸出掃描信號為第三驅動掃描信號,第四預設時鐘信號為第一時鐘信號,第一輸入掃描信號為第四虛置掃描信號,第二輸入掃描信號為第二虛置掃描信號,預設啟動信號為第二啟動信號。
[0021]于本發明的一示范性實施例中,所有的晶體管皆為N型晶體管。
[0022]基于上述,本發明提供一種液晶顯示器及其移位寄存裝置,所述移位寄存器通過其中三種群組的移位寄存器電路結構,并配合適當的啟動信號及時鐘信號,使得液晶顯示器在實現開啟顯示區中的像素時,可分別實現順向掃描(亦即由第一列依序開啟至最后一列)及逆向掃描(亦即由最后一列依序開啟至第一列)的像素開啟方式。
[0023]為讓本發明的上述特征和優點能更明顯易懂,下文特舉實施例,并配合所附圖式作詳細說明如下。
[0024]然而,應了解的是,上述一般描述及以下【具體實施方式】僅為例示性及闡釋性的,其并不能限制本發明所欲主張的范圍。【專利附圖】
【附圖說明】
[0025]下面的所附圖式是本發明的說明書的一部分,繪示了本發明的示例實施例,所附圖式與說明書的描述一起說明本發明的原理。
[0026]圖1繪示為本發明一示范性實施例的液晶顯示器的系統方塊圖。
[0027]圖2繪示為圖1的移位寄存裝置的方塊圖。
[0028]圖3A繪示為圖2的第一群組的移位寄存器的示意圖。
[0029]圖3B繪示為圖3A實施例的第一群組的移位寄存器的電路結構圖。
[0030]圖4A繪示為圖2的第二群組的移位寄存器的示意圖。[0031]圖4B繪示為圖4A實施例的第二群組的移位寄存器的電路結構圖。
[0032]圖5A繪示為圖2的第三群組的移位寄存器的示意圖。
[0033]圖5B繪示為圖5A實施例的第三群組的移位寄存器的電路結構圖。
[0034]圖6A繪示為使用圖2的簡化的移位寄存裝置以產生掃描信號的示意圖。
[0035]圖6B~圖61繪示為對應于圖6A實施例中各個移位寄存器的電路結構以及所接收信號的示意圖。
[0036]圖7A繪示為將圖6B~61的實施例用于順向掃描機制的信號示意圖。
[0037]圖7B繪示為將圖6B~61的實施例用于逆向掃描機制的信號示意圖。
[0038][主要元件標號說明]
[0039]100:液晶顯示器 101:液晶顯示面板
[0040]103:源極驅動器 105:時序控制單元
[0041]107:背光模塊AA、AA’:顯示區
[0042]Cl~C4:時鐘信號
[0043]DSR_1 ~DSR_4、SR_1 ~SR_N、SR_GP1 ~SR_GP3、SR_GP1’ ~SR_GP3’:移位寄存
器
[0044]SR_GP1:第一群組SR_GP2:第二群組
[0045]SR_GP2:第三群組DM_1~DM_4:虛置掃描信號
[0046]FPU:順向預充電單元 RPU:逆向預充電單元
[0047]PUU:上拉單元PDU、PDU’、PDU”:下拉單元
[0048]PISl:第一預設輸入信號PIS2:第二預設輸入信號
[0049]PCSl:第一預設時鐘信號PCS2:第二預設時鐘信號
[0050]PCS3:第三預設時鐘信號PCS4:第四預設時鐘信號
[0051]FPS:順向預充電信號 RPS:逆向預充電信號
[0052]OSS:輸出掃描信號ISS:輸入掃描信號
[0053]ISSl:第一輸入掃描信號ISS2:第二輸入掃描信號
[0054]PSS:預設啟動信號Tl:第一晶體管
[0055]T2:第二晶體管T3:第三晶體管
[0056]T4:第四晶體管T5:第五晶體管
[0057]T6:第六晶體管T7:第七晶體管
[0058]T8:第八晶體管T9:第九晶體管
[0059]SS_1~SS_N:驅動掃描信號 SI~S13:時間點[0060]SRD、SRD’:移位寄存裝置 CC:電容
[0061]Pl~P8:節點Vss:參考電位
[0062]STV1、STV2:啟動信號
【具體實施方式】
[0063]現將詳細參考本發明的示范性實施例,在附圖中說明所述示范性實施例的實例。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件代表相同或類似部分。
[0064]圖1繪示為本發明一示范性實施例的液晶顯示器(liquid crystal display, LCD)的系統方塊圖。請參照圖1,液晶顯示器100包括液晶顯示面板(IXD panel) 101、源極驅動器(source driver) 103、時序控制器(timing controller, T_con) 105,以及用以提供液晶顯示面板101所需的(背)光源的背光模塊(backlight module) 107。
[0065]于本示范性實施例中,液晶顯示面板101的顯示區AA內具有多個以矩陣方式排列的像素(圖中以MXN來表示,M、N皆為正整數)。另外,液晶顯示面板101的基板(未繪示,例如為玻璃基板)上的一側(或兩側)便直接配置有移位寄存裝置SRD。移位寄存裝置SRD受控于時序控制器105,并且反應于由時序控制器105所提供的啟動信號STVl與STV2以及時鐘信號Cl~C4而對顯示區AA內的所有列像素進行由上至下的順向掃描(forwardscanning)或者由下至上的逆向掃描(reverse scanning)。顯然地,移位寄存裝置SRD為雙向移位寄存裝置。
[0066]換言之,移位寄存裝置SRD可以反應于由時序控制器105所提供的啟動信號STVl與STV2以及時鐘信號Cl~C4而順向(B卩,上至下)且序列地輸出虛置掃描信號(DM_1, DM_2)、驅動掃描信號SS_1~SS_N以及虛置掃描信號(DM_3,DM_4),藉以通過所順向序列輸出的掃描信號ss_l~SS_N以從顯不區AA內的第一列像素逐一開啟至最后一列像素;或者,移位寄存裝置SRD可以反應于由時序控制器105所提供的啟動信號STVl與STV2以及時鐘信號Cl~C4而逆向(即,下至上)且序列地輸出虛置掃描信號(DM_4,DM_3)、驅動掃描信號SS_N~SS_1以及虛置掃描信號(DM_2,DM_1),藉以通過所逆向序列輸出的掃描信號SS_N~SS_1以從顯示區AA內的最后一列像素逐一開啟至第一列像素。
[0067]而在此值得一提的是,所有虛置掃描信號(DM_1~DM_4)并非用以開啟顯示區AA內的任一列像素,其只為維持移位寄存裝置SRD正常操作所需。
[0068]更清楚來說 ,圖2繪示為圖1的移位寄存裝置的方塊圖。請合并參照圖1及圖2,移位寄存裝置SRD包括(N+4)級串接在一起的移位寄存器(SR_1~SR_N,DSR_1~DSR_4),用以反應于由時序控制器105所提供的啟動信號STVl與STV2以及時鐘信號Cl~C4而序列產生多個掃描信號(例如順向序列產生虛置掃描信號(DM_1, DM_2)、驅動掃描信號SS_1~SS_N以及虛置掃描信號(DM_3,DM_4);或者,逆向序列產生虛置掃描信號(DM_4,DM_3)、驅動掃描信號SS_N~SS_1以及虛置掃描信號(DM_2,DM_1))。
[0069]在本示范性實施例中,移位寄存器SR_1~SR_N以及DSR_1~DSR_4實質上可分為三個群組,亦即:第一群組SR_GP1、第二群組SR_GP2以及第三群組SR_GP3。其中,第一群組SR_GP1例如包括移位寄存器DSR_1~DSR_4 ;第二群組SR_GP2例如包括移位寄存器SR_1以及SR_N ;而第三群組SR_GP3則例如包括移位寄存器SR_2~SR_(N-1)。值得注意的是,屬于不同群組的移位寄存器的電路結構相異。[0070]更清楚來說,圖3A繪示為圖2的第一群組的移位寄存器的示意圖。請參照圖3A,第一群組SR_GP1的各移位寄存器DSR_1?DSR_4包括順向預充電單元FPU、逆向預充電單元RPU、上拉單元PUU,以及下拉單元PDU。其中,順向預充電單元FPU用以接收第一預設輸入信號PISl以及第一預設時鐘信號PCS1,并據以產生順向預充電信號FPS。逆向預充電單元RPU耦接順向預充電單元FPU,用以接收第二預設輸入信號PIS2以及第二預設時鐘信號PCS2,并據以產生逆向預充電信號RPS。
[0071 ] 上拉單元PUU耦接順向預充電單元FPU以及逆向預充電單元RPU,用以接收第三預設時鐘信號PCS3以及順向預充電信號FPS或逆向預充電信號RPS,并據以產生輸出掃描信號0SS。下拉單元PDU耦接順向預充電單元FPU、逆向預充電單元RPU以及上拉單元PUU,用以接收第四預設時鐘信號PCS4以及輸入掃描信號ISS,并據以決定是否將輸出掃描信號OSS下拉至參考電位(例如為一個負電壓,但并不限制于此)。
[0072]更清楚來說,圖3B繪示為圖3A實施例的第一群組的移位寄存器的電路結構圖。請合并參照圖3A與圖3B,以下所有實施例中所提及的晶體管皆以N型晶體管為例來做說明,但并不限制于此。在第一群組SR_GP1的各移位寄存器DSR_1?DSR_4中,順向預充電單元FPU包括第一晶體管Tl與第二晶體管T2。其中,第一晶體管Tl的漏極與柵極耦接在一起以接收第一預設輸入信號PIS1。第二晶體管T2的柵極用以接收第一預設時鐘信號PCS1,第二晶體管T2的漏極耦接第一晶體管Tl的漏極,而第二晶體管T2的源極則耦接第一晶體管Tl的源極。
[0073]逆向預充電單元RPU包括第三晶體管T3與第四晶體管T4。其中,第三晶體管T3的漏極與柵極耦接在一起以接收第二預設輸入信號PIS2,而第三晶體管T3的源極則耦接第二晶體管T2的源極。第四晶體管T4的柵極用以接收第二預設時鐘信號PCS2,第四晶體管T4的漏極耦接第三晶體管T3的漏極,而第四晶體管T4的源極則耦接第三晶體管T3的源極。
[0074]上拉單元PUU包括第五晶體管T5與電容CC。其中,第五晶體管T5的柵極耦接第一晶體管Tl的源極,第五晶體管T5的漏極用以接收第三預設時鐘信號PCS3,而第五晶體管T5的源極則用以輸出輸出掃描信號0SS。電容CC耦接于第五晶體管T5的柵極以及源極之間。
[0075]下拉單元PDU包括第六晶體管T6與第七晶體管T7。其中,第六晶體管T6的柵極用以接收第四預設時鐘信號PCS4,第六晶體管T6的漏極耦接第五晶體管T5的源極,而第六晶體管T6的源極則耦接至參考電位Vss。第七晶體管T7的柵極用以接收輸入掃描信號ISS,第七晶體管T7的漏極耦接第一晶體管Tl的源極,而第七晶體管T7的源極則耦接至第六晶體管T6的源極。
[0076]另一方面,圖4A繪示為圖2的第二群組的移位寄存器的示意圖。請參照圖4A,第二群組SR_GP2的結構與圖3A的第一群組SR_GP1的結構相類似,而差別之處僅在于第二群組SR_GP2的下拉單元H)U’除了接收第四預設時鐘信號PCS4以及輸入掃描信號ISS之外,還接收預設啟動信號PSS。
[0077]圖4B繪示為圖4A實施例的第二群組的移位寄存器的電路結構圖。請合并參照圖4A與圖4B,在第二群組SR_GP2的移位寄存器SR_1與SR_N中,順向預充電單元FPU、逆向預充電單元RPU以及上拉單元PUU中的電路元件及其所分別接收的信號與圖3B所繪示的相同,在此不再贅述。而對應于下拉單元rou’在圖4A中所接收的預設啟動信號PSS,使得下拉單元rou’的電路結構相較于圖3B的下拉單元PDU而言,還包括第八晶體管T8。第八晶體管T8的柵極用以接收預設啟動信號PSS,第八晶體管T8的漏極耦接第一晶體管Tl的源極,而第八晶體管T8的源極則耦接第六晶體管T6的源極。
[0078]圖5A繪示為圖2的第三群組的移位寄存器的示意圖。請參照圖5A,第三群組SR_GP3的結構與圖3A的第一群組SR_GP1的結構相類似,而差別之處僅在于第三群組SR_GP3的下拉單元rou”接收的信號為第四預設時鐘信號PCS4、第一輸入掃描信號iss1、第二輸入掃描信號ISS2以及預設啟動信號PSS。
[0079]圖5B繪示為圖5A實施例的第三群組的移位寄存器的電路結構圖。請合并參照圖5A與圖5B,在第三群組SR_GP3的移位寄存器SR_2?SR_(N-1)中,順向預充電單元FPU、逆向預充電單元RPU以及上拉單元PUU中的電路元件及其所分別接收的信號與圖3B所繪示的相同,在此不再贅述。而第三群組SR_GP3與第一群組SR_GP1的差異僅在于下拉單元H)U”以及下拉單元PDU的電路結構。
[0080]更清楚來說,下拉單元rou”包括第六晶體管T6、第七晶體管T7、第八晶體管T8以及第九晶體管T9。第六晶體管T6的柵極用以接收第四預設時鐘信號PCS4,第六晶體管T6的漏極耦接第五晶體管T5的源極,而第六晶體管T6的源極則耦接至參考電位Vss。第七晶體管T7的柵極用以接收第一輸入掃描信號ISS1,第七晶體管T7的漏極耦接第一晶體管Tl的源極,而第七晶體管T7的源極則耦接至第六晶體管T6的源極。
[0081]第八晶體管T8的柵極用以接收第二輸入掃描信號ISS2,第八晶體管T8的漏極耦接第一晶體管Tl的源極,而第八晶體管T8的源極則耦接第六晶體管T6的源極。第九晶體管T9的柵極用以接收預設啟動信號PSS,第九晶體管T9的漏極耦接第一晶體管Tl的源極,而第九晶體管T9的源極則耦接至第六晶體管T6的源極。
[0082]基于圖3B、圖4B以及圖5B繪示的電路結構,已能得知不同群組的移位寄存器之間的電路結構差異,以下為了更清楚地說明移位寄存裝置SRD的運作情形,因而將圖2的移位寄存裝置SRD簡化為N=4的實施態樣,并搭配對應的信號來闡述其作動方式。
[0083]圖6A繪示為使用圖2的簡化的移位寄存裝置以產生掃描信號的示意圖。在本實施例中,移位寄存裝置SRD’包括串接的移位寄存器DSR_1、DSR_2、SR_1?SR_4、DSR_3以及DSR_4。通過圖6A中的移位寄存器配置方式,以及對各個移位寄存器施以適當的操作信號,移位寄存器裝置SRD’可用以實現順向掃描以及逆向掃描的像素開啟機制。
[0084]圖6B?圖61繪示為對應于圖6A實施例中各個移位寄存器的電路結構以及所接收信號的示意圖。對于第一群組SR_GP1的移位寄存器DSR_1?DSR_4而言,其分別具有與圖3B中第一群組SR_GP1相同的電路結構,而DSR_1?DSR_4分別所接收的各個對應信號如下所述。
[0085]請參照圖6B,在移位寄存器DSR_1中,第一預設輸入信號PISl為啟動信號STVl,第一預設時鐘信號PCSl為時鐘信號C2,第二預設輸入信號PIS2為虛置掃描信號DM_2,第二預設時鐘信號PCS2為時鐘信號C4,第三預設時鐘信號PCS3為時鐘信號C3,輸出掃描信號OSS為虛置掃描信號DM_1,第四預設時鐘信號PCS4為時鐘信號Cl,輸入掃描信號ISS為驅動掃描信號SS_2。
[0086]請參照圖6C,在移位寄存器DSR_2中,第一預設輸入信號PISl為虛置掃描信號DM_1,第一預設時鐘信號PCSl為時鐘信號C3,第二預設輸入信號PIS2為驅動掃描信號SS_1,第二預設時鐘信號PCS2為時鐘信號Cl,第三預設時鐘信號PCS3為時鐘信號C4,輸出掃描信號OSS為虛置掃描信號DM_2,第四預設時鐘信號PCS4為時鐘信號C2,輸入掃描信號ISS為驅動掃描信號SS_3。
[0087]請參照圖6H,在移位寄存器DSR_3中,第一預設輸入信號PISl為掃描信號SS_4,第一預設時鐘信號PCSl為時鐘信號C4,第二預設輸入信號PIS2為虛置掃描信號DM_4,第二預設時鐘信號PCS2為時鐘信號C2,第三預設時鐘信號PCS3為時鐘信號Cl,輸出掃描信號OSS為虛置掃描信號DM_3,第四預設時鐘信號PCS4為時鐘信號C3,輸入掃描信號ISS為驅動掃描信號SS_2。
[0088]請參照圖61,在移位寄存器DSR_4中,第一預設輸入信號PISl為虛置掃描信號DM_3,第一預設時鐘信號PCSl為時鐘信號Cl,第二預設輸入信號PIS2為啟動信號STV2,第二預設時鐘信號PCS2為時鐘信號C3,第三預設時鐘信號PCS3為時鐘信號C2,輸出掃描信號OSS為虛置掃描信號DM_4,第四預設時鐘信號PCS4為時鐘信號C4,輸入掃描信號ISS為驅動掃描信號SS_3。
[0089]而對于第二群組SR_GP2的移位寄存器SR_1及SR_4而言,其分別具有與圖4B中第二群組SR_GP2相同的電路結構,而移位寄存器SR_1及SR_4個別所接收的各個對應的信號如下所述。
[0090]請參照圖6D,在移位寄存器SR_1中,第一預設輸入信號PISl為虛置掃描信號DM_2,第一預設時鐘信號PCSl為時鐘信號C4,第二預設輸入信號PIS2為驅動掃描信號SS_2,第二預設時鐘信號PCS2為時鐘信號C2,第三預設時鐘信號PCS3為時鐘信號Cl,輸出掃描信號OSS為驅動掃描信號SS_1,第四預設時鐘信號PCS4為時鐘信號C3,輸入掃描信號ISS為驅動掃描信號SS_4,預設啟動信號PSS為啟動信號STV2。
[0091]請參照圖6G,在移位寄存器SR_4中,第一預設輸入信號PISl為驅動掃描信號SS_3,第一預設時鐘信號PCSl為時鐘信號C3,第二預設輸入信號PIS2為虛置掃描信號DM_3,第二預設時鐘信號PCS2為時鐘信號Cl,第三預設時鐘信號PCS3為時鐘信號C4,輸出掃描信號OSS為驅動掃描信號SS_4,第四預設時鐘信號PCS4為時鐘信號C2,輸入掃描信號ISS為驅動掃描信號SS_1,預設啟動信號PSS為啟動信號STV2。
[0092]另一方面,對于第三群組SR_GP3的移位寄存器SR_2及SR_3而言,其分別具有與圖5B中第三群組SR_GP3相同的電路結構,而移位寄存器SR_2及SR_3分別所接收的各個對應的信號如下所述。
[0093]請參照圖6E,在移位寄存器SR_2中,第一預設輸入信號PISl為驅動掃描信號SS_1,第一預設時鐘信號PCSl為時鐘信號Cl,第二預設輸入信號PIS2為驅動掃描信號SS_3,第二預設時鐘信號PCS2為時鐘信號C3,第三預設時鐘信號PCS3為時鐘信號C2,輸出掃描信號OSS為驅動掃描信號SS_2,第四預設時鐘信號PCS4為時鐘信號CM,第一輸入掃描信號ISSl為虛置掃描信號DM_3,第二輸入掃描信號ISS2為虛置掃描信號DM_1,預設啟動信號PSS為啟動信號STV2。
[0094]請參照圖6F,在移位寄存器SR_3中,第一預設輸入信號PISl為驅動掃描信號SS_2,第一預設時鐘信號PCSl為時鐘信號C2,第二預設輸入信號PIS2為驅動掃描信號SS_4,第二預設時鐘信號PCS2為時鐘信號C4,第三預設時鐘信號PCS3為時鐘信號C3,輸出掃描信號OSS為驅動掃描信號SS_3,第四預設時鐘信號PCS4為時鐘信號Cl,第一輸入掃描信號ISSl為虛置掃描信號DM_4,第二輸入掃描信號ISS2為虛置掃描信號DM_2,預設啟動信號PSS為啟動信號STV2。
[0095]請再次參照圖6A,在順向掃描機制中,通過第一啟動信號STVl的觸發,移位寄存裝置可依序由第一群組SR_GP1的移位寄存器DSR_1及DSR_2輸出虛置掃描信號DM_1以及DM_2,接著由第二群組SR_GP2的移位寄存器SR_1來輸出驅動掃描信號SS_1,以開啟顯示區AA’中的第I列像素。之后,第三群組SR_GP3的移位寄存器SR_2及SR_3即依序輸出驅動掃描信號SS_2及SS_3,分別用以開啟顯示區AA’中的第2列及第3列像素。接著,由第二群組SR_GP2的移位寄存器SR_4來輸出驅動掃描信號SS_4,以開啟顯示區AA’中的第4列(亦即最后一列)像素。繼之,由第一群組SR_GP1的移位寄存器DSR_3及DSR_4輸出虛置掃描信號DM_3以及DM_4。
[0096]另一方面,在逆向掃描機制中,通過第二啟動信號STV2的觸發,移位寄存裝置SRD’可依序由移位寄存器DSR_4、DSR_3、SR_4?SR_1、DSR_2、DSR_1來輸出虛置掃描信號DM 4及DM 3、驅動掃描信號SS_4?SS_1以及虛置掃描信號DM_2及DM_1。
[0097]圖7A繪示為將圖6B?61的實施例用于順向掃描機制的信號示意圖。在本實施例中,通過啟動信號STV1、STV2以及時鐘信號Cl?C4在不同時間點的觸發,移位寄存器DSR_1?DSR_4、SR_1?SR_4將產生其對應的掃描信號。其中,啟動信號STV1、STV2以及時鐘信號C3、C4、C1、C2兩兩之間重迭的致能時間為50%的責任周期。舉例而言,啟動信號STVl的責任周期為時間點SI?S3,啟動信號STV2的責任周期為時間點S2?S4,因此啟動信號STVl與STV2重迭的致能時間為時間點S2?S3,亦即啟動信號STVl與STV2各自50%的責任周期。舉另一例而言,時鐘信號C3的責任周期為時間點S3?S5,時鐘信號C4的責任周期為時間點S4?S6,因此時鐘信號C3與C4重迭的致能時間為時間點S4?S5,亦即時鐘信號C3與C4各自50%的責任周期。
[0098]請參照圖6B以及圖7A,對于移位寄存器DSR_1而言,在時間點SI時,啟動信號STVl的致能使得第一晶體管Tl被開啟,進而對節點Pl進行預充電。如此一來,當節點Pl為高電平便開啟第五晶體管T5,時間點S3?S5輸出C3時鐘信號,從而產生虛置掃描信號DM_1。之后,在時間點S5后,經由時鐘信號Cl作開啟/關閉晶體管T6的操作而使得虛置掃描信號DM_1被下拉至參考電位Vss。并且,在時間點S6?S8時,通過驅動掃描信號SS_2的致能而將節點Pl的電位下拉至參考電位Vss。
[0099]接著,請參照圖6C以及圖7A,對于移位寄存器DSR_2而言,當圖6B的移位寄存器DSR_1在時間點S3產生虛置掃描信號DM_1時,即會開啟移位寄存器DSR_2中的第一晶體管Tl,并對節點P2進行預充電。當節點P2為高的電平開啟第五晶體管T5,在時間點S4?S6輸出時鐘信號C4,進而輸出虛置掃描信號DM_2。而在時間點S6后,時鐘信號C2的致能使得第六晶體管T6被開啟/關閉,并將虛置掃描信號DM_2下拉至參考電位Vss。在時間點S7?S9時,第七晶體管T7被驅動掃描信號SS_3開啟,使節點P2的電位被下拉至參考電位Vss。
[0100]請同時參照圖6D至圖6G以及圖7A,值得注意的是,對于第二群組SR_GP2(亦即移位寄存器SR_1及SR_4)及第三群組SR_GP3 (亦即移位寄存器SR_2及SR_3),在時間點S2?S4時,啟動信號STV2的致能將使得節點P3?P6的電壓被下拉至參考電位Vss,導致驅動掃描信號SS_1?SS_4不會輸出。換言之,啟動信號STV2在時間點S2?S4的致能可保證移位寄存器SR_1?SR_4不會輸出驅動掃描信號SS_1?SS_4。
[0101]請參照圖6D以及圖7A,在時間點S4時,虛置掃描信號DM_2的致能使得節點P3被預充電,并且在時間點S5時通過時鐘信號Cl的致能而產生驅動掃描信號SS_1,進而開啟顯示區AA’中的第I列像素。之后,在時間點S7后,經由時鐘信號C3的致能而使得驅動掃描信號SS_1被下拉至參考電位Vss。并且,在時間點S8?SlO時,通過驅動掃描信號SS_4的致能而將節點P3的電位下拉至參考電位Vss。
[0102]請參照圖6E以及圖7A,在時間點S5時,驅動掃描信號SS_1的致能使得節點P4被預充電,并且在時間點S6時通過時鐘信號C2的致能而產生驅動掃描信號SS_2,進而開啟顯示區AA’中的第2列像素。經由時鐘信號C4的致能而使得驅動掃描信號SS_2被下拉至參考電位Vss。并且,在時間點S9?Sll時,通過虛置掃描信號DM_3的致能而將節點P4的電位下拉至參考電位Vss。
[0103]請參照圖6F以及圖7A,在時間點S6時,驅動掃描信號SS_2的致能使得節點P5被預充電,并且在時間點S7?S9時通過時鐘信號C3的致能而產生驅動掃描信號SS_3,進而開啟顯示區AA’中的第3列像素。經由時鐘信號Cl的致能而使得驅動掃描信號SS_3被下拉至參考電位Vss。并且,在時間點SlO?S12時,通過虛置掃描信號DM_4的致能而將節點P4的電位下拉至參考電位Vss。
[0104]請參照圖6G以及圖7A,在時間點S7時,驅動掃描信號SS_3的致能使得節點P6被預充電,并且在時間點S8?SlO時通過時鐘信號C4的致能而產生驅動掃描信號SS_4,進而開啟顯示區AA’中的第4列像素。經由時鐘信號C2的致能而使得驅動掃描信號SS_4被下拉至參考電位Vss。
[0105]請參照圖6H以及圖7A,在時間點S8時,驅動掃描信號SS_4的致能使得節點P7被預充電,并且在時間點S9?Sll時通過時鐘信號Cl的致能而產生虛置掃描信號DM_3。經由時鐘信號C3的致能而使得虛置掃描信號DM_3被下拉至參考電位Vss。
[0106]請參照圖61以及圖7A,在時間點S9時,虛置掃描信號DM_3的致能使得節點P8被預充電,并且在時間點SlO?S12時通過時鐘信號C2的致能而產生虛置掃描信號DM_4。經由時鐘信號C4的致能而使得虛置掃描信號DM 4被下拉至參考電位Vss。
[0107]依照上述教示,移位寄存裝置SRD’反應于啟動信號STV1、STV2以及時鐘信號C4、C3、Cl、C2而順向序列產生虛置掃描信號(DM_1,DM_2)、驅動掃描信號SS_1?SS_4以及虛置掃描信號(DM_3,DM_4)的作動方式應可清楚揭示。
[0108]圖7B繪示為將圖6B?61的實施例用于逆向掃描機制的信號示意圖。通過圖6A至圖61搭配圖7A實施例的描述,本領域技術人員對于移位寄存裝置SRD’反應于圖7B中的啟動信號STV1、STV2以及時鐘信號C4、C3、Cl、C2而逆向序列產生虛置掃描信號DM_4、DM_3、驅動掃描信號SS_4?SS_1以及虛置掃描信號DM_2、DM_1應可據以類推得知逆向掃描機制的作動方式,在此不再贅述。
[0109]此外,雖然在圖6A的實施例中以N=4的態樣來說明,但在其它實施例中,若欲增加顯示區AA’的像素列時,用于驅動第2列至倒數第2列的移位寄存器可用多個電路結構為第二群組SR_GP2的移位寄存器來實現。換言之,就是以第二群組SR_GP2的移位寄存器為基礎來進行復制。在其它實施例中,上述范例實施例中的移位寄存器亦可配置于面板兩側。[0110]據此,無論移位寄存裝置SRD反應于時序控制器105所提供的起始信號STVl與STV2以及時鐘信號Cl?C4而對顯示區AA進行順向掃描還是逆向掃描,移位寄存裝置SRD內的所有移位寄存器(SR_1?SR_N,DSR_1?DSR_4)會順向/逆向且序列輸出驅動掃描信號SS_1?SS_N/SS_N? SS_1,以從顯示區AA內的第一列像素逐一開啟至最后一列像素;或者,從顯示區AA內的最后一列像素逐一開啟至第一列像素。而源極驅動器103則會提供對應的顯示數據給被移位寄存裝置SRD所開啟的列像素。如此一來,再加上背光模塊107所提供的(背)光源,則液晶顯示面板101即會顯示圖像畫面。
[0111]綜上所述,本發明提供一種液晶顯示器及其移位寄存裝置,所述移位寄存器通過其中三種群組的移位寄存器電路結構,并配合適當的啟動信號及時鐘信號,使得液晶顯示器在實現開啟顯示區中的像素時,可分別實現順向掃描(亦即由第一列依序開啟至最后一列)及逆向掃描(亦即由最后一列依序開啟至第一列)的像素開啟方式。
[0112]雖然本發明已以實施例揭露如上,然其并非用以限定本發明,任何所屬【技術領域】中具有通常知識者,在不脫離本發明的精神和范圍內,當可作些許的更動與潤飾,故本發明的保護范圍當視所附的權利要求范圍所界定者為準。
【權利要求】
1.一種移位寄存裝置,包括: 多級串接在一起的移位寄存器,用以序列產生多個掃描信號, 其中,各所述移位寄存器反應于一預設啟動信號及多個時鐘信號而對應產生所述多個掃描信號的其中之一, 其中,所述多個移位寄存器具有一第一群組的移位寄存器、一第二群組的移位寄存器以及一第三群組的移位寄存器, 其中,所述第一群組的移位寄存器與所述第二群組的移位寄存器的電路結構相異, 其中,所述第二群組的移位寄存器與所述第三群組的移位寄存器的電路結構相異, 其中,所述第一群組的移位寄存器與所述第三群組的移位寄存器的電路結構相異。
2.根據權利要求1所述的移位寄存裝置,其中所述預設啟動信號包括一第一啟動信號或一第二啟動信號,所述多個時鐘信號包括一第一時鐘信號、一第二時鐘信號、一第三時鐘信號以及一第四時鐘信號,所述多個序列產生的掃描信號至少包括一第一虛置掃描信號、一第二虛置掃描信號、一第一驅動掃描信號、一第二驅動掃描信號、一第三驅動掃描信號、一第四驅動掃描信號、一第三虛置掃描信號以及一第四虛置掃描信號,而所述第一群組的移位寄存器包括: 一順向預充電單元,接收一第一預設輸入信號以及一第一預設時鐘信號,并據以產生一順向預充電信號; 一逆向預充電單元,耦接所述順向預充電單元,接收一第二預設輸入信號以及一第二預設時鐘信號,并據以產生一逆向預充電信號; 一上拉單元,耦接所述順向預充電單元以及所述逆向預充電單元,接收一第三預設時鐘信號以及所述順向或所述逆向預充電信號,并據以產生一輸出掃描信號;以及 一下拉單元,I禹接所述順向預充電單元、所述逆向預充電單元以及所述上拉單元,接收一第四預設時鐘信號以及一輸入掃描信號,并據以決定是否將所述輸出掃描信號下拉至一參考電位。
3.根據權利要求2所述的移位寄存裝置,其中: 所述順向預充電單元包括: 一第一晶體管,其漏極與柵極耦接在一起以接收所述第一預設輸入信號;以及一第二晶體管,其柵極用以接收所述第一預設時鐘信號,其漏極耦接所述第一晶體管的漏極,其源極耦接所述第一晶體管的源極, 所述逆向預充電單元包括: 一第三晶體管,其漏極與柵極耦接在一起以接收所述第二預設輸入信號,其源極耦接所述第二晶體管的源極;以及 一第四晶體管,其柵極用以接收所述第二預設時鐘信號,其漏極耦接所述第三晶體管的漏極,其源極耦接所述第三晶體管的源極, 所述上拉單元包括: 一第五晶體管,其柵極耦接所述第一晶體管的源極,其漏極用以接收所述第三預設時鐘信號,其源極用以輸出所述第一輸出掃描信號;以及一電容,耦接于所述第五晶體管的柵極以及源極之間, 所述下拉單元包括:一第六晶體管,其柵極用以接收所述第四預設時鐘信號,其漏極耦接所述第五晶體管的源極,其源極耦接至所述參考電位;以及 一第七晶體管,其柵極用以接收所述輸入掃描信號,其漏極耦接所述第一晶體管的源極,其源極耦接至所述第六晶體管的源極。
4.根據權利要求3所述的移位寄存裝置,其中所述第一預設輸入信號為所述第一啟動信號,所述第一預設時鐘信號為所述第二時鐘信號,所述第二預設輸入信號為所述第二虛置掃描信號,所述第二預設時鐘信號為所述第四時鐘信號,所述第三預設時鐘信號為所述第三時鐘信號,所述輸出掃描信號為所述第一虛置掃描信號,所述第四預設時鐘信號為所述第一時鐘信號,所述輸入掃描信號為所述第二驅動掃描信號。
5.根據權利要求3所述的移位寄存裝置,其中所述第一預設輸入信號為所述第一虛置掃描信號,所述第一預設時鐘信號為所述第三時鐘信號,所述第二預設輸入信號為所述第一驅動掃描信號,所述第二預設時鐘信號為所述第一時鐘信號,所述第三預設時鐘信號為所述第四時鐘信號,所述輸出掃描信號為所述第二虛置掃描信號,所述第四預設時鐘信號為所述第二時鐘信號,所述輸入掃描信號為所述第三驅動掃描信號。
6.根據權利要求3所述的移位寄存裝置,其中所述第一預設輸入信號為所述四掃描信號,所述第一預設時鐘信號為所述第四時鐘信號,所述第二預設輸入信號為所述第四虛置掃描信號,所述第二預設時鐘信號為所述第二時鐘信號,所述第三預設時鐘信號為所述第一時鐘信號,所述輸出掃描信號為所述第三虛置掃描信號,所述第四預設時鐘信號為所述第三時鐘信號,所述輸入掃描信號為所述第二驅動掃描信號。
7.根據權利要求3所述的移位寄存裝置,其中所述第一預設輸入信號為所述第三虛置掃描信號,所述第一預設時鐘信號為所述第一時鐘信號,所述第二預設輸入信號為所述第二啟動信號,所述第二預設時鐘信號為所述第三時鐘信號,所述第三預設時鐘信號為所述第二時鐘信號,所述輸出掃描信號為所述第四虛置掃描信號,所述第四預設時鐘信號為所述第四時鐘信號,所述輸入掃描信號為所述第三驅動掃描信號。
8.根據權利要求3所述的移位寄存裝置,其中所有晶體管皆為N型晶體管。
9.根據權利要求1所述的移位寄存裝置,其中所述預設啟動信號包括一第一啟動信號或一第二啟動信號,所述多個時鐘信號包括一第一時鐘信號、一第二時鐘信號、一第三時鐘信號以及一第四時鐘信號,所述多個序列產生的掃描信號至少包括一第一虛置掃描信號、一第二虛置掃描信號、一第一驅動掃描信號、一第二驅動掃描信號、一第三驅動掃描信號一第四驅動掃描信號、一第三虛置掃描信號以及一第四虛置掃描信號,而所述第二群組的移位寄存器包括: 一順向預充電單元,接收一第一預設輸入信號以及一第一預設時鐘信號,并據以產生一順向預充電信號; 一逆向預充電單元,耦接所述順向預充電單元,接收一第二預設輸入信號以及一第二預設時鐘信號,并據以產生一逆向預充電信號; 一上拉單元,耦接所述順向預充電單元以及所述逆向預充電單元,接收一第三預設時鐘信號以及所述順向或所述逆向預充電信號,并據以產生一輸出掃描信號;以及 一下拉單元,I禹接所述順向預充電單元、所述逆向預充電單元以及所述上拉單元,接收一第四預設時鐘信號、一輸入掃描信號以及一預設啟動信號,并據以決定是否將所述輸出掃描信號下拉至一參考電位。
10.根據權利要求9所述的移位寄存裝置,其中: 所述順向預充電單元包括: 一第一晶體管,其漏極與柵極耦接在一起以接收所述第一預設輸入信號;以及一第二晶體管,其柵極用以接收所述第一預設時鐘信號,其漏極耦接所述第一晶體管的漏極,其源極耦接所述第一晶體管的源極, 所述逆向預充電單元包括: 一第三晶體管,其漏極與柵極耦接在一起以接收所述第二預設輸入信號,其源極耦接所述第二晶體管的源極;以及 一第四晶體管,其柵極用以接收所述第二預設時鐘信號,其漏極耦接所述第三晶體管的漏極,其源極耦接所述第三晶體管的源極, 所述上拉單元包括: 一第五晶體管,其柵極耦接所述第一晶體管的源極,其漏極用以接收所述第三預設時鐘信號,其源極用以輸出所述第一輸出掃描信號;以及一電容,耦接于所 述第五晶體管的柵極以及源極之間, 所述下拉單元包括: 一第六晶體管,其柵極用以接收所述第四預設時鐘信號,其漏極耦接所述第五晶體管的源極,其源極耦接至所述參考電位; 一第七晶體管,其柵極用以接收所述輸入掃描信號,其漏極耦接所述第一晶體管的源極,其源極耦接至所述第六晶體管的源極;以及 一第八晶體管,其柵極用以接收一預設啟動信號,其漏極耦接所述第一晶體管的源極,其源極耦接所述第六晶體管的源極。
11.根據權利要求10所述的移位寄存裝置,其中所述第一預設輸入信號為所述第二虛置掃描信號,所述第一預設時鐘信號為所述第四時鐘信號,所述第二預設輸入信號為所述第二驅動掃描信號,所述第二預設時鐘信號為所述第二時鐘信號,所述第三預設時鐘信號為所述第一時鐘信號,所述輸出掃描信號為所述第一驅動掃描信號,所述第四預設時鐘信號為所述第三時鐘信號,所述輸入掃描信號為所述第四驅動掃描信號,所述預設啟動信號為所述第二啟動信號。
12.根據權利要求10所述的移位寄存裝置,其中所述第一預設輸入信號為所述第三驅動掃描信號,所述第一預設時鐘信號為所述第三時鐘信號,所述第二預設輸入信號為所述第三虛置掃描信號,所述第二預設時鐘信號為所述第一時鐘信號,所述第三預設時鐘信號為所述第四時鐘信號,所述輸出掃描信號為所述第四驅動掃描信號,所述第四預設時鐘信號為所述第二時鐘信號,所述輸入掃描信號為所述第一驅動掃描信號,所述預設啟動信號為所述第二啟動信號。
13.根據權利要求10所述的移位寄存裝置,其中所有晶體管皆為N型晶體管。
14.根據權利要求1所述的移位寄存裝置,其中所述預設啟動信號包括一第一啟動信號或一第二啟動信號,所述多個時鐘信號包括一第一時鐘信號、一第二時鐘信號、一第三時鐘信號以及一第四時鐘信號,所述多個序列產生的掃描信號至少包括一第一虛置掃描信號、一第二虛置掃描信號、一第一驅動掃描信號、一第二驅動掃描信號、一第三驅動掃描信號、一第四驅動掃描信號、一第三虛置掃描信號以及一第四虛置掃描信號,而所述第三群組的移位寄存器包括: 一順向預充電單元,接收一第一預設輸入信號以及一第一預設時鐘信號,并據以產生一順向預充電信號; 一逆向預充電單元,耦接所述順向預充電單元,接收一第二預設輸入信號以及一第二預設時鐘信號,并據以產生一逆向預充電信號; 一上拉單元,耦接所述順向預充電單元以及所述逆向預充電單元,接收一第三預設時鐘信號以及所述順向或所述逆向預充電信號,并據以產生一輸出掃描信號;以及 一下拉單元,I禹接所述順向預充電單元、所述逆向預充電單元以及所述上拉單元,接收一第四預設時鐘信號、一第一輸入掃描信號、一第二輸入掃描信號以及一預設啟動信號,并據以決定是否將所述輸出掃描信號下拉至一參考電位。
15.根據權利要求14所述的移位寄存裝置,其中: 所述順向預充電單元包括: 一第一晶體管,其漏極與柵極耦接在一起以接收所述第一預設輸入信號;以及一第二晶體管,其柵極用以接收所述第一預設時鐘信號,其漏極耦接所述第一晶體管的漏極,其源極耦接所述第一晶體管的源極, 所述逆向預充電單元包括: 一第三晶體管,其漏極與柵極耦接在一起以接收所述第二預設輸入信號,其源極耦接所述第二晶體管的源極;以及 一第四晶體管,其柵極用以接收所述第二預設時鐘信號,其漏極耦接所述第三晶體管的漏極,其源極耦接所述第三晶體管的源極, 所述上拉單元包括: 一第五晶體管,其柵極耦接所述第一晶體管的源極,其漏極用以接收所述第三預設時鐘信號,其源極用以輸出所述第一輸出掃描信號;以及一電容,耦接于所述第五晶體管的柵極以及源極之間, 所述下拉單元包括: 一第六晶體管,其柵極用以接收所述第四預設時鐘信號,其漏極耦接所述第五晶體管的源極,其源極耦接至所述參考電位; 一第七晶體管,其柵極用以接收所述第一輸入掃描信號,其漏極耦接所述第一晶體管的源極,其源極耦接至所述第六晶體管的源極; 一第八晶體管,其柵極用以接收所述第二輸入掃描信號,其漏極耦接所述第一晶體管的源極,其源極耦接所述第六晶體管的源極;以及 一第九晶體管,其柵極用以接收所述預設啟動信號,其漏極耦接所述第一晶體管的源極,其源極耦接至所述第六晶體管的源極。
16.根據權利要求15所述的移位寄存裝置,其中所述第一預設輸入信號為所述第一驅動掃描信號,所述第一預設時鐘信號為所述第一時鐘信號,所述第二預設輸入信號為所述第三驅動掃描信號,所述第二預設時鐘信號為所述第三時鐘信號,所述第三預設時鐘信號為所述第二時鐘信號,所述輸出掃描信號為所述第二驅動掃描信號,所述第四預設時鐘信號為所述第四時鐘信號,所述第一輸入掃描信號為所述第三虛置掃描信號,所述第二輸入掃描信號為所述第一虛置掃描信號,所述預設啟動信號為所述第二啟動信號。
17.根據權利要求15所述的移位寄存裝置,其中所述第一預設輸入信號為所述第二驅動掃描信號,所述第一預設時鐘信號為所述第二時鐘信號,所述第二預設輸入信號為所述第四驅動掃描信號,所述第二預設時鐘信號為所述第四時鐘信號,所述第三預設時鐘信號為所述第三時鐘信號,所述輸出掃描信號為所述第三驅動掃描信號,所述第四預設時鐘信號為所述第一時鐘信號,所述第一輸入掃描信號為所述第四虛置掃描信號,所述第二輸入掃描信號為所述第二虛置掃描信號,所述預設啟動信號為所述第二啟動信號。
18.根據權利要求15所述的移位寄存裝置,其中所有晶體管皆為N型晶體管。
19.一種液晶顯不器,包括: 一液晶顯示面板,包括一基板與一移位寄存裝置;以及 一背光模塊,提供所述液晶顯示面板所需的背光源, 其中,所述移位寄存裝置直接配置在所述基板上,且具有多級串接在一起的移位寄存器,用以序列產生多個掃描信號, 其中,各所述移位寄存器反應于一預設啟動信號及多個時鐘信號而對應產生所述多個掃描信號的其中之一, 其中,所述多個移位寄存器具有一第一群組的移位寄存器、一第二群組的移位寄存器以及一第三群組的移位寄存器, 其中,所述第一群組的移位寄存器與所述第二群組的移位寄存器的電路結構相異, 其中,所述第二群組的移位寄存器與所述第三群組的移位寄存器的電路結構相異, 其中,所述第一群組的移位寄存器與所述第三群組的移位寄存器的電路結構相異。
20.根據權利要求19所述的液晶顯示器,其中所述預設啟動信號包括一第一啟動信號或一第二啟動信號,所述多個時鐘信號包括一第一時鐘信號、一第二時鐘信號、一第三時鐘信號以及一第四時鐘信號,所述多個序列產生的掃描信號至少包括一第一虛置掃描信號、一第二虛置掃描信號、一第一驅動掃描信號、一第二驅動掃描信號、一第三驅動掃描信號一第四驅動掃描信號、一第三虛置掃描信號以及一第四虛置掃描信號,而所述第一群組的移位寄存器包括: 一順向預充電單元,接收一第一預設輸入信號以及一第一預設時鐘信號,并據以產生一順向預充電信號; 一逆向預充電單元,耦接所述順向預充電單元,接收一第二預設輸入信號以及一第二預設時鐘信號,并據以產生一逆向預充電信號; 一上拉單元,耦接所述順向預充電單元以及所述逆向預充電單元,接收一第三預設時鐘信號以及所述順向或所述逆向預充電信號,并據以產生一輸出掃描信號;以及 一下拉單元,I禹接所述順向預充電單元、所述逆向預充電單元以及所述上拉單元,接收一第四預設時鐘信號以及一輸入掃描信號,并據以決定是否將所述輸出掃描信號下拉至一參考電位。
21.根據權利要求20所述的液晶顯示器,其中: 所述順向預充電單元包括: 一第一晶體管,其漏極與柵極耦接在一起以接收所述第一預設輸入信號;以及 一第二晶體管,其柵極用以接收所述第一預設時鐘信號,其漏極耦接所述第一晶體管的漏極,其源極耦接所述第一晶體管的源極, 所述逆向預充電單元包括: 一第三晶體管,其漏極與柵極耦接在一起以接收所述第二預設輸入信號,其源極耦接所述第二晶體管的源極;以及 一第四晶體管,其柵極用以接收所述第二預設時鐘信號,其漏極耦接所述第三晶體管的漏極,其源極耦接所述第三晶體管的源極, 所述上拉單元包括: 一第五晶體管,其柵極耦接所述第一晶體管的源極,其漏極用以接收所述第三預設時鐘信號,其源極用以輸出所述第一輸出掃描信號;以及 一電容,耦接于所述第五晶體管的柵極以及源極之間, 所述下拉單元包括: 一第六晶體管,其柵極用以接收所述第四預設時鐘信號,其漏極耦接所述第五晶體管的源極,其源極耦接至所述參考電位;以及 一第七晶體管,其柵極用以接收所述第二輸出掃描信號,其漏極耦接所述第一晶體管的源極,其源極耦接至所述第六晶體管的源極。
22.根據權利要求21所述的液晶顯示器,其中所述第一預設輸入信號為所述第一啟動信號,所述第一預設時鐘信號為所述第二時鐘信號,所述第二預設輸入信號為所述第二虛置掃描信號,所述第二預設時鐘信號為所述第四時鐘信號,所述第三預設時鐘信號為所述第三時鐘信號,所述輸出掃描信號為所述第一虛置掃描信號,所述第四預設時鐘信號為所述第一時鐘信號,所述輸入掃描`信號為所述第二驅動掃描信號。`
23.根據權利要求21所述的液晶顯示器,其中所述第一預設輸入信號為所述第一虛置掃描信號,所述第一預設時鐘信號為所述第三時鐘信號,所述第二預設輸入信號為所述第一驅動掃描信號,所述第二預設時鐘信號為所述第一時鐘信號,所述第三預設時鐘信號為所述第四時鐘信號,所述輸出掃描信號為所述第二虛置掃描信號,所述第四預設時鐘信號為所述第二時鐘信號,所述輸入掃描信號為所述第三驅動掃描信號。
24.根據權利要求21所述的液晶顯示器,其中所述第一預設輸入信號為所述四掃描信號,所述第一預設時鐘信號為所述第四時鐘信號,所述第二預設輸入信號為所述第四虛置掃描信號,所述第二預設時鐘信號為所述第二時鐘信號,所述第三預設時鐘信號為所述第一時鐘信號,所述輸出掃描信號為所述第三虛置掃描信號,所述第四預設時鐘信號為所述第三時鐘信號,所述輸入掃描信號為所述第二驅動掃描信號。
25.根據權利要求21所述的液晶顯示器,其中所述第一預設輸入信號為所述第三虛置掃描信號,所述第一預設時鐘信號為所述第一時鐘信號,所述第二預設輸入信號為所述第二啟動信號,所述第二預設時鐘信號為所述第三時鐘信號,所述第三預設時鐘信號為所述第二時鐘信號,所述輸出掃描信號為所述第四虛置掃描信號,所述第四預設時鐘信號為所述第四時鐘信號,所述輸入掃描信號為所述第三驅動掃描信號。
26.根據權利要求21所述的液晶顯示器,其中所有晶體管皆為N型晶體管。
27.根據權利要求19所述的液晶顯示器,其中所述預設啟動信號包括一第一啟動信號或一第二啟動信號,所述多個時鐘信號包括一第一時鐘信號、一第二時鐘信號、一第三時鐘信號以及一第四時鐘信號,所述多個序列產生的掃描信號至少包括一第一虛置掃描信號、一第二虛置掃描信號、一第一驅動掃描信號、一第二驅動掃描信號、一第三驅動掃描信號、一第四驅動掃描信號、一第三虛置掃描信號以及一第四虛置掃描信號,而所述第二群組的移位寄存器包括: 一順向預充電單元,接收一第一預設輸入信號以及一第一預設時鐘信號,并據以產生一順向預充電信號; 一逆向預充電單元,耦接所述順向預充電單元,接收一第二預設輸入信號以及一第二預設時鐘信號,并據以產生一逆向預充電信號; 一上拉單元,耦接所述順向預充電單元以及所述逆向預充電單元,接收一第三預設時鐘信號以及所述順向或所述逆向預充電信號,并據以產生一輸出掃描信號;以及 一下拉單元,I禹接所述順向預充電單元、所述逆向預充電單元以及所述上拉單元,接收一第四預設時鐘信號、一輸入掃描信號以及一預設啟動信號,并據以決定是否將所述輸出掃描信號下拉至一參考電位。
28.根據權利要求27所述的液晶顯示器,其中: 所述順向預充電單元包括: 一第一晶體管,其漏極與柵極耦接在一起以接收所述第一預設輸入信號;以及一第二晶體管,其柵極用以接收所述第一預設時鐘信號,其漏極耦接所述第一晶體管的漏極,其源極耦接所述第一晶體管的源極, 所述逆向預充電單元包括: 一第三晶體管,其漏極與柵極耦接在一起以接收所述第二預設輸入信號,其源極耦接所述第二晶體管的源極;以及 一第四晶體管,其柵極用以接收所述第二預設時鐘信號,其漏極耦接所述第三晶體管的漏極,其源極耦接所述第三晶體管的源極, 所述上拉單元包括: 一第五晶體管,其柵極耦接所述第一晶體管的源極,其漏極用以接收所述第三預設時鐘信號,其源極用以輸出所述第一輸出掃描信號;以及一電容,耦接于所述第五晶體管的柵極以及源極之間, 所述下拉單元包括: 一第六晶體管,其柵極用以接收所述第四預設時鐘信號,其漏極耦接所述第五晶體管的源極,其源極耦接至所述參考電位; 一第七晶體管,其柵極用以接收所述輸入掃描信號,其漏極耦接所述第一晶體管的源極,其源極耦接至所述第六晶體管的源極;以及 一第八晶體管,其柵極用以接收一預設啟動信號,其漏極耦接所述第一晶體管的源極,其源極耦接所述第六晶體管的源極。
29.根據權利要求28所述的液晶顯示器,其中所述第一預設輸入信號為所述第二虛置掃描信號,所述第一預設時鐘信號為所述第四時鐘信號,所述第二預設輸入信號為所述第二驅動掃描信號,所述第二預設時鐘信號為所述第二時鐘信號,所述第三預設時鐘信號為所述第一時鐘信號,所述輸出掃描信號為所述第一驅動掃描信號,所述第四預設時鐘信號為所述第三時鐘信號,所述輸入掃描信號為所述第四驅動掃描信號,所述預設啟動信號為所述第二啟動信號。
30.根據權利要求28所述的液晶顯示器,其中所述第一預設輸入信號為所述第三驅動掃描信號,所述第一預設時鐘信號為所述第三時鐘信號,所述第二預設輸入信號為所述第三虛置掃描信號,所述第二預設時鐘信號為所述第一時鐘信號,所述第三預設時鐘信號為所述第四時鐘信號,所述輸出掃描信號為所述第四驅動掃描信號,所述第四預設時鐘信號為所述第二時鐘信號,所述輸入掃描信號為所述第一驅動掃描信號,所述預設啟動信號為所述第二啟動信號。
31.根據權利要求28所述的液晶顯示器,其中所有晶體管皆為N型晶體管。
32.根據權利要求19所述的液晶顯示器,其中所述預設啟動信號包括一第一啟動信號或一第二啟動信號,所述多個時鐘信號包括一第一時鐘信號、一第二時鐘信號、一第三時鐘信號以及一第四時鐘信號,所述多個序列產生的掃描信號至少包括一第一虛置掃描信號、一第二虛置掃描信號、一第一驅動掃描信號、一第二驅動掃描信號、一第三驅動掃描信號、一第四驅動掃描信號、一第三虛置掃描信號以及一第四虛置掃描信號,而所述第三群組的移位寄存器包括: 一順向預充電單元,接收一第一預設輸入信號以及一第一預設時鐘信號,并據以產生一順向預充電信號; 一逆向預充電單元,耦接所述順向預充電單元,接收一第二預設輸入信號以及一第二預設時鐘信號,并據以產生一逆向預充電信號; 一上拉單元,耦接所述順向預充電單元以及所述逆向預充電單元,接收一第三預設時鐘信號以及所述順向或所述逆向預充電信號,并據以產生一輸出掃描信號;以及 一下拉單元,I禹接所述順向預充電單元、所述逆向預充電單元以及所述上拉單元,接收一第四預設時鐘信號、一第一輸入掃描信號、一第二輸入掃描信號以及一預設啟動信號,并據以決定是否將所述輸出掃描信號下拉至一參考電位。
33.根據權利要求32所述的液晶顯示器,其中: 所述順向預充電單元包括: 一第一晶體管,其漏極與柵極耦接在一起以接收所述第一預設輸入信號;以及一第二晶體管,其柵極用以接收所述第一預設時鐘信號,其漏極耦接所述第一晶體管的漏極,其源極耦接所述第一晶體管的源極, 所述逆向預充電單元包括: 一第三晶體管,其漏極與柵極耦接在一起以接收所述第二預設輸入信號,其源極耦接所述第二晶體管的源極;以及 一第四晶體管,其柵極用以接收所述第二預設時鐘信號,其漏極耦接所述第三晶體管的漏極,其源極耦接所述第三晶體管的源極, 所述上拉單元包括: 一第五晶體管,其柵極耦接所述第一晶體管的源極,其漏極用以接收所述第三預設時鐘信號,其源極 用以輸出所述第一輸出掃描信號;以及一電容,耦接于所述第五晶體管的柵極以及源極之間, 所述下拉單元包括: 一第六晶體管,其柵極用以接收所述第四預設時鐘信號,其漏極耦接所述第五晶體管的源極,其源極耦接至所述參考電位;一第七晶體管,其柵極用以接收所述第一輸入掃描信號,其漏極耦接所述第一晶體管的源極,其源極耦接至所述第六晶體管的源極; 一第八晶體管,其柵極用以接收所述第二輸入掃描信號,其漏極耦接所述第一晶體管的源極,其源極耦接所述第六晶體管的源極;以及 一第九晶體管,其柵極用以接收所述預設啟動信號,其漏極耦接所述第一晶體管的源極,其源極耦接至所述第六晶體管的源極。
34.根據權利要求33所述的液晶顯示器,其中所述第一預設輸入信號為所述第一驅動掃描信號,所述第一預設時鐘信號為所述第一時鐘信號,所述第二預設輸入信號為所述第三驅動掃描信號,所述第二預設時鐘信號為所述第三時鐘信號,所述第三預設時鐘信號為所述第二時鐘信號,所述輸出掃描信號為所述第二驅動掃描信號,所述第四預設時鐘信號為所述第四時鐘信號,所述第一輸入掃描信號為所述第三虛置掃描信號,所述第二輸入掃描信號為所述第一虛置掃描信號,所述預設啟動信號為所述第二啟動信號。
35.根據權利要求33所述的液晶顯示器,其中所述第一預設輸入信號為所述第二驅動掃描信號,所述第一預設時鐘信號為所述第二時鐘信號,所述第二預設輸入信號為所述第四驅動掃描信號,所述第二預設時鐘信號為所述第四時鐘信號,所述第三預設時鐘信號為所述第三時鐘信號,所述輸出掃描信號為所述第三驅動掃描信號,所述第四預設時鐘信號為所述第一時鐘信號,所述第一輸入掃描信號為所述第四虛置掃描信號,所述第二輸入掃描信號為所述第二虛置掃描信號,所述預設啟動信號為所述第二啟動信號。
36.根據權利要求33所述的液晶顯示器,其中所有晶體管皆為N型晶體管。
【文檔編號】G09G3/36GK103632641SQ201210301090
【公開日】2014年3月12日 申請日期:2012年8月22日 優先權日:2012年8月22日
【發明者】林溫哲, 曾俊欽, 李雅雯, 柯健專, 蔡昕翰 申請人:瀚宇彩晶股份有限公司