液晶顯示與鍵盤掃描相容電路以及使用其的電子產品的制作方法
【專利摘要】本發明公開了一種液晶顯示與鍵盤掃描相容電路以及使用其的電子產品,此電路為了增加液晶驅動電路芯片應用的靈活性,當不進行液晶驅動時,把芯片的COM/SEG腳位當GPIO以進行按鍵掃描。然液晶驅動電路中的COM/SEG腳位的輸入輸出PMOS晶體管的基體極(Bulk)會接在VLCD以防止其在非控制情況導通。因此,在將COM/SEG腳位用來進行按鍵掃描時,因嚴重基板效應造成輸入輸出PMOS無低電壓高驅動電流的能力。為了解決這樣的問題,本發明額外采用一輔助晶體管并聯于原本COM/SEG腳位的輸入輸出PMOS晶體管旁,除了加強按鍵掃描的低壓驅動能力,亦可降低低壓時的阻抗,節省外部應用電路元件,降低元件成本。
【專利說明】液晶顯示與鍵盤掃描相容電路以及使用其的電子產品
【技術領域】
[0001]本發明涉及一種驅動電路,更進一步來說,本發明是關于一種液晶顯示與鍵盤掃描相容電路。
【背景技術】
[0002]自從1897年K.F.Braun發明布朗管(陰極射線管),到1929年,有“電視之父”之稱的美國RCA公司俄裔科學家佐里金(Vladimir Kosma Zworykin)發明了自動“掃描電子束”的設計,以及1954年彩色電視上市之后,直至今日,將近有一個世紀的時間,人類主要的顯示技術應用,一直都是以陰極射線管(Cathode Ray Tube,CRT)技術為主。然而,從1990年代初期,平面顯示器開始商品化以來,新一代顯示科技的發展日新又新,就量產規模與產品應用普及性而言,液晶顯示器(Liquid Crystal Display, LCD),無疑地,穩居平面顯示技術的主流。
[0003]圖1是現有扭曲向列式(Twisted Nematic, TN) /超級扭曲向列式(STN)液晶顯示面板的結構圖。請參考圖1,此液晶面板包括多個共接信號線C0M_0?C0M_N與多個區段信號線SEG_0?SEG_M。每一個共接信號線C0M_0?C0M_N與每一個區段信號線SEG_0?SEG_M交錯處為面板的像素。圖2是現有扭曲向列式(Twisted Nematic, TN) /超級扭曲向列式(STN)液晶顯示面板的等效電路圖。請參考圖2,與目前大家熟知的薄膜晶體管型態的液晶顯示面板較不同的是,每一個共接信號線C0M_0?C0M_N與每一個區段信號線SEG_0?SEG_M交錯處皆等效于一個電容C201。換句話說,每一個像素并不包含主動元件。
[0004]圖3是現有扭曲向列式(Twisted Nematic, TN) /超級扭曲向列式(STN)液晶顯示面板的系統電路圖。請參考圖3,此被動矩陣式液晶顯示器包括一被動矩陣式液晶顯示面板301、以及一驅動電路302。由于此液晶顯示系統的驅動方式已經是現有,因此不予贅述。然而,此種扭曲向列式TN /超級扭曲向列式STN液晶顯示面板主要是應用在小尺寸,例如手機、可攜帶電子游樂設備等。
[0005]然而,這樣的作法,對于系統設計顯然太沒有效率。因此, 申請人:對液晶顯示驅動做了改良,以增加芯片應用的靈活性。
【發明內容】
[0006]本發明的一目的在于提供一種液晶顯示與鍵盤掃描相容電路,增加芯片應用的靈活性。
[0007]本發明的另一目的在于提供一種液晶顯示與鍵盤掃描相容電路,使掃描與鍵盤掃描復用,除了可節省外部應用電路元件,降低元件成本外,亦可解決單向操作的冏境。
[0008]本發明的另一目的在于提供一種液晶顯不與鍵盤掃描相容電路,用以解決液晶顯示掃描與鍵盤掃描兩者驅動準位不同造成的電路不相容。
[0009]有鑒于此,本發明提供一種液晶顯不與鍵盤掃描相容電路,用以在一液晶驅動時間驅動一被動液晶顯示面板,且在一閑置時間,驅動至少一按鍵,此液晶顯示與鍵盤掃描相容電路包括一驅動微處理單元、多數個共接/區段焊墊、多數個上拉控制電路、多數個下拉控制電路、多數個上拉晶體管、多數個下拉晶體管、至少一輔助晶體管、以及至少一個輸入輸出端口焊墊。上述驅動微處理單元包括一電源端、一共接電壓端、一內部控制邏輯電路以及一輸入輸出控制電路,其中,上述輸入輸出控制電路耦接上述至少一按鍵的第一端,其中,電源端接收一微處理電源,其中,共接電壓端接收一共接電壓。上述共接/區段焊墊對應的耦接被動液晶顯示面板的多個共接/區段線。上述共接/區段焊墊的至少其中之一特定共接/區段焊墊耦接上述至少一按鍵的第二端。上述至少一輸入輸出端口焊墊耦接在上述輸入輸出控制電路以及上述按鍵的第一端之間。每一上拉控制電路包括一輸入端以及一輸出端,每一上拉控制電路的輸入端對應的耦接于上述內部控制邏輯電路。每一該些下拉控制電路包括一輸入端以及一輸出端,每一該些下拉控制電路的輸入端對應的I禹接于上述內部控制邏輯電路。
[0010]每一該些上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第I個上拉晶體管的柵極耦接第I個上拉控制電路的輸出端,第I個上拉晶體管的第一源漏極接收該微處理電源,第I個上拉晶體管的基體極耦接被動液晶顯示面板的一液晶電源端,第I個上拉晶體管的第二源漏極耦接于耦接第I個區段/共接焊墊。每一該些下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第J個下拉晶體管的柵極耦接于第J個下拉控制電路的輸出端,第J個下拉晶體管的第一源漏極耦接于第J個上拉晶體管的第二源漏極,第J個下拉晶體管的第二源漏極接收共接電壓,第J個下拉晶體管的基體極接收共接電壓。上述至少一輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,上述至少一輔助晶體管的第一源漏極接收該微處理電源,上述至少一輔助晶體管的基體極耦接于該共接電壓端,上述至少一輔助晶體管的第二源漏極耦接于該特定區段/共接焊墊,上述至少一輔助晶體管的柵極耦接該些上拉控制電路的其中的一特定上拉控制電路的一反相輸出端,其中,上述特定上拉控制電路的上述反相輸出端的輸出信號與上述特定上拉控制電路的輸出端的輸出信號的相位相反,其中,I以及J為自然數,且O < I < =該些區段/共接焊墊的數目,且O < J < =該些區段/共接焊墊的數目。
[0011]本發明另外提供一種電子產品,此電子產品包括一被動液晶顯示面板、至少一按鍵以及一液晶顯示與鍵盤掃描相容電路。此液晶顯示與鍵盤掃描相容電路包括一驅動微處理單元、多數個共接焊墊、多數個區段焊墊、多數個上拉控制電路、多數個下拉控制電路、多數個上拉晶體管、多數個下拉晶體管、至少一輔助晶體管、以及至少一個輸入輸出端口焊墊。上述驅動微處理單元包括一電源端、一共接電壓端、一內部控制邏輯電路以及輸入輸出控制電路,其中,上述輸入輸出控制電路耦接上述至少一按鍵的第一端,其中,電源端接收一微處理電源,其中,共接電壓端接收一共接電壓。上述共接/區段焊墊對應的耦接被動液晶顯示面板的多個共接/區段線。上述共接/區段焊墊的至少其中是一特定共接/區段焊墊耦接上述至少一按鍵的第二端。上述至少一輸入輸出端口焊墊耦接在上述輸入輸出控制電路以及上述按鍵的第一端之間。每一上拉控制電路包括一輸入端以及一輸出端,每一上拉控制電路的輸入端對應的耦接于上述內部控制邏輯電路。每一該些下拉控制電路包括一輸入端以及一輸出端,每一該些下拉控制電路的輸入端對應的耦接于上述內部控制邏輯電路。[0012]每一該些上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第I個上拉晶體管的柵極耦接第I個上拉控制電路的輸出端,第I個上拉晶體管的第一源漏極接收該微處理電源,第I個上拉晶體管的基體極耦接被動液晶顯示面板的一液晶電源端,第I個上拉晶體管的第二源漏極耦接于耦接第I個共接/區段焊墊。每一該些下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第J個下拉晶體管的柵極耦接于第J個下拉控制電路的輸出端,第J個下拉晶體管的第一源漏極耦接于第J個上拉晶體管的第二源漏極,第J個下拉晶體管的第二源漏極接收共接電壓,第J個下拉晶體管的基體極接收共接電壓。上述至少一輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,上述至少一輔助晶體管的第一源漏極接收該微處理電源,上述至少一輔助晶體管的基體極耦接于該共接電壓端,上述至少一輔助晶體管的第二源漏極耦接于該特定共接/區段焊墊,上述至少一輔助晶體管的柵極耦接該些上拉控制電路的其中的一特定上拉控制電路的一反相輸出端,其中,上述特定上拉控制電路的上述反相輸出端的輸出信號與上述特定上拉控制電路的輸出端的輸出信號的相位相反,其中,I以及J為自然數,且0<1<=該些共接/區段焊墊的數目,且O < J <=該些共接/區段焊墊的數目。
[0013]依照本發明較佳實施例所述的液晶顯示與鍵盤掃描相容電路以及使用其的電子產品,上述液晶顯示與鍵盤掃描相容電路用以驅動N列XM行個按鍵,且上述液晶顯示與鍵盤掃描相容電路包括M個輸入輸出端口焊墊,第K個輸入輸出端口焊墊耦接第K行的該些按鍵的第一端。再者,上述液晶顯示與鍵盤掃描相容電路還包括N個特定共接/區段焊墊、N個特定上拉控制電路以及N個輔助晶體管。第P個特定共接/區段焊墊耦接第P列的該些按鍵的第二端。每一該些上拉控制電路包括一輸入端、一輸出端以及一反相輸出端,其中,上述特定上拉控制電路的上述反相輸出端之輸出信號與上述特定上拉控制電路的輸出端的輸出信號的相位相反,每一該些上拉控制電路以及該些特定上拉控制電路的輸入端對應的耦接于該內部控制邏輯電路。上述N個輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,上述第P個輔助晶體管的第一源漏極接收該微處理電源,上述第P個輔助晶體管的基體極耦接于該共接電壓端,上述第P個輔助晶體管的第二源漏極耦接于第P個特定共接/區段焊墊,上述第P個輔助晶體管的柵極耦接第P個特定上拉控制電路的反相輸出端,其中,N、M以及P為自然數,且O〈P <= N。
[0014]在一較佳實施例中,當共接/區段焊墊的數目為R,上述液晶顯示與鍵盤掃描相容電路包括R個上拉控制電路以及R個輔助晶體管。每一該些上拉控制電路包括一輸入端、一輸出端以及一反相輸出端,其中,上述上拉控制電路的上述反相輸出端的輸出信號與上述特定上拉控制電路的輸出端的輸出信號的相位相反,每一該些上拉控制電路的輸入端對應的耦接于該內部控制邏輯電路。上述R個輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,上述第S個輔助晶體管的第一源漏極接收該微處理電源,上述第S個輔助晶體管的基體極耦接于該共接電壓端,上述第S個輔助晶體管的第二源漏極耦接于第S個共接/區段焊墊,上述第S個輔助晶體管的柵極耦接第S個上拉控制電路的反相輸出端。
[0015]本發明還提供一種液晶顯示與鍵盤掃描相容電路,用以在一液晶驅動時間驅動一被動液晶顯示面板,且在一閑置時間,驅動至少一按鍵,此液晶顯示與鍵盤掃描相容電路包括一驅動微處理單元、多數個共接/區段焊墊、多數個上拉控制電路、多數個下拉控制電路、多數個上拉晶體管、多數個下拉晶體管、至少一輔助開關、以及至少一個輸入輸出端口焊墊。上述驅動微處理單元包括一電源端、一共接電壓端、一內部控制邏輯電路以及一輸入輸出控制電路,其中,上述輸入輸出控制電路耦接上述至少一按鍵的第一端,其中,電源端接收一微處理電源,其中,共接電壓端接收一共接電壓。上述共接/區段焊墊對應的耦接被動液晶顯示面板的多個共接/區段線。上述共接/區段焊墊的至少其中的一特定共接/區段焊墊耦接上述至少一按鍵的第二端。上述至少一輸入輸出端口焊墊耦接在上述輸入輸出控制電路以及上述按鍵的第一端之間。每一上拉控制電路包括一輸入端以及一輸出端,每一上拉控制電路的輸入端對應的耦接于上述內部控制邏輯電路。每一該些下拉控制電路包括一輸入端以及一輸出端,每一該些下拉控制電路的輸入端對應的I禹接于上述內部控制邏輯電路。
[0016]每一該些上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第I個上拉晶體管的柵極耦接第I個上拉控制電路的輸出端,第I個上拉晶體管的第一源漏極接收該微處理電源,第I個上拉晶體管的基體極耦接被動液晶顯示面板的一液晶電源端,第I個上拉晶體管的第二源漏極耦接于耦接第I個共接/區段焊墊。每一該些下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第J個下拉晶體管的柵極耦接于第J個下拉控制電路的輸出端,第J個下拉晶體管的第一源漏極耦接于第J個上拉晶體管的第二源漏極,第J個下拉晶體管的第二源漏極接收共接電壓,第J個下拉晶體管的基體極接收共接電壓。上述至少一輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,上述至少一輔助開關的第一端接收該微處理電源,上述至少一輔助開關的第二端耦接于該些上拉晶體管的一特定上拉晶體管的基體極,其中該特定上拉晶體管的該第二源漏極耦接該特定共接/區段焊墊,上述至少一輔助開關的控制端耦接于該些上拉控制電路的其中的一特定上拉控制電路的輸出端,上述至少一輔助開關的第三端耦接該被動液晶顯示面板的該液晶電源端,其中,當在液晶驅動時間,上拉控制電路控制特定上拉晶體管導通時,上述至少一輔助開關的第三端與上述至少一輔助開關的第二端導通,當在閑置時間,該上拉控制電路控制特定上拉晶體管導通時,上述至少一輔助開關的第一端與上述至少一輔助開關的第二端導通,其中,I以及J為自然數,且O < I < =該些共接/區段焊墊的數目,且O < J <=該些共接/區段焊墊的數目。
[0017]本發明另外提供一種電子產品,此電子產品包括一被動液晶顯示面板、至少一按鍵以及一液晶顯示與鍵盤掃描相容電路。此液晶顯示與鍵盤掃描相容電路包括一驅動微處理單元、多數個共接/區段焊墊、多數個上拉控制電路、多數個下拉控制電路、多數個上拉晶體管、多數個下拉晶體管、至少一輔助晶體管、以及至少一個輸入輸出端口焊墊。上述驅動微處理單兀包括一電源端、一共接電壓端、一內部控制邏輯電路以及一輸入輸出控制電路,其中,上述輸入輸出控制電路耦接上述至少一按鍵的第一端,其中,電源端接收一微處理電源,其中,共接電壓端接收一共接電壓。上述共接/區段焊墊對應的耦接被動液晶顯示面板的多個共接/區段線。上述共接/區段焊墊的至少其中的一特定共接/區段焊墊耦接上述至少一按鍵的第二端。上述至少一輸入輸出端口焊墊耦接在上述輸入輸出控制電路以及上述按鍵的第一端之間。每一上拉控制電路包括一輸入端以及一輸出端,每一上拉控制電路的輸入端對應的耦接于上述內部控制邏輯電路。每一該些下拉控制電路包括一輸入端以及一輸出端,每一該些下拉控制電路的輸入端對應的耦接于上述內部控制邏輯電路。
[0018]每一該些上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第I個上拉晶體管的柵極耦接第I個上拉控制電路的輸出端,第I個上拉晶體管的第一源漏極接收該微處理電源,第I個上拉晶體管的基體極耦接被動液晶顯示面板的一液晶電源端,第I個上拉晶體管的第二源漏極耦接于耦接第I個共接/區段焊墊。每一該些下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第J個下拉晶體管的柵極耦接于第J個下拉控制電路的輸出端,第J個下拉晶體管的第一源漏極耦接于第J個上拉晶體管的第二源漏極,第J個下拉晶體管的第二源漏極接收共接電壓,第J個下拉晶體管的基體極接收共接電壓。上述至少一輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,上述至少一輔助開關的第一端接收該微處理電源,上述至少一輔助開關的第二端耦接于該些上拉晶體管的一特定上拉晶體管的基體極,其中該特定上拉晶體管的該第二源漏極耦接該特定共接/區段焊墊,上述至少一輔助開關的控制端耦接于該些上拉控制電路的其中的一特定上拉控制電路的輸出端,上述至少一輔助開關的第三端耦接該被動液晶顯示面板的該液晶電源端,其中,當在液晶驅動時間,上拉控制電路控制特定上拉晶體管導通時,上述至少一輔助開關的第三端與上述至少一輔助開關的第二端導通,當在閑置時間,該上拉控制電路控制特定上拉晶體管導通時,上述至少一輔助開關的第一端與上述至少一輔助開關的第二端導通,其中,I以及J為自然數,且O < I <=該些共接/區段焊墊的數目,且O < J <=該些共接/區段焊墊的數目。
[0019]本發明另外提供一種液晶顯示與鍵盤掃描相容電路,用以在一液晶驅動時間驅動一被動液晶顯不面板,且在一閑置時間,驅動至少一按鍵。此液晶顯不與鍵盤掃描相容電路包括一驅動微處理單元、多數個共接/區段焊墊、至少一輸入輸出端口焊墊、至少一上拉控制電路、至少一下拉控制電路、至少一上拉晶體管、至少一下拉晶體管、以及至少一輔助晶體管。驅動微處理單兀包括一電源端、一共接電壓端、一內部控制邏輯電路以及一輸入輸出控制電路,其中,上述輸入輸出控制電路耦接上述至少一按鍵的第一端,其中,該電源端接收一微處理電源,其中,該共接電壓端接收一共接電壓。上述共接/區段焊墊對應的耦接該被動液晶顯示面板的多個共接/區段線,其中,上述共接/區段焊墊的至少其中的一特定共接/區段焊墊耦接上述至少一按鍵的第二端。上述至少一輸入輸出端口焊墊耦接在上述至少一輸入輸出控制電路以及上述按鍵的第一端之間。上述至少一上拉控制電路包括一輸入端以及一輸出端,上述至少一上拉控制電路的輸入端對應的I禹接于上述輸入輸出控制電路。上述至少一下拉控制電路包括一輸入端以及一輸出端,上述至少一下拉控制電路的輸入端對應的耦接于上述輸入輸出控制電路。
[0020]上述至少一上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,上述至少一上拉晶體管的柵極耦接上述至少一上拉控制電路的輸出端,上述至少一上拉晶體管的第一源漏極接收該微處理電源,上述至少一上拉晶體管的基體極耦接該被動液晶顯示面板的一液晶電源端,上述至少一上拉晶體管的第二源漏極耦接于該耦接上述至少一輸入輸出端口焊墊。上述至少一下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,上述至少一下拉晶體管的柵極耦接于上述至少一下拉控制電路的輸出端,上述至少一下拉晶體管的第一源漏極耦接于上述至少一上拉晶體管的第二源漏極,上述至少一下拉晶體管的第二源漏極接收該共接電壓,上述至少一下拉晶體管的基體極接收該共接電壓。上述至少一輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,上述至少一輔助晶體管的第一源漏極接收該微處理電源,上述至少一輔助晶體管的基體極耦接于該共接電壓端,上述至少一輔助晶體管的第二源漏極耦接于上述至少一輸入輸出端口焊墊,上述至少一輔助晶體管的柵極耦接上述至少一上拉控制電路的一反相輸出端,其中,上述至少一上拉控制電路的上述反相輸出端的輸出信號與上述特定上拉控制電路的輸出端的輸出信號的相位相反。
[0021]本發明另外提供一種電子產品,此電子產品包括一被動液晶顯示面板、至少一按鍵以及一液晶顯示與鍵盤掃描相容電路。此液晶顯示與鍵盤掃描相容電路包括一驅動微處理單元、多數個共接/區段焊墊、至少一輸入輸出端口焊墊、至少一上拉控制電路、至少一下拉控制電路、至少一上拉晶體管、至少一下拉晶體管、以及至少一輔助晶體管。驅動微處理單元包括一電源端、一共接電壓端、一內部控制邏輯電路以及一輸入輸出控制電路,其中,上述輸入輸出控制電路稱接上述至少一按鍵的第一端,其中,該電源端接收一微處理電源,其中,該共接電壓端接收一共接電壓。上述共接/區段焊墊對應的耦接該被動液晶顯示面板的多個共接/區段線,其中,上述共接/區段焊墊的至少其中的一特定共接/區段焊墊耦接上述至少一按鍵的第二端。上述至少一輸入輸出端口焊墊耦接在上述至少一輸入輸出控制電路以及上述按鍵的第一端之間。上述至少一上拉控制電路包括一輸入端以及一輸出端,上述至少一上拉控制電路的輸入端對應的耦接于上述輸入輸出控制電路。上述至少一下拉控制電路包括一輸入端以及一輸出端,上述至少一下拉控制電路的輸入端對應的率禹接于上述輸入輸出控制電路。
[0022]上述至少一上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,上述至少一上拉晶體管的柵極耦接上述至少一上拉控制電路的輸出端,上述至少一上拉晶體管的第一源漏極接收該微處理電源,上述至少一上拉晶體管的基體極耦接該被動液晶顯示面板的一液晶電源端,上述至少一上拉晶體管的第二源漏極耦接于該耦接上述至少一輸入輸出端口焊墊。上述至少一下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,上述至少一下拉晶體管的柵極耦接于上述至少一下拉控制電路的輸出端,上述至少一下拉晶體管的第一源漏極耦接于上述至少一上拉晶體管的第二源漏極,上述至少一下拉晶體管的第二源漏極接收該共接電壓,上述至少一下拉晶體管的基體極接收該共接電壓。上述至少一輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,上述至少一輔助晶體管的第一源漏極接收該微處理電源,上述至少一輔助晶體管的基體極耦接于該共接電壓端,上述至少一輔助晶體管的第二源漏極耦接于上述至少一輸入輸出端口焊墊,上述至少一輔助晶體管的柵極耦接上述至少一上拉控制電路的一反相輸出端,其中,上述至少一上拉控制電路的上述反相輸出端的輸出信號與上述特定上拉控制電路的輸出端的輸出信號的相位相反。
[0023]本發明另外提供一種液晶顯示與鍵盤掃描相容電路,用以在一液晶驅動時間驅動一被動液晶顯不面板,且在一閑置時間,驅動至少一按鍵。此液晶顯不與鍵盤掃描相容電路包括一驅動微處理單元、多數個共接/區段焊墊、至少一輸入輸出端口焊墊、至少一上拉控制電路、至少一下拉控制電路、至少一上拉晶體管、至少一下拉晶體管、以及至少一輔助開關。驅動微處理單兀包括一電源端、一共接電壓端、一內部控制邏輯電路以及一輸入輸出控制電路,其中,上述輸入輸出控制電路耦接上述至少一按鍵的第一端,其中,該電源端接收一微處理電源,其中,該共接電壓端接收一共接電壓。上述共接/區段焊墊對應的耦接該被動液晶顯示面板的多個共接/區段線,其中,上述共接/區段焊墊的至少其中的一特定共接/區段焊墊耦接上述至少一按鍵的第二端。上述至少一輸入輸出端口焊墊耦接在上述輸入輸出控制電路以及上述按鍵的第一端之間。上述至少一上拉控制電路包括一輸入端以及一輸出端,上述至少一上拉控制電路的輸入端對應的I禹接于上述輸入輸出控制電路。上述至少一下拉控制電路包括一輸入端以及一輸出端,上述至少一下拉控制電路的輸入端對應的耦接于上述輸入輸出控制電路。
[0024]上述至少一上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,上述至少一上拉晶體管的柵極耦接上述至少一上拉控制電路的輸出端,上述至少一上拉晶體管的第一源漏極接收該微處理電源,上述至少一上拉晶體管的第二源漏極耦接于該耦接上述至少一輸入輸出端口焊墊。上述至少一下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,上述至少一下拉晶體管的柵極耦接于上述至少一下拉控制電路的輸出端,上述至少一下拉晶體管的第一源漏極耦接于上述至少一上拉晶體管的第二源漏極,上述至少一下拉晶體管的第二源漏極接收該共接電壓,上述至少一下拉晶體管的基體極接收該共接電壓。上述至少一輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,上述至少一輔助開關的第一端接收該微處理電源,上述至少一輔助開關的第二端耦接于上述至少一上拉晶體管的基體極,上述至少一輔助開關的控制端耦接于上述至少一上拉控制電路的輸出端,上述至少一輔助開關的第三端耦接該被動液晶顯示面板的該液晶電源端,其中,當在該閑置時間,該上拉控制電路控制該特定上拉晶體管導通時,該至少一輔助開關的第一端與該至少一輔助開關的第二端導通。
[0025]本發明另外提供一種電子產品,此電子產品包括一被動液晶顯示面板、至少一按鍵以及一液晶顯示與鍵盤掃描相容電路。此液晶顯示與鍵盤掃描相容電路包括一驅動微處理單元、多數個共接/區段焊墊、至少一輸入輸出端口焊墊、至少一上拉控制電路、至少一下拉控制電路、至少一上拉晶體管、至少一下拉晶體管、以及至少一輔助開關。驅動微處理單兀包括一電源端、一共接電壓端、一內部控制邏輯電路以及一輸入輸出控制電路,其中,上述輸入輸出控制電路耦接上述至少一按鍵的第一端,其中,該電源端接收一微處理電源,其中,該共接電壓端接收一共接電壓。上述共接/區段焊墊對應的耦接該被動液晶顯示面板的多個共接/區段線,其中,上述共接/區段焊墊的至少其中的一特定共接/區段焊墊耦接上述至少一按鍵的第二端。上述至少一輸入輸出端口焊墊耦接在上述輸入輸出控制電路以及上述按鍵的第一端之間。上述至少一上拉控制電路包括一輸入端以及一輸出端,上述至少一上拉控制電路的輸入端對應的稱接于上述輸入輸出控制電路。上述至少一下拉控制電路包括一輸入端以及一輸出端,上述至少一下拉控制電路的輸入端對應的I禹接于上述輸入輸出控制電路。
[0026]上述至少一上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,上述至少一上拉晶體管的柵極耦接上述至少一上拉控制電路的輸出端,上述至少一上拉晶體管的第一源漏極接收該微處理電源,上述至少一上拉晶體管的第二源漏極耦接于該耦接上述至少一輸入輸出端口焊墊。上述至少一下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,上述至少一下拉晶體管的柵極耦接于上述至少一下拉控制電路的輸出端,上述至少一下拉晶體管的第一源漏極耦接于上述至少一上拉晶體管的第二源漏極,上述至少一下拉晶體管的第二源漏極接收該共接電壓,上述至少一下拉晶體管的基體極接收該共接電壓。上述至少一輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,上述至少一輔助開關的第一端接收該微處理電源,上述至少一輔助開關的第二端耦接于上述至少一上拉晶體管的基體極,上述至少一輔助開關的控制端耦接于上述至少一上拉控制電路的輸出端,上述至少一輔助開關的第三端耦接該被動液晶顯示面板的該液晶電源端,其中,當在該閑置時間,該上拉控制電路控制該特定上拉晶體管導通時,該至少一輔助開關的第一端與該至少一輔助開關的第二端導通。
[0027]本發明的精神在于在使用區段焊墊或共接焊墊作為按鍵掃描功能,以增加芯片應用的靈活性。且為了解決液晶顯示掃描與鍵盤掃描兩者驅動準位不同造成的電路不相容,在其輸入輸出接腳內部,額外增加一輔助晶體管,減低驅動高低壓的晶體管的基板效應所造成阻抗過大。因此,確保此芯片可以同時用來驅動液晶顯示面板以及進行鍵盤掃描。因此,本發明可以確實的節省外部應用電路元件數量,降低產品的外部元件成本。
【專利附圖】
【附圖說明】
[0028]此處所說明的附圖用來提供對本發明的進一步理解,構成本申請的一部分,并不構成對本發明的限定。在附圖中:
[0029]圖1是現有扭曲向列式(Twisted Nematic, TN) /超級扭曲向列式(STN)液晶顯示面板的結構圖。
[0030]圖2是現有扭曲向列式(Twisted Nematic, TN) /超級扭曲向列式(STN)液晶顯示面板的等效電路圖。
[0031]圖3是現有的被動矩陣式液晶顯示器的電路方塊圖。
[0032]圖4繪示為本發明第一實施例的電子產品的電路方塊圖。
[0033]圖5A繪示為本發明第一實施例的電子產品的電路圖。
[0034]圖5B繪示為本發明第一實施例的圖5A的電子產品的操作波形圖。
[0035]圖6A繪示為本發明第一實施例的電子產品的電路圖。
[0036]圖6B繪示為本發明第一實施例的圖6A的電子產品的操作波形圖。
[0037]圖7繪示區段腳位SEG或共接腳位COM的內部輸入輸出電路圖。
[0038]圖8繪示為本發明第二實施例的液晶顯示與鍵盤掃描相容電路403的示意電路圖。
[0039]圖9繪示為本發明第二實施例的液晶顯示與鍵盤掃描相容電路403的區段信號輸入輸出的周邊電路。
[0040]圖10繪示為本發明第三實施例的液晶顯示與鍵盤掃描相容電路403的區段信號輸入輸出的周邊電路。
[0041]圖11繪示為本發明第四實施例的液晶顯示與鍵盤掃描相容電路403的區段信號輸入輸出的周邊電路。
[0042]圖12繪示為本發明第五實施例的液晶顯示與鍵盤掃描相容電路403的區段信號輸入輸出的周邊電路。
[0043]圖13繪示為本發明第二實施例、第三實施例的液晶顯示與鍵盤掃描相容電路403的改良的模擬結果。[0044]圖14繪示為本發明第二實施例、第三實施例的液晶顯示與鍵盤掃描相容電路403的改良的模擬結果。
[0045]附圖標號:
[0046]C0M_0?C0M_N:共接信號線
[0047]SEG_0?SEG_M:區段信號線
[0048]C201:等效電容
[0049]301:被動矩陣式液晶顯示面板
[0050]302:驅動電路
[0051]401:被動液晶顯示面板
[0052]402:3X3 個按鍵
[0053]403:液晶顯示與鍵盤掃描相容電路
[0054]PX、PY以及PZ:輸入輸出端口
[0055]SEG-a ?SEG_c、SEG:區段腳位
[0056]COM:共接腳位
[0057]501、601:二極管
[0058]SEG_X:區段腳位SEG-a?SEG_c其中之一的輸出波形
[0059]IOport:輸入輸出端口 PX、PY以及PZ其中之一的輸出波形
[0060]G50:驅動微處理單兀的低電壓
[0061]P50:驅動微處理單元的高電壓
[0062]T_DRIV:液晶驅動時間
[0063]TKEY:閑置時間
[0064]701:內部控制邏輯電路
[0065]PM0SFET1:第一 P型金屬氧化物半導體場效應晶體管
[0066]PM0SFET2:第二 P型金屬氧化物半導體場效應晶體管
[0067]NM0SFET1:第一 N型金屬氧化物半導體場效應晶體管
[0068]NM0SFET2:第二 N型金屬氧化物半導體場效應晶體管
[0069]702:第一上拉控制電路
[0070]703:第一下拉控制電路
[0071]704:第二上拉控制電路
[0072]705:第二下拉控制電路
[0073]706:區段/共接驅動電路
[0074]ESD1、ESD2:靜電保護電路
[0075]PAD1、PAD2:焊墊
[0076]VLCD:液晶電源電壓
[0077]801:驅動微處理單元
[0078]COM:多數個共接焊墊
[0079]SEG:多數個區段焊墊
[0080]PT:多個輸入輸出端口
[0081]I/O:多個輸入輸出電路[0082]901、1001、1101、1201:內部控制邏輯電路
[0083]902、1002、1102、1202:第一上拉控制電路
[0084]903、1003、1103、1203:第二上拉控制電路
[0085]904、1004、1104、1204:第一下拉控制電路
[0086]905、1005、1105、1205:第二下拉控制電路
[0087]1012、1212:第三上拉控制電路
[0088]1013、1213:第三下拉控制電路
[0089]PMOSl第一 P型金屬氧化物半導體場效應晶體管
[0090]PM0S2:第二 P型金屬氧化物半導體場效應晶體管
[0091]PM0S3:第三P型金屬氧化物半導體場效應晶體管
[0092]NMOSl:第一 N型金屬氧化物半導體場效應晶體管
[0093]NM0S2:第二 N型金屬氧化物半導體場效應晶體管
[0094]NM0S3:第三N型金屬氧化物半導體場效應晶體管
[0095]906、1010:第一輔助金屬氧化物半導體場效應晶體管
[0096]907、1011:第二輔助金屬氧化物半導體場效應晶體管
[0097]1016:第三輔助金屬氧化物半導體場效應晶體管
[0098]908、1006、1106、1206:第一靜電保護電路
[0099]909、1007、1107、1207:第二靜電保護電路
[0100]912、1014、1112、1214:第三靜電保護電路
[0101]910、1008、1108、1208:第一焊墊
[0102]911、1009、1109、1209:第二焊墊
[0103]913、1015、1113、1215:第三焊墊
[0104]914,1017,1114:第一區段/共接驅動電路
[0105]915,1018,1115:第二區段/共接驅動電路
[0106]916、1019、1116、1217:輸入輸出控制電路
[0107]PL:上拉控制信號
[0108]INVPL:反相的上拉控制信號
[0109]1110、1210:第一輔助開關
[0110]1111、1211:第二輔助開關
[0111]1216:第三輔助開關
[0112]Ron:P型金屬半導體場效應晶體管的導通電阻
[0113]1401:P型金屬半導體場效應晶體管為原始大小時的結果
[0114]1402:P型金屬半導體場效應晶體管為原始大小的10倍時的結果
[0115]1403:是P型金屬半導體場效應晶體管為原始大小的100倍時的結果
[0116]1404:是第二實施例、第三實施例的改良結果
【具體實施方式】
[0117]為讓本發明的上述和其他目的、特征和優點能更明顯易懂,下文特舉較佳實施例,并配合所附圖式,作詳細說明如下。[0118]第一實施例
[0119]由于被動液晶面板主要的應用是在小尺寸的產品,例如手機、可攜帶電子游樂設備等等,為了減少周邊元件的使用,并且減低外部電路設計的復雜度,本發明提出一種電子產品的設計概念。圖4繪示為本發明第一實施例的電子產品的電路方塊圖。請參考圖4,此電子產品包括一被動液晶顯不面板401、3X3個按鍵402以及一液晶顯不與鍵盤掃描相容電路403。液晶顯不與鍵盤掃描相容電路403的基本功能就是用來驅動被動液晶顯不面板401的驅動電路,在此實施例中,液晶顯示與鍵盤掃描相容電路403額外增加了鍵盤掃描的功能。由于增加了鍵盤掃描的功能,因此,此液晶顯示與鍵盤掃描相容電路403芯片額外多了三個輸入輸出端口 PX、PY以及ΡΖ。
[0120]在液晶掃描的驅動時間時,液晶顯不與鍵盤掃描相容電路403利用其芯片的共接腳位COM以及區段腳位SEG (包含SEG-a?SEG_c)來驅動被動液晶顯示面板401。至于驅動被動液晶顯示面板401的方式乃是現有技術,故在此不予贅述。在液晶掃描的驅動完成后的閑置時間,液晶顯示與鍵盤掃描相容電路403通過輸入輸出端口 PX、PY以及PZ以及耦接按鈕402的區段腳位SEG-a?SEG-c進行鍵盤掃描功能,此時,區段腳位SEG_a?SEG-c的功能作為通用型的輸入輸出(General Purpose Input / Output, GP10)使用。
[0121]由上所述,本實施例可節省外部應用電路元件、增加芯片應用的靈活性,并且降低外部元件成本以及減少系統設計工程師的設計時間。
[0122]雖然上述實施例是以九個按鈕作為舉例,然而,所屬【技術領域】具有通常知識者應當知道,及使產品只有單一按鈕時,設計者可以例如用一個輸入輸出端口(PX)以及一個區段腳位(SEG-a)作單一鍵盤掃描。若產品只有兩個按鈕時,設計者可以例如用一個輸入輸出端口(PX)以及兩個區段腳位(SEG-a、SEG-b)作兩個按鈕掃描,或是設計者可以例如用兩個輸入輸出端口(PX以及PY)以及一個區段腳位(SEG-a)作兩個按鈕掃描。換句話說,本發明的基本設計并不會改變。使用本發明的設計者應當可以根據實施例依此類推。因此不予贅述。
[0123]上述實施例僅是一種設計的示意圖,較為實際的電路請參考圖5A與圖6A,圖5A繪示為本發明第一實施例的電子產品的電路圖。圖6A繪示為本發明第一實施例的電子產品的電路圖。請先參考圖5A,圖5A與圖4的差異在于圖5A額外多了 3個二極管501,這3個二極管501的陽極分別耦接在3X3個按鍵402上(請參考圖式),這3個二極管501的陰極則分別耦接在區段腳位SEG-a、SEG-b以及SEG_c。
[0124]為了簡單說明上述的電路的操作,以下分為四種情況:
[0125]情況1、區段腳位SEG或共接腳位COM拉低電壓(PULL LOW),輸入輸出端口 PX、PY以及PZ用高電壓驅動(DRIVING HIGH)以進行按鍵掃描驅動:
[0126]圖5B繪示為本發明第一實施例的圖5A的電子產品的操作波形圖。請參考圖5B,其中,波形SEG_X代表了區段腳位SEG-a?SEG-c其中之一的輸出波形,波形IOport代表了輸入輸出端口 PX、PY以及PZ其中之一的輸出波形。在液晶驅動時間T_DRIV,波形SEG_X區段腳位SEG-a?SEG-c進行對被動液晶顯示面板的驅動。在閑置時間TKEY,也就是按鍵掃描時間,區段腳位SEG-a?SEG-c當作接收端使用,此時,波形SEG_X是被拉在低電壓G50。而輸入輸出端口 PX、PY以及PZ則被當作掃描端使用,此時,輸入輸出端口 ΡΧ、ΡΥ以及PZ依序輸出高電壓Ρ50 (此波形圖僅用以示意)。若輸入輸出端口 PX與區段腳位SEG-a交錯的按鈕被壓下時,且輸入輸出端口 PX正在輸出高電壓P50,輸入輸出端口 PX的高電壓會傳輸給區段腳位SEG-a。區段腳位SEG-a的內部電路便可以判斷出“輸入輸出端口 PX與區段腳位SEG-a交錯的按鈕被壓下”。
[0127]情況2、區段腳位SEG或共接腳位COM拉高電壓(PULL HIGH),輸入輸出端口 PX、PY以及PZ用低電壓驅動(DRIVING LOW)以進行按鍵掃描驅動:
[0128]請在參考圖6A,圖6A與圖4的差異同樣在于圖6A額外多了 3個二極管601,這3個二極管601的陽極分別耦接在區段腳位SEG-a、SEG-b以及SEG_c,這3個二極管的陰極則分別耦接在3X3個按鍵402上(請參考圖式)。圖6B繪示為本發明第一實施例的圖6A的電子產品的操作波形圖。請參考圖6B,同樣的道理,波形SEG_X代表了區段腳位SEG-a?SEG-c其中之一的輸出波形,波形IOport代表了輸入輸出端口 PX、PY以及PZ其中之一的輸出波形。在液晶驅動時間T_DRIV,波形SEG_X區段腳位SEG-a?SEG-c進行對被動液晶顯示面板的驅動。在閑置時間TKEY,也就是按鍵掃描時間,區段腳位SEG-a?SEG-c當作接收端使用,此時,區段腳位SEG-a?SEG-c被拉高電壓。而輸入輸出端口 PX、PY以及PZ則當作掃描端(驅動端)。因此,輸入輸出端口 PX、PY以及PZ會被依序輸出驅動低電壓。若輸入輸出端口 PY與區段腳位SEG-b交錯的按鈕被壓下時,且輸入輸出端口 PY正在輸出低電壓G50,區段腳位SEG-b的高電壓會被拉低,并接收到輸入輸出端口 PY的低電壓。區段腳位SEG-b的內部電路便可以判斷出“輸入輸出端口 PX與區段腳位SEG-a交錯的按鈕被壓下”。
[0129]情況3、輸入輸出端口 PX、PY以及PZ拉高電壓(PULL HIGH),區段腳位SEG或共接腳位COM用低電壓驅動(DRIVING LOW)以進行按鍵掃描驅動:
[0130]圖5B繪示為本發明第一實施例的圖5A的電子產品的操作波形圖。請參考圖5B,其中,波形SEG_X代表了區段腳位SEG-a?SEG-c其中之一的輸出波形,波形IOport代表了輸入輸出端口 PX、PY以及PZ其中之一的輸出波形。在液晶驅動時間T_DRIV,波形SEG_X區段腳位SEG-a?SEG-c進行對被動液晶顯示面板的驅動。在閑置時間TKEY,也就是按鍵掃描時間,輸入輸出端口 PX、PY以及PZ當作接收端使用,此時,波形IOport是被拉在高電壓P50。而區段腳位SEG-a?SEG-c則被當作掃描端使用,此時,區段腳位SEG_a?SEG-c依序輸出低電壓G50 (此波形圖僅用以示意)。若輸入輸出端口 PX與區段腳位SEG-a交錯的按鈕被壓下時,且區段腳位SEG-a正在輸出高電壓P50,區段腳位SEG_a的高電壓會傳輸給輸入輸出端口 PX。輸入輸出端口 PX的內部電路便可以判斷出“輸入輸出端口 PX與區段腳位SEG-a交錯的按鈕被壓下”。
[0131]情況4、輸入輸出端口 PX、PY以及PZ拉低電壓(PULL LOW),區段腳位SEG或共接腳位COM用高電壓驅動(DRIVING HIGH)以進行按鍵掃描驅動:
[0132]圖6B繪示為本發明第一實施例的圖6A的電子產品的操作波形圖。請參考圖6B,同樣的道理,波形SEG_X代表了區段腳位SEG-a?SEG-c其中之一的輸出波形,波形IOport代表了輸入輸出端口 PX、PY以及PZ其中之一的輸出波形。在液晶驅動時間T_DRIV,波形SEG_X區段腳位SEG-a?SEG-c進行對被動液晶顯示面板的驅動。在閑置時間TKEY,也就是按鍵掃描時間,區段腳位SEG-a?SEG-c當作掃描端使用,此時,區段腳位SEG_a?SEG-c被依序拉高電壓,因此,波形SEG_X是被拉在高電壓P50。而輸入輸出端口 PX、PY以及PZ則當作接收端而被拉低電壓,若輸入輸出端口 PY與區段腳位SEG-b交錯的按鈕被壓下時,且區段腳位SEG-b正在輸出高電壓P50,區段腳位SEG-b的高電壓會傳輸給輸入輸出端口 PY。輸入輸出端口 PY的內部電路便可以判斷出“輸入輸出端口 PX與區段腳位SEG-a交錯的按鈕被壓下”。
[0133]以一般的想法來說,這四種情況在設計上都是合理的。但是,上述電路操作中,情況I以及情況4的電路的操作是無法運作的。
[0134]請參考圖7,圖7繪示區段腳位SEG或共接腳位COM以及輸入輸出端口(GPIO)的內部輸入輸出電路圖。如圖7所示,此電路包括一內部控制邏輯電路701、第一 P型金屬氧化物半導體場效應晶體管PM0SFET1、第一 N型金屬氧化物半導體場效應晶體管NM0SFET1、第一上拉控制電路702、第一下拉控制電路703、第一靜電保護電路ESD1、第一焊墊PADl、第二 P型金屬氧化物半導體場效應晶體管PM0SFET2、第二 N型金屬氧化物半導體場效應晶體管NM0SFET2、第二上拉控制電路704、第二下拉控制電路705、第二靜電保護電路ESD2、第二焊墊PAD2、以及區段/共接驅動電路706。其耦接關系如圖所繪示。
[0135]內部控制邏輯電路701用來控制第一上拉控制電路702、第一下拉控制電路703、第二上拉控制電路704以及第二下拉控制電路705。第一上拉控制電路702主要是控制第
一P型金屬氧化物半導體場效應晶體管PM0SFET1導通與截止。第一下拉控制電路703主要是控制第一 N型金屬氧化物半導體場效應晶體管NM0SFET1導通與截止。第二上拉控制電路704主要是控制第二 P型金屬氧化物半導體場效應晶體管PM0SFET2導通與截止。第二下拉控制電路705主要是控制第二 N型金屬氧化物半導體場效應晶體管NM0SFET2導通與截止。靜電保護電路ESDI以及ESD2主要是做靜電保護。區段/共接驅動電路706則是用以對液晶面板的區段/共接線進行驅動。
[0136]由上圖可以看到,靜電保護電路ESDI以及ESD2這里由內部控制邏輯電路提供了三組電壓,分別是液晶電源電壓VLCD、電壓P50以及電壓G50。為了簡單說明上述問題,圖7中的電壓P50是操作在2.1?5.5伏特,液晶電源電壓VIXD則是操作在3.7?7伏特。電壓G50 —般來說是接地。
[0137]一般液晶驅動電路中,共接腳位COM與區段腳位SEG為了防止輸入輸出的第一 P型金屬氧化物半導體場效應晶體管PM0SFET1的PN接面被導通(10 PMOS p-n junctionturn-on),所以第一 P型金屬氧化物半導體場效應晶體管PM0SFET1的基體極(Bulk)會被接在VLCD電壓。當共接腳位COM或區段腳位SEG被當作通用型的輸入輸出(GPIO)或是純輸出(Pure Output)以用于Key Scan時,由于第一 P型金屬氧化物半導體場效應晶體管PM0SFET1的基體極(Bulk)被接在液晶電源電壓VIXD,因此,當漏極電源電壓VDD小于液晶電源電壓VLCD時則會因為Body Effect造成漏極電源電壓VDD低壓時無高電流驅動(Driving high)的能力,且低壓操作時,第一 P型金屬氧化物半導體場效應晶體管PM0SFETI的阻抗非常大。同樣的,液晶驅動電路中的額外輸入輸出端口(GPIO)與上述共接腳位COM與區段腳位SEG的結構相同,其第二 P型金屬氧化物半導體場效應晶體管PM0SFET2的基體極(Bulk)亦被接在液晶電源電壓VIXD。因此,上述情況I以及上述情況4實際上是無法運作的。
[0138]為了增加電路的相容性,以下實施例對上述液晶顯示與鍵盤掃描相容電路403的輸入輸出(共接COM、區段SEG、10)做了改良。
[0139]第二實施例
[0140]圖8繪示為本發明第二實施例的液晶顯示與鍵盤掃描相容電路403的示意電路圖。請參考圖8,此液晶顯示與鍵盤掃描相容電路403的區段信號輸入輸出周邊電路特別指的是可以被用來同時做鍵盤掃描以及液晶驅動的腳位。此液晶顯示與鍵盤掃描相容電路403包括一驅動微處理單元801、多數個共接焊墊COM、多數個區段焊墊SEG、多個輸入輸出端口 PT以及多個輸入輸出電路I/O。
[0141 ] 雖然上述實施例的共接焊墊COM只繪示8個,且區段焊墊SEG也只繪示8個,但是,所屬【技術領域】具有通常知識者應當知道,上述腳位多寡乃根據被動液晶顯示面板401的垂直、水平的多寡作決定,亦可能更多腳位,此實施例僅是為了說明方便所繪示的示意圖。本發明不以此為限。另外,上述輸入輸出端口 PT雖然只繪示4個,但是,所屬【技術領域】具有通常知識者應當了解,輸入輸出端口 PT是可以根據所需要的控制的按鈕的多寡來設計,本發明也不以此為限。
[0142]為了更加精確的描述其周邊的電路,并且讓所屬【技術領域】具有通常知識者能夠更加了解本發明的精神,以下用圖9來作說明。圖9繪示為本發明第二實施例的液晶顯示與鍵盤掃描相容電路403的區段信號輸入輸出的周邊電路。請參考圖9,此電路包括一內部控制邏輯電路901、第一上拉控制電路902、第二上拉控制電路903、第一下拉控制電路904、第二下拉控制電路905、第一 P型金屬氧化物半導體場效應晶體管PM0S1、第二 P型金屬氧化物半導體場效應晶體管PM0S2、第一 N型金屬氧化物半導體場效應晶體管NM0S1、第二 N型金屬氧化物半導體場效應晶體管NM0S2、一第一輔助金屬氧化物半導體場效應晶體管906、一第二輔助金屬氧化物半導體場效應晶體管907、一第一靜電保護電路908、一第二靜電保護電路909、一第一焊墊910、一第二焊墊911、一第三靜電保護電路912、一第三焊墊913、第一區段/共接驅動電路914、第二區段/共接驅動電路915以及輸入輸出控制電路916。其耦接關系如圖所繪示。
[0143]上述的內部控制邏輯電路901即為驅動微處理單元801的一部分,用以控制第二上拉控制電路903、第一下拉控制電路904、第一區段/共接驅動電路914、第二區段/共接驅動電路915。上述輸入輸出控制電路916亦為驅動微處理單元801的一部分,用以控制通用型輸入輸出(GP10)、第一上拉控制電路902以及第一下拉控制電路904。
[0144]此外,輸入輸出控制電路916也是屬于一種內部控制邏輯電路,為了表示其功能性的不同,在本實施例以及下述實施例,將控制通用型輸入輸出(GPIO)的功能(或輸入輸出端口)的內部控制邏輯電路另外繪示成輸入輸出控制電路916,而控制區段腳位SEG (或共接腳位COM)來作為按鍵掃描的功能的內部控制邏輯電路繪示成內部控制邏輯電路901。
[0145]此實施例中,假設上述第一焊墊910、第一靜電保護電路908、第一 N型金屬氧化物半導體場效應晶體管NM0S1、第一 P型金屬氧化物半導體場效應晶體管PM0S1、第一上拉控制電路902、第一下拉控制電路904、第一輔助金屬氧化物半導體場效應晶體管906以及輸入輸出控制電路916是屬于輸入輸出端口,也就是GPIO的電路群;上述第二焊墊911、第二靜電保護電路909、第二 N型金屬氧化物半導體場效應晶體管NM0S2、第二 P型金屬氧化物半導體場效應晶體管PM0S2、第二上拉控制電路903、第二下拉控制電路905以及第二輔助金屬氧化物半導體場效應晶體管907是屬于共用區段腳位SEG (或共接腳位COM)來作為按鍵掃描的電路群;另外,上述第三靜電保護電路912以及第三焊墊913則是屬于沒有按鍵掃描功能的區段腳位SEG (或共接腳位COM)的電路群。另外,第一區段/共接驅動電路914、第二區段/共接驅動電路915是屬于用來驅動液晶顯示面板的電路。[0146]當進行被動液晶顯示面板驅動時,此電路通過第一區段/共接驅動電路914以及第二區段/共接驅動電路915驅動液晶顯示面板上對應的區段/共接線,此電路的動作與先前技術相同,因此不予贅述。然而,當利用上述區段腳位SEG (或共接腳位COM)按鍵掃描的電路群,也就是第二焊墊911、第二靜電保護電路909、第二 N型金屬氧化物半導體場效應晶體管NM0S2、第二 P型金屬氧化物半導體場效應晶體管PM0S2、第二上拉控制電路903、第二下拉控制電路905、第二輔助金屬氧化物半導體場效應晶體管907,來進行按鍵掃描時(也就是情況4),請同時參考圖6A與圖9,此時,區段信號腳位SEG是被用來作掃描端,也就是用來輸出高電壓P50,雖然第二 P型金屬氧化物半導體場效應晶體管PM0S2的基體極接到液晶電源電壓VLCD導致低電壓P50驅動能力不足,但是,由于本實施力額外增加了一個輔助N型金屬氧化物半導體場效應晶體管907,此輔助N型金屬氧化物半導體場效應晶體管907的柵極耦接在第二上拉控制電路903的反相輸出端,而第二 P型金屬氧化物半導體場效應晶體管PM0S2的柵極耦接在第二上拉控制電路903的輸出端。當第二上拉控制電路903輸出一上拉控制信號PL驅動第二 P型金屬氧化物半導體場效應晶體管PM0S2導通時,其反相輸出端也輸出了反相的上拉控制信號INVPL,促使輔助N型金屬氧化物半導體場效應晶體管907與第二 P型金屬氧化物半導體場效應晶體管PM0S2同時導通,因此,可以彌補第二 P型金屬氧化物半導體場效應晶體管PM0S2驅動能力不足。
[0147]同樣的道理,當利用上述輸入輸出端口(GPIO)的電路群,也就是第一焊墊910、第一靜電保護電路908、第一 N型金屬氧化物半導體場效應晶體管NM0S1、第一 P型金屬氧化物半導體場效應晶體管PMOSl、第一上拉控制電路902、第一下拉控制電路904、第一輔助金屬氧化物半導體場效應晶體管906,來進行按鍵掃描時(也就是情況I ),請同時參考圖5A與圖9,此時,區段信號腳位SEG是被用來作接收端,且輸入輸出端口被用來作驅動端,也就是用來輸出高電壓P50,雖然第一 P型金屬氧化物半導體場效應晶體管PMOSl的基體極接到電壓VLCD導致低電壓P50驅動能力不足,但是,由于本實施例額外增加了一個輔助N型金屬氧化物半導體場效應晶體管906,此輔助N型金屬氧化物半導體場效應晶體管906的柵極耦接在第一上拉控制電路902的反相輸出端,而第一 P型金屬氧化物半導體場效應晶體管PMOSl的柵極耦接在第一上拉控制電路902的輸出端。當第一上拉控制電路902輸出一上拉控制信號PL驅動第一 P型金屬氧化物半導體場效應晶體管PMOSl導通時,其反相輸出端也輸出了反相的上拉控制信號INVPL,促使輔助N型金屬氧化物半導體場效應晶體管906與第一 P型金屬氧化物半導體場效應晶體管PMOSl同時導通,因此,可以彌補第一 P型金屬氧化物半導體場效應晶體管PMOSl驅動能力不足。同時也解決了情況I不能動作的窘境。
[0148]此實施例中,將區段腳位SEG (共接腳位COM)分成可以作為按鈕掃描的腳位以及不可以作為按鈕掃描的腳位。在此實施例中,雖然只有繪示一個可以作為按鈕掃描的區段腳位SEG (共接腳位C0M),但是,所屬【技術領域】具有通常知識者應當知道,依照不同的應用,腳位數目可以隨之增加。假設需要有MXN個按鈕,則需要M個輸入輸出端口以及N個可以作為按鈕掃描的區段腳位SEG (共接腳位C0M),或者是N個輸入輸出端口以及M個可以作為按鈕掃描的區段腳位SEG (共接腳位COM)。因此本發明并不以此為限。
[0149]另外,上述實施例中,是以輸入輸出端口(GPIO)的周邊電路的P型金屬氧化物半導體場效應晶體管的基體極是接到液晶電源電壓VLCD為例。以一般的電路設計來說,額外的輸入輸出端口(GPIO)通常都是與區段腳位SEG (共接腳位COM)的架構相同,也就是P型金屬氧化物半導體場效應晶體管的基體極耦接在電壓VLCD上。因此,上述實施例,對于輸入輸出端口(GPIO)亦采用本發明的輔助晶體管作為改良,以避免高電壓驅動不良。然而,必須了解的是,當輸入輸出端口(GPIO)是被設計用來當作純的一般目的輸入輸出(GPIO)使用時,輸入輸出端(GPIO)的P型金屬氧化物半導體場效應晶體管的基體極是可以設計成耦接在電壓P50。
[0150]另外,若輸入輸出端(GPIO)是純粹使用作為拉高(PULL HIGH)動作,而非作為高驅動(DRIVING HIGH)或掃描(KEY SCAN)功能時,此時,第二輔助金屬氧化物半導體場效應晶體管906是可以不需要的。原因在于,拉高(PULL HIGH)動作并不需要大電流驅動,因為當進行拉高(PULL HIGH)動作時,其周邊電路都是在高阻抗狀態,因此只需些微能量便可以完成拉高(PULL HIGH)動作。反之,高驅動(DRIVING HIGH)或掃描(KEY SCAN)功能時,需要大電流、高能量驅動,若沒有設計本發明的第二實施例的輔助晶體管,將會導致高電壓驅動不良。
[0151]依照上述情況來看,若輸入輸出端口(GPIO)只用來作拉高(PULL HIGH)動作,則僅只有區段腳位SEG (共接腳位COM)需要使用到本發明的輔助晶體管以改善高壓驅動不良的情況。因此,本發明并不排除只有部分或只有一個區段腳位SEG (共接腳位COM)配置有輔助晶體管。換句話說,只要有一個區段腳位SEG (共接腳位COM)配置有輔助晶體管,就是屬于利用本發明的精神所實施的電路。相同的道理,當區段腳位SEG (共接腳位COM)只用來作拉高(PULL HIGH)動作,則僅只有輸入輸出端口(GPIO)需要使用到本發明的輔助晶體管以改善高壓驅動不良的情況。因此,只要有一個輸入輸出端口(GPIO)配置有輔助晶體管,就是屬于利用本發明的精神所實施的電路。
[0152]第三實施例
[0153]圖10繪示為本發明第三實施例的液晶顯示與鍵盤掃描相容電路403的區段信號輸入輸出的周邊電路。請參考圖10,此電路包括一內部控制邏輯電路1001、第一上拉控制電路1002、第二上拉控制電路1003、第一下拉控制電路1004、第二下拉控制電路1005、第一 P型金屬氧化物半導體場效應晶體管PM0S1、第二 P型金屬氧化物半導體場效應晶體管PM0S2、第一 N型金屬氧化物半導體場效應晶體管NM0S1、第二 N型金屬氧化物半導體場效應晶體管NM0S2、一第一靜電保護電路1006、第二靜電保護電路1007、一第一焊墊1008、一第二焊墊1009、一第一輔助金屬氧化物半導體場效應晶體管1010、一第二輔助金屬氧化物半導體場效應晶體管1011、第三上拉控制電路1012、第三下拉控制電路1013、第三P型金屬氧化物半導體場效應晶體管PM0S3、第三N型金屬氧化物半導體場效應晶體管NM0S3、一第三靜電保護電路1014、一第三焊墊1015、一第三輔助金屬氧化物半導體場效應晶體管1016、第一區段/共接驅動電路1017、第二區段/共接驅動電路1018以及輸入輸出控制電路1019。其耦接關系如圖所繪示。
[0154]同樣的,此實施例也是假設上述第一焊墊1008、第一靜電保護電路1006、第一N型金屬氧化物半導體場效應晶體管NMOSl、第一 P型金屬氧化物半導體場效應晶體管PMOSl、第一上拉控制電路1002、第一下拉控制電路1004、第一輔助金屬氧化物半導體場效應晶體管1010以及、輸入輸出控制電路1019是屬于輸入輸出端口,也就是GPIO的電路群;上述第二焊墊1009、第二靜電保護電路1007、第二 N型金屬氧化物半導體場效應晶體管NM0S2、第
二P型金屬氧化物半導體場效應晶體管PM0S2、第二上拉控制電路1003、第二下拉控制電路1005以及第二輔助金屬氧化物半導體場效應晶體管1011是屬于有共用區段腳位SEG (共接腳位COM)來作為按鍵掃描的電路群;另外,上述第三上拉控制電路1012、第三下拉控制電路1013、第三P型金屬氧化物半導體場效應晶體管PM0S3、第三N型金屬氧化物半導體場效應晶體管NM0S3、一第三靜電保護電路1014、一第三焊墊1015以及一第三輔助金屬氧化物半導體場效應晶體管1016是屬于沒有共用區段腳位SEG (共接腳位COM)來作為按鍵掃描的電路群。另外,第一區段/共接驅動電路1017以及第二區段/共接驅動電路1018是屬于用來驅動液晶顯不面板的電路。
[0155]與上述實施例不同的是,在此實施例,每一個腳位都可以被用來作按鍵掃描的功能。雖然此實施例會增加些許的芯片面積,但是,由于輔助金屬氧化物半導體場效應晶體管的面積并不需要很大,且可以方便系統電路應用工程師設計電路以及布局外部電路。因此帶來的好處遠比芯片增加的面積要來的多。
[0156]同樣的道理,上述實施例中,是以輸入輸出端口(GPIO)的周邊電路的P型金屬氧化物半導體場效應晶體管的基體極是接到液晶電源電壓VLCD為例。以一般的電路設計來說,額外的輸入輸出端口(GPIO)通常都是與區段腳位SEG (共接腳位COM)的架構相同,也就是P型金屬氧化物半導體場效應晶體管的基體極耦接在電壓VLCD上。因此,上述實施例,對于輸入輸出端口(GPIO)亦采用本發明的輔助晶體管作為改良,以避免高電壓驅動不良。然而,實際電路設計上,也有可能設計額外的可以將輸入輸出端口(GP10),是用來做其他功能,而非按鍵掃描。例如,輸入輸出端口(GPIO)是被設計用來當作純的一般目的輸入輸出(GPIO)使用,此時,的作其他非按鍵掃描功能的輸入輸出端口的P型金屬氧化物半導體場效應晶體管的基體極可以被耦接在電壓P50。
[0157]另外,若輸入輸出端口(GPIO)是純粹使用作為拉高(PULL HIGH)動作,而非作為高驅動(DRIVING HIGH)或掃描(KEY SCAN)功能時,此時,第二輔助金屬氧化物半導體場效應晶體管906是可以不需要的。原因在于,拉高(PULL HIGH)動作并不需要大電流驅動,因為當進行拉高(PULL HIGH)動作時,其周邊電路都是在高阻抗狀態,因此只需些微能量便可以完成拉高(PULL HIGH)動作。反之,高驅動(DRIVING HIGH)或掃描(KEY SCAN)功能時,需要大電流、高能量驅動,若沒有設計本發明的第二實施例的輔助晶體管,將會導致高電壓驅動不良。
[0158]依照上述情況來看,若輸入輸出端口(GPIO)只用來作拉高(PULL HIGH)動作,則只有上述區段腳位SEG (共接腳位COM)需要使用到本發明的輔助晶體管以改善高壓驅動不良的情況。因此,本發明并不排除只有部分或只有一個區段腳位SEG (共接腳位COM)配置有輔助晶體管。原因在于,假設只有一個按鈕,若按鍵掃描是用兩個區段腳位SEG(共接腳位COM)或是一個區段腳位SEG (共接腳位COM)來進行按鍵掃描時,只需要至少一個區段腳位SEG (共接腳位COM)配置有輔助晶體管就可以達到本發明的效果。因此,本發明并不限制必須要有區段腳位SEG (共接腳位COM)以及配合的輸入輸出端口(GPIO)都要有輔助晶體管。以上述例子來說,只需要至少一個區段腳位SEG (共接腳位COM)配置有輔助晶體管,就是屬于本發明的精神。
[0159]另外,本發明的應用上,亦可以只有部分或全部區段腳位SEG (共接腳位COM)配置有輔助晶體管,而輸入輸出端口( GPIO )全部都沒有輔助晶體管。原因在于,在應用上,拉高(PULL HIGH)動作只需要較小的驅動力,是可以不需要輔助晶體管增加驅動能力的。若輸入輸出端口(GPIO)只被用在拉高(PULL HIGH)動作,則只需要區段腳位SEG (共接腳位COM)配置有輔助晶體管。再者,若按鍵掃描功能只有用到區段腳位SEG (共接腳位COM)來進行時,輸入輸出端口(GPIO)完全未被使用,此時,也只需要部分或全部區段腳位SEG (共接腳位COM)配置有輔助晶體管就可以作按鍵掃描,因此,本發明并不限制輸入輸出端口(GPIO)
一定要有輔助晶體管。
[0160]反過來說,若區段腳位SEG (共接腳位COM)只被用在拉高(PULL HIGH)動作,此時也只有部分或全部的輸入輸出端口(GPIO)需要配置有輔助晶體管。由于道理相同,所屬【技術領域】具有通常知識者,通過上面敘述,應當能理解,故在此不予贅述。
[0161]第四實施例
[0162]圖11繪示為本發明第四實施例的液晶顯示與鍵盤掃描相容電路403的區段信號輸入輸出的周邊電路。請參考圖11,此電路包括一內部控制邏輯電路1101、第一上拉控制電路1102、第二上拉控制電路1103、第一下拉控制電路1104、第二下拉控制電路1105、第一 P型金屬氧化物半導體場效應晶體管PM0S1、第二 P型金屬氧化物半導體場效應晶體管PM0S2、第一 N型金屬氧化物半導體場效應晶體管NMOSl、第二 N型金屬氧化物半導體場效應晶體管NM0S2、一第一靜電保護電路1106、第二靜電保護電路1107、一第一焊墊1108、一第二焊墊1109、一第一輔助開關1110、一第二輔助開關1111、一第三靜電保護電路1112、一第三焊墊1113、第一區段/共接驅動電路1114、第二區段/共接驅動電路1115以及輸入輸出控制電路1116。其耦接關系如圖所繪示。
[0163]此實施例中,假設上述第一焊墊1108、第一靜電保護電路1106、第一 N型金屬氧化物半導體場效應晶體管NM0S1、第一 P型金屬氧化物半導體場效應晶體管PM0S1、第一上拉控制電路1102、第一下拉控制電路1104、第一輔助開關1110以及、輸入輸出控制電路1116是屬于輸入輸出端口,也就是GPIO的電路群;上述第二焊墊1109、第二靜電保護電路1107、第二 N型金屬氧化物半導體場效應晶體管NM0S2、第二 P型金屬氧化物半導體場效應晶體管PM0S2、第二上拉控制電路1103、第二下拉控制電路1105以及第二輔助開關1111是屬于有共用區段腳位SEG (共接腳位COM)來作為按鍵掃描的電路群;另外,第三靜電保護電路1112以及第三焊墊1113是屬于沒有按鍵掃描功能的區段腳位SEG (共接腳位COM)的電路群。另外,第一區段/共接驅動電路1114以及第二區段/共接驅動電路1115是屬于用來驅動液晶顯示面板的電路。
[0164]其中,上述第一輔助開關1110包括一第一端、一第二端、一第三端以及一控制端。上述第一輔助開關1110的第一端接收微處理電源P50。上述第一輔助開關1110的第二端耦接于第一 P型金屬氧化物半導體場效應晶體管PM0S1的基體極。上述第一輔助開關1110的控制端耦接于第一上拉控制電路1102的輸出端,上述第一輔助開關1110的第三端耦接被動液晶顯示面板的該液晶電源VIXD。上述第二輔助開關1111包括一第一端、一第二端、一第三端以及一控制端。上述第二輔助開關1111的第一端接收微處理電源P50。上述第二輔助開關1111的第二端耦接于第二 P型金屬氧化物半導體場效應晶體管PM0S2的基體極。上述第二輔助開關1111的控制端耦接于第二上拉控制電路1103的輸出端,上述第二輔助開關1111的第二端稱接被動液晶顯不面板的該液晶電源VLCD。
[0165]當進行被動液晶顯示面板驅動時,此時,第一輔助開關1110的第三端與第一輔助開關1110的第二端導通,且第二輔助開關1111的第三端與第二輔助開關1111的第二端導通以防止高壓灌入。此時,此電路通過第一區段/共接驅動電路914以及第二區段/共接驅動電路915驅動液晶顯示面板上對應的區段/共接線,由于電路的動作與先前技術相同,因此不予贅述。
[0166]然而,當利用上述按鍵掃描的電路群,也就是第二焊墊1109、第二靜電保護電路
1107、第二N型金屬氧化物半導體場效應晶體管NM0S2、第二 P型金屬氧化物半導體場效應晶體管PM0S2、第二上拉控制電路1103、第二下拉控制電路1105,來進行按鍵掃描時(也就是情況4),請同時參考圖6A與圖11,此時,區段信號腳位SEG (共接腳位COM)是被用來作掃描端,也就是用來輸出高電壓P50,雖然第二 P型金屬氧化物半導體場效應晶體管PM0S2的基體極接到VLCD導致高電壓P50驅動能力不足,但是,由于本實施例額外增加了一個第二輔助開關1111,此時,通過第二上拉控制電路1103所輸出的上拉控制信號PL的控制,第二輔助開關1111的第一端與第二輔助開關1111的第二端導通,使得第二 P型金屬氧化物半導體場效應晶體管PM0S2的基體極接收電壓P50,因此,可以增加第二 P型金屬氧化物半導體場效應晶體管PM0S2的拉高驅動能力。
[0167]同樣的道理,當利用上述輸入輸出端口,也就是GPIO的電路群,也就是第一焊墊
1108、第一靜電保護電路1106、第一N型金屬氧化物半導體場效應晶體管NM0S1、第一 P型金屬氧化物半導體場效應晶體管PM0S1、第一上拉控制電路1102、第一下拉控制電路1104以及第一輔助開關1110,來進行按鍵掃描時(也就是情況I),請同時參考圖5A與圖11,此時,輸入輸出端口(GPIO)是被用來作掃描端,也就是用來輸出高電壓P50,雖然第一 P型金屬氧化物半導體場效應晶體管PMOSl的基體極接到VLCD導致高電壓P50驅動能力不足,但是,由于本實施例額外增加了一個第一輔助開關1110,此時,通過第一上拉控制電路1103所輸出的上拉控制信號PL的控制,第一輔助開關1110的第一端與第一輔助開關1110的第二端導通,使得第一 P型金屬氧化物半導體場效應晶體管PMOSl的基體極接收電壓P50,因此,可以增加第一 P型金屬氧化物半導體場效應晶體管PMOSl的拉高驅動能力。
[0168]同樣的道理,此實施例與第二實施例類似,是把被動液晶顯示驅動電路的幾個指定腳位,用作按鍵掃描功能。此實施例中,也是將區段腳位SEG分成可以作為按鈕掃描的腳位以及不可以作為按鈕掃描的腳位。在此實施例中,雖然只有繪示一個可以作為按鈕掃描的區段腳位SEG,但是,所屬【技術領域】具有通常知識者應當知道,依照不同的應用,腳位數目可以隨之增加。假設需要有MXN個按鈕,則需要M個輸入輸出端口以及N個可以作為按鈕掃描的區段腳位SEG,或者是N個輸入輸出端口以及M個可以作為按鈕掃描的區段腳位SEG0因此本發明并不以此為限。
[0169]另外,上述實施例雖然是有一個區段信號腳位SEG (共接腳位COM)以及一個輸入輸出端口(GPIO)具有輔助開關,但是,所屬【技術領域】具有通常知識者應當知道,以一般的電路設計來說,額外的輸入輸出端口(GPIO)通常都是與區段腳位SEG (共接腳位COM)的架構相同,也就是P型金屬氧化物半導體場效應晶體管的基體極耦接在電壓VLCD上。因此,上述實施例,對于輸入輸出端口(GPIO)亦采用本發明的輔助晶體管作為改良,以避免高電壓驅動不良。
[0170]然而,必須了解的是,當輸入輸出端口(GPIO)是被設計用來當作純的一般目的輸入輸出(GPIO)使用時,輸入輸出端口(GPIO)的P型金屬氧化物半導體場效應晶體管的基體極是可以設計成耦接在電壓P50。[0171]另外,若輸入輸出端口(GPIO)是純粹使用作為拉高(PULL HIGH)動作,而非作為高驅動(DRIVING HIGH)或掃描(KEY SCAN)功能時,此時,第一輔助開關1110是可以不需要的。原因在于,拉高(PULL HIGH)動作并不需要大電流驅動,因為當進行拉高(PULL HIGH)動作時,其周邊電路都是在高阻抗狀態,因此只需些微能量便可以完成拉高(PULL HIGH)動作。反之,高驅動(DRIVING HIGH)或掃描(KEY SCAN)功能時,需要大電流、高能量驅動,若沒有設計本發明的第二實施例的輔助晶體管,將會導致高電壓驅動不良。
[0172]依照上述情況來看,若輸入輸出端(GPIO)只用來作拉高(PULL HIGH)動作,則僅只有區段腳位SEG (共接腳位COM)需要使用到本發明的輔助開關以改善高壓驅動不良的情況。因此,本發明并不排除只有部分或只有一個區段腳位SEG (共接腳位COM)配置有輔助開關。換句話說,只要有一個區段腳位SEG (共接腳位COM)配置有輔助開關,就是屬于利用本發明的精神所實施的電路。相同的道理,當區段腳位SEG (共接腳位COM)只用來作拉高(PULL HIGH)動作,則僅只有輸入輸出端口(GPIO)需要使用到本發明的輔助晶體管以改善高壓驅動不良的情況。因此,只要有一個輸入輸出端口(GPIO)配置有輔助開關,就是屬于利用本發明的精神所實施的電路。
[0173]在下述實施例中,另提供一種全部腳位都可以用作按鍵掃描功能的實施電路給所屬【技術領域】具有通常知識者參考。
[0174]第五實施例
[0175]圖12繪示為本發明第五實施例的液晶顯示與鍵盤掃描相容電路403的區段信號輸入輸出的周邊電路。請參考圖12,此電路包括一內部控制邏輯電路1201、第一上拉控制電路1202、第二上拉控制電路1203、第一下拉控制電路1204、第二下拉控制電路1205、第
一P型金屬氧化物半導體場效應晶體管PM0S1、第二 P型金屬氧化物半導體場效應晶體管PM0S2、第一 N型金屬氧化物半導體場效應晶體管NM0S1、第二 N型金屬氧化物半導體場效應晶體管NM0S2、一第一靜電保護電路1206、第二靜電保護電路1207、一第一焊墊1208、一第二焊墊1209、一第一輔助開關1210、第二輔助開關1211、第三上拉控制電路1212、第三下拉控制電路1213、第三P型金屬氧化物半導體場效應晶體管PM0S3、第三N型金屬氧化物半導體場效應晶體管NM0S3、一第三靜電保護電路1214、一第三焊墊1215、一第三輔助開關1216以及輸入輸出控制電路1217。其耦接關系如圖所繪示。由于繪圖空間的關系,對應于第二靜電保護電路1207以及第三靜電保護電路1214,用來進行液晶驅動的區段/共接驅動電路在此途中被省略不繪示。
[0176]其中,上述第一輔助開關1210包括一第一端、一第二端、一第三端以及一控制端。上述第一輔助開關1210的第一端接收微處理電源P50。上述第一輔助開關1210的第二端耦接于第一 P型金屬氧化物半導體場效應晶體管PMOSl的基體極。上述第一輔助開關1210的控制端耦接于第一上拉控制電路1202的輸出端,上述第一輔助開關1210的第三端耦接被動液晶顯不面板的液晶電源VIXD。上述第二輔助開關1211包括一第一端、一第二端、一第三端以及一控制端。上述第二輔助開關1211的第一端接收微處理電源P50。上述第二輔助開關1211的第二端耦接于第二 P型金屬氧化物半導體場效應晶體管PM0S2的基體極。上述第二輔助開關1211的控制端耦接于第二上拉控制電路1203的輸出端,上述第二輔助開關1211的第三端耦接被動液晶顯示面板的液晶電源VIXD。上述第三輔助開關1216包括一第一端、一第二端、一第三端以及一控制端。上述第三輔助開關1216的第一端接收微處理電源P50。上述第三輔助開關1216的第二端耦接于第三P型金屬氧化物半導體場效應晶體管PM0S3的基體極。上述第三輔助開關1216的控制端耦接于第三上拉控制電路1212的輸出端,上述第三輔助開關1216的第三端耦接被動液晶顯示面板的液晶電源VLCD。
[0177]當進行被動液晶顯示面板驅動時,此時,第一輔助開關1210的第三端與第一輔助開關1210的第二端導通,且第二輔助開關1211的第三端與第二輔助開關1211的第二端導通,且第三輔助開關1216的第三端與第三輔助開關1216的第二端導通,此電路的動作與先前技術相同,因此不予贅述。然而,當進行按鍵掃描時,第一輔助開關1210的第二端與第一輔助開關1210的第一端導通,且第二輔助開關1211的第二端與第二輔助開關1211的第一端導通,且第三輔助開關1216的第二端與第三輔助開關1216的第一端導通,因此,可增加第一 P型金屬氧化物半導體場效應晶體管PMOSl、第二 P型金屬氧化物半導體場效應晶體管PM0S2以及第三P型金屬氧化物半導體場效應晶體管PM0S3的高電壓P50驅動力。
[0178]與上述第四實施例不同的是,在此第五實施例,每一個腳位都可以被用來作按鍵掃描的功能。雖然此第五實施例會增加些許的芯片面積,但是,由于輔助開關的面積并不需要很大,且可以方便系統電路應用工程師設計電路以及布局外部電路。因此帶來的好處遠比芯片增加的面積要來的多。
[0179]模擬結果
[0180]圖13繪示為本發明第二實施例、第三實施例的液晶顯示與鍵盤掃描相容電路403的改良的模擬結果。請參考圖13,其中,縱座標Ron代表P型金屬半導體場效應晶體管的導通電阻,橫坐標代表電壓P50的電壓大小。由上述模擬結果可以看出,隨著VLCD變化(僅標示8V?5V),沒有加輔助晶體管時,P型金屬半導體場效應晶體管的導通電阻由IOG歐姆到100K歐姆之間變化,由其是VIXD電壓等于8V,且P50電壓等于2V時,P型金屬半導體場效應晶體管根本沒有導通。但是,加上了輔助晶體管后,VIXD電壓等于8V,且P50電壓等于2V時,P型金屬半導體場效應晶體管的導通電阻則是在2K歐姆到500歐姆之間。對比可以說相當明顯。
[0181]圖14繪示為本發明第二實施例、第三實施例的液晶顯示與鍵盤掃描相容電路403的改良的模擬結果。請參考圖14,1401是P型金屬半導體場效應晶體管為原始大小時的結果,1402是P型金屬半導體場效應晶體管為原始大小的10倍時的結果,1403是P型金屬半導體場效應晶體管為原始大小的100倍時的結果,1404是第二實施例、第三實施例的改良結果。由上述圖14,可以看出,即使將P型金屬半導體場效應晶體管面積增加百倍,在P50電壓較小時,影響也不大。但是在P50電壓大時,P型金屬半導體場效應晶體管面積增加百倍會導致等效電阻Ron急遽下降。此并非好現象。原因在于,當高壓驅動電流過大,會導致電磁干擾(Electromagnetic Interference,EMI)的問題。而由上述兩個結果可以看出,本發明實施例的改良可以拉近高低壓的驅動電流,穩定并減少電磁干擾發生。
[0182]綜上所述,本發明的精神在于在使用區段焊墊或共接焊墊作為按鍵掃描功能,以增加芯片應用的靈活性。且為了解決液晶顯示掃描與鍵盤掃描兩者驅動準位不同造成的電路不相容,在其輸入輸出接腳內部,額外增加一輔助晶體管,減低驅動高低壓的晶體管的基板效應所造成阻抗過大。因此,確保此芯片可以同時用來驅動液晶顯示面板以及進行鍵盤掃描。因此,本發明可以確實的節省外部應用電路元件數量,降低產品的外部元件成本。
[0183]在較佳實施例的詳細說明中所提出的具體實施例僅用以方便說明本發明的技術內容,而非將本發明狹義地限制于上述實施例,在不超出本發明的精神及權利要求范圍的情況,所做的種種變化實施,皆屬于本發明的范圍。因此本發明的保護范圍當視權利要求范圍所界定者為準。
【權利要求】
1.一種液晶顯示與鍵盤掃描相容電路,其特征在于,用以在一液晶驅動時間驅動一被動液晶顯示面板,且在一閑置時間,驅動至少一按鍵,此液晶顯示與鍵盤掃描相容電路包括: 一驅動微處理單兀,包括一電源端、一共接電壓端、一內部控制邏輯電路、以及一輸入輸出控制電路,其中,所述至少一個輸入輸出控制電路耦接所述至少一按鍵的第一端,該電源端接收一微處理電源,其中,所述共接電壓端接收一共接電壓; 至少一個輸入輸出端口焊墊,其中,所述至少一輸入輸出端口焊墊耦接在所述至少一輸入輸出控制電路以及所述按鍵的第一端之間; 多數個共接/區段焊墊,其中,所述共接/區段焊墊對應的耦接所述被動液晶顯示面板的多個共接/區段線,其中,所述共接/區段焊墊的至少其中的一特定共接/區段焊墊耦接所述至少一按鍵的第二端; 多數個上拉控制電路,其中,每一所述上拉控制電路包括一輸入端以及一輸出端,每一所述上拉控制電路的輸入端對應的耦接于所述內部控制邏輯電路; 多數個下拉控制電路,其中,每一所述下拉控制電路包括一輸入端以及一輸出端,每一所述下拉控制電路的輸入端對應的耦接于所述內部控制邏輯電路; 多數個上拉晶體管,其中,每一所述上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第I個上拉晶體管的柵極耦接第I個上拉控制電路的輸出端,第I個上拉晶體管的第一源漏極接收所述微處理電源,第I個上拉晶體管的基體極耦接所述被動液晶顯示面板的一液晶電源端,第I個上拉晶體管的第二源漏極耦接于所述耦接第I個共接/區段焊墊; 多數個下拉晶體管,其中,每一所述下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第J個下拉晶體管的柵極耦接于第J個下拉控制電路的輸出端,第J個下拉晶體管的第一源漏極耦接于第J個上拉晶體管的第二源漏極,第J個下拉晶體管的第二源漏極接收所述共接電壓,第J個下拉晶體管的基體極接收所述共接電壓;以及 至少一輔助晶體管,其中,所述至少一輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述至少一輔助晶體管的第一源漏極接收所述微處理電源,所述至少一輔助晶體管的基體極耦接于所述共接電壓端,所述至少一輔助晶體管的第二源漏極耦接于所述特定共接/區段焊墊,所述至少一輔助晶體管的柵極耦接所述上拉控制電路的其中的一特定上拉控制電路的一反相輸出端,其中,所述特定上拉控制電路的所述反相輸出端的輸出信號與所述特定上拉控制電路的輸出端的輸出信號的相位相反, 其中,I以及J為自然數,且O < I <=所述共接/區段焊墊的數目,且O < J<=所述共接/區段焊墊的數目。
2.如權利要求1所述的液晶顯示與鍵盤掃描相容電路,其特征在于,所述液晶顯示與鍵盤掃描相容電路用以驅動N列XM行個按鍵,且所述液晶顯示與鍵盤掃描相容電路包括: M個輸入輸出端口焊墊,其中,第K個輸入輸出端口焊墊耦接第K行的所述按鍵的第一端; N個特定共接/區段焊墊,其中,第P個特定區段焊墊耦接第P列的所述按鍵的第二端; N個特定上拉控制電路,其中,每一所述特定上拉控制電路包括一輸入端、一輸出端以及一反相輸出端,其中,所述特定上拉控制電路的所述反相輸出端的輸出信號與所述特定上拉控制電路的輸出端的輸出信號的相位相反,每一所述上拉控制電路以及所述特定上拉控制電路的輸入端對應的耦接于所述內部控制邏輯電路;以及 N個輔助晶體管,其中,所述N個輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第P個輔助晶體管的第一源漏極接收所述微處理電源,所述第P個輔助晶體管的基體極耦接于所述共接電壓端,所述第P個輔助晶體管的第二源漏極耦接于第P個特定共接/區段焊墊,所述第P個輔助晶體管的柵極耦接第P個特定上拉控制電路的所述反相輸出端, 其中,N、M以及P為自然數,且O < P < = N。
3.如權利要求2所述的液晶顯示與鍵盤掃描相容電路,其特征在于,更包括: N個單向性導通元件,其中,每一所述單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的所述按鍵的第二端,其中,所述單向性導通元件的導通方向為從所述單向性導通元件的第一端到所述單向性導通元件的第二端, 其中,Q為自然數,且O < Q < = N。
4.如權利要求2所述的液晶顯示與鍵盤掃描相容電路,其特征在于,更包括: N個單向性導通元件,其中,每一所述單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的所述按鍵的第二端,其中,所述單向性導通元件的導通方向為從所述單向性導通元件的第二端到所述單向性導通元件的第一端, 其中,Q為自然數,且O < Q <= N。
5.如權利要求2所述的液晶顯示與鍵盤掃描相容電路,其特征在于,所述共接/區段焊墊的數目為R,且所述液晶顯示與鍵盤掃描相容電路包括: R個上拉控制電路,其中,每一所述上拉控制電路包括一輸入端、一輸出端以及一反相輸出端,其中,所述上拉控制電路的所述反相輸出端的輸出信號與所述特定上拉控制電路的輸出端的輸出信號的相位相反,每一所述上拉控制電路的輸入端對應的I禹接于所述內部控制邏輯電路;以及 R個輔助晶體管,其中,所述R個輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第S個輔助晶體管的第一源漏極接收所述微處理電源,所述第S個輔助晶體管的基體極耦接于所述共接電壓端,所述第S個輔助晶體管的第二源漏極耦接于第S個共接/區段焊墊,所述第S個輔助晶體管的柵極耦接第S個上拉控制電路的所述反相輸出端, 其中,R以及S為自然數,且O < S < = R。
6.—種電子產品,其特征在于,包括: 一被動液晶顯示面板; 至少一按鍵; 一液晶顯不與鍵盤掃描相容電路,包括:一驅動微處理單兀,包括一電源端、一共接電壓端、一內部控制邏輯電路以及一輸入輸出控制電路,其中,所述輸入輸出控制電路耦接所述至少一按鍵的第一端,其中,所述電源端接收一微處理電源,其中,所述共接電壓端接收一共接電壓; 至少一個輸入輸出端口焊墊,其中,所述至少一輸入輸出端口焊墊耦接在所述至少一輸入輸出控制電路以及所述按鍵的第一端之間; 多數個共接/區段焊墊,其中,所述共接/區段焊墊對應的耦接所述被動液晶顯示面板的多個共接/區段線, 其中,所述共接/區段焊墊的至少其中的一特定共接/區段焊墊耦接所述至少一按鍵的第二端; 多數個上拉控制電路,其中,每一所述上拉控制電路包括一輸入端以及一輸出端,每一所述上拉控制電路的輸入端對應的耦接于所述內部控制邏輯電路; 多數個下拉控制電路,其中,每一所述下拉控制電路包括一輸入端以及一輸出端,每一所述下拉控制電路的輸入端對應的耦接于所述內部控制邏輯電路; 多數個上拉晶體管,其中,每一所述上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第I個上拉晶體管的柵極耦接第I個上拉控制電路的輸出端,第I個上拉晶體管的第一源漏極接收所述微處理電源,第I個上拉晶體管的基體極耦接所述被動液晶顯示面板的一液晶電源端,第I個上拉晶體管的第二源漏極耦接于所述耦接第I個共接/區段焊墊; 多數個下拉晶體管,其 中,每一所述下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第J個下拉晶體管的柵極耦接于第J個下拉控制電路的輸出端,第J個下拉晶體管的第一源漏極耦接于第J個上拉晶體管的第二源漏極,第J個下拉晶體管的第二源漏極接收所述共接電壓,第J個下拉晶體管的基體極接收所述共接電壓;以及 至少一輔助晶體管,其中,所述至少一輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述至少一輔助晶體管的第一源漏極接收所述微處理電源,所述至少一輔助晶體管的基體極耦接于所述共接電壓端,所述至少一輔助晶體管的第二源漏極耦接于所述特定共接/區段焊墊,所述至少一輔助晶體管的柵極耦接所述上拉控制電路的其中的一特定上拉控制電路的一反相輸出端,其中,所述特定上拉控制電路的所述反相輸出端的輸出信號與所述特定上拉控制電路的輸出端的輸出信號的相位相反, 其中,I以及J為自然數,且O < I <=該些共接/區段焊墊的數目,且O < J<=該些共接/區段焊墊的數目。
7.如權利要求6所述的電子產品,其特征在于,該液晶顯示與鍵盤掃描相容電路用以驅動N列XM行個按鍵,且該液晶顯示與鍵盤掃描相容電路包括: M個輸入輸出端口焊墊,其中,第K個輸入輸出端口焊墊耦接第K行的該些按鍵的第一端; N個特定共接/區段焊墊,其中,第P個特定區段焊墊耦接第P列的該些按鍵的第二端; N個特定上拉控制電路,其中,每一該些特定上拉控制電路包括一輸入端、一輸出端以及一反相輸出端,其中,所述特定上拉控制電路的所述反相輸出端之輸出信號與所述特定上拉控制電路的輸出端之輸出信號的相位相反,每一該些上拉控制電路以及該些特定上拉控制電路的輸入端對應的耦接于該內部控制邏輯電路;以及 N個輔助晶體管,其中,所述N個輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第P個輔助晶體管的第一源漏極接收該微處理電源,所述第P個輔助晶體管的基體極耦接于該共接電壓端,所述第P個輔助晶體管的第二源漏極耦接于第P個特定共接/區段焊墊,所述第P個輔助晶體管的柵極耦接第P個特定上拉控制電路的該反相輸出端, 其中,N、M以及P為自然數,且O < P < = N。
8.如權利要求7所述的電子產品,其特征在于,更包括: N個單向性導通元件,其中,每一該些單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的該些按鍵的第二端,其中,該些單向性導通元件的導通方向為從該些單向性導通元件的第一端到該些單向性導通元件的第二端, 其中,Q為自然數,且O < Q < = N。
9.如權利要求7所述的電子產品,其特征在于,更包括: N個單向性導通元件,其中,每一該些單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的該些按鍵的第二端,其中,該些單向性導通元件的導通方向為從該些單向性導通元件的第二端到該些單向性導通元件的第一端, 其中,Q為自然數,且O < Q <= N。
10.如權利要求7所述的電子產品,其特征在于,該些共接/區段焊墊之數目為R,且該液晶顯示與鍵盤掃描相容電路包括: R個上拉控制電路,其中,每一該些上拉控制電路包括一輸入端、一輸出端以及一反相輸出端,其中,所述上拉控制電路的所述反相輸出端之輸出信號與所述特定上拉控制電路的輸出端之輸出信號的相位相反,每一該些上拉控制電路的輸入端對應的耦接于該內部控制邏輯電路;以及 R個輔助晶體管,其中,所述R個輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第S個輔助晶體管的第一源漏極接收該微處理電源,所述第S個輔助晶體管的基體極耦接于該共接電壓端,所述第S個輔助晶體管的第二源漏極耦接于第S個共接/區段焊墊,所述第S個輔助晶體管的柵極耦接第S個上拉控制電路的該反相輸出端, 其中,R以及S為自然數,且O < S < = R。
11.一種液晶顯示與鍵盤掃描相容電路,其特征在于,用以在一液晶驅動時間驅動一被動液晶顯示面板,且在一閑置時間,驅動至少一按鍵,此液晶顯示與鍵盤掃描相容電路包括: 一驅動微處理單兀,包括一電源端、一共接電壓端、一內部控制邏輯電路以及一輸入輸出控制電路,其中,所述輸入輸出控制電路耦接所述至少一按鍵的第一端,其中,該電源端接收一微處理電源,其中,該共接電壓端接收一共接電壓; 至少一個輸入輸出端口焊墊,其中,所述至少一輸入輸出端口焊墊耦接在所述至少一輸入輸出控制電路以及所述按鍵的第一端之間; 多數個共接/區段焊墊,其中,該些共接/區段焊墊對應的耦接該被動液晶顯示面板的多個共接/區段線, 其中,所述共接/區段焊墊的至少其中之一特定共接/區段焊墊耦接所述至少一按鍵的第二端; 多數個上拉控制電路,其中,每一該些上拉控制電路包括一輸入端以及一輸出端,每一該些上拉控制電路的輸入端對應的耦接于該內部控制邏輯電路; 多數個下拉控制電路,其中,每一該些下拉控制電路包括一輸入端以及一輸出端,每一該些下拉控制電路的輸入端對應的耦接于該內部控制邏輯電路; 多數個上拉晶體管,其中,每一該些上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第I個上拉晶體管的柵極耦接第I個上拉控制電路的輸出端,第I個上拉晶體管的第一源漏極接收該微處理電源,第I個上拉晶體管的基體極耦接該被動液晶顯示面板的一液晶電源端,第I個上拉晶體管的第二源漏極耦接于該耦接第I個共接/區段焊墊; 多數個下拉晶體管,其中,每一該些下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第J個下拉晶體管的柵極耦接于第J個下拉控制電路的輸出端,第J個下拉晶體管的第一源漏極耦接于第J個上拉晶體管的第二源漏極,第J個下拉晶體管的第二源漏極接收該共接電壓,第J個下拉晶體管的基體極接收該共接電壓;以及至少一輔助開關,其中,所述至少一輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,所述至少一 輔助開關的第一端接收該微處理電源,所述至少一輔助開關的第二端耦接于該些上拉晶體管的一特定上拉晶體管的基體極,其中該特定上拉晶體管的該第二源漏極耦接該特定共接/區段焊墊,所述至少一輔助開關的控制端耦接于該些上拉控制電路的其中之一特定上拉控制電路的輸出端,所述至少一輔助開關的第三端耦接該被動液晶顯示面板的該液晶電源端,其中,當在該液晶驅動時間,該上拉控制電路控制該特定上拉晶體管導通時,該至少一輔助開關的第三端與該至少一輔助開關的第二端導通,當在該閑置時間,該上拉控制電路控制該特定上拉晶體管導通時,該至少一輔助開關的第一端與該至少一輔助開關的第二端導通, 其中,I以及J為自然數,且O < I < =該些共接/區段焊墊的數目,且O < J < =該些共接/區段焊墊的數目。
12.如權利要求11所述的液晶顯示與鍵盤掃描相容電路,其特征在于,該液晶顯示與鍵盤掃描相容電路用以驅動N列XM行個按鍵,且該液晶顯示與鍵盤掃描相容電路包括: M個輸入輸出端口焊墊,其中第K個輸入輸出端口焊墊耦接第K行的該些按鍵的第一端; N個特定共接/區段焊墊,其中,第P個特定共接/區段焊墊耦接第P列的該些按鍵的A-Ap ~.上山弟.~-? ; N個輔助開關,其中,所述N個輔助開關包括包括一第一端、一第二端、一第三端以及一控制端,其中,所述第P個輔助開關的第一端接收該微處理電源,所述第P個輔助晶體管的第二端耦接于第P個上拉晶體管的基體極,所述第P個輔助晶體管的第三端耦接該被動液晶顯示面板的該液晶電源端,所述第P個輔助開關的控制端耦接于第P個上拉控制電路的輸出端, 其中,N、M以及P為自然數,且O < P < = N。
13.如權利要求12所述的液晶顯示與鍵盤掃描相容電路,其特征在于,更包括: N個單向性導通元件,其中,每一該些單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的該些按鍵的第二端,其中,該些單向性導通元件的導通方向為從該些單向性導通元件的第一端到該些單向性導通元件的第二端, 其中,Q為自然數,且O < Q <= N。
14.如權利要求12所述的液晶顯示與鍵盤掃描相容電路,其特征在于,更包括: N個單向性導通元件,其中,每一該些單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的該些按鍵的第二端,其中,該些單向性導通元件的導通方向為從該些單向性導通元件的第二端到該些單向性導通元件的第一端, 其中,Q為自然數,且O < Q < = N。
15.如權利要求12所 述的液晶顯示與鍵盤掃描相容電路,其特征在于,該些共接/區段焊墊之數目為R,且該液晶顯示與鍵盤掃描相容電路包括: R個上拉控制電路,其中,每一該些上拉控制電路包括一輸入端以及一輸出端,其中,每一該些上拉控制電路的輸入端對應的耦接于該內部控制邏輯電路,每一該些上拉控制電路的輸出端耦接對應的上拉晶體管的柵極;以及 R個輔助開關,其中,所述R個輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,所述第S個輔助開關的第二端耦接于第S個上拉晶體管的的基體極,所述第S個輔助開關的第三端耦接該被動液晶顯示面板的該液晶電源端,所述第S個輔助開關的控制端耦接于第S個上拉控制電路的輸出端,其中,當在該液晶驅動時間,該上拉控制電路控制該上拉晶體管導通時,該至少一輔助開關的第三端與該至少一輔助開關的第二端導通,當在該閑置時間,該上拉控制電路控制該上拉晶體管導通時,該些輔助開關的第一端與該些輔助開關的第二端導通, 其中,R以及S為自然數,且O < S < = R。
16.—種電子產品,其特征在于,包括: 一被動液晶顯示面板; 至少一按鍵; 一液晶顯不與鍵盤掃描相容電路,包括: 一驅動微處理單元,包括一電源端、一共接電壓端、一內部控制邏輯電路以及至少一輸入輸出控制電路,其中,所述輸入輸出控制電路耦接所述至少一按鍵的第一端,其中,該電源端接收一微處理電源,其中,該共接電壓端接收一共接電壓; 至少一個輸入輸出端口焊墊,其中,所述至少一輸入輸出端口焊墊耦接在所述至少一輸入輸出控制電路以及所述按鍵的第一端之間; 多數個共接/區段焊墊,其中,該些共接/區段焊墊對應的耦接該被動液晶顯示面板的多個共接/區段線, 其中,所述共接/區段焊墊的至少其中之一特定共接/區段焊墊耦接所述至少一按鍵的第二端; 多數個上拉控制電路,其中,每一該些上拉控制電路包括一輸入端以及一輸出端,每一該些上拉控制電路的輸入端對應的耦接于該內部控制邏輯電路; 多數個下拉控制電路,其中,每一該些下拉控制電路包括一輸入端以及一輸出端,每一該些下拉控制電路的輸入端對應的耦接于該內部控制邏輯電路; 多數個上拉晶體管,其中,每一該些上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第I個上拉晶體管的柵極耦接第I個上拉控制電路的輸出端,第I個上拉晶體管的第一源漏極接收該微處理電源,第I個上拉晶體管的基體極耦接該被動液晶顯示面板的一液晶電源端,第I個上拉晶體管的第二源漏極耦接于該耦接第I個共接/區段焊墊; 多數個下拉晶體管,其中,每一該些下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,第J個下拉晶體管的柵極耦接于第J個下拉控制電路的輸出端,第J個下拉晶體管的第一源漏極耦接于第J個上拉晶體管的第二源漏極,第J個下拉晶體管的第二源漏極接收該共接電壓,第J個下拉晶體管的基體極接收該共接電壓;以及至少一輔助開關,其中,所述至少一輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,所述至少一輔助開關的第一端接收該微處理電源,所述至少一輔助開關的第二端耦接于該些上拉晶體管的一特定上拉晶體管的基體極,其中該特定上拉晶體管的該第二源漏極耦接該特定共接/區段焊墊,所述至少一輔助開關的控制端耦接于該些上拉控制電路的其中之一特定上拉控制電路的輸出端,所述至少一輔助開關的第三端耦接該被動液晶顯示面板的該液晶電源端,其中,當在該液晶驅動時間,該上拉控制電路控制該特定上拉晶體管導通時,該至少一輔助開關的第三端與該至少一輔助開關的第二端導通,當在該閑置時間,該上拉控制電路控制該特定上拉晶體管導通時,該至少一輔助開關的第一端與該至少一輔助開關的第二端導通, 其中,I以及J為自然數,且O < I <=所述共接/區段焊墊的數目,且O < J<=所述共接/區段焊墊的數目。
17.如權利要求16所述的電子產品,其特征在于,所述液晶顯示與鍵盤掃描相容電路用以驅動N列XM行個按鍵,且所述液晶顯示與鍵盤掃描相容電路包括: M個輸入輸出端口焊墊,其中,第K個輸入輸出端口焊墊耦接第K行的所述按鍵的第一端; N個特定共接/區段焊墊,其中,第P個特定共接/區段焊墊耦接第P列的所述按鍵的A-Ap ~.上山弟.~-? ; N個輔助開關,其中,所述N個輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,所述第P個輔助開關的第一端接收所述微處理電源,所述第P個輔助晶體管的第二端耦接于第P個上拉晶體管的基體極,所述第P個輔助晶體管的第三端耦接所述被動液晶顯示面板的所述液晶電源端,所述第P個輔助開關的控制端耦接于第P個些上拉控制電路的輸出端, 其中,N、M以及P為自然數,且O < P < = N。
18.如權利要求17所述的電子產品,其特征在于,更包括: N個單向性導通元件,其中,每一所述單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的所述按鍵的第二端,其中,所述單向性導通元件的導通方向為從所述單向性導通元件的第一端到所述單向性導通元件的第二端, 其中,Q為自然數,且O < Q <= N。
19.如權利要求17所述的電子產品,其特征在于,更包括: N個單向性導通元件,其中,每一所述單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的所述按鍵的第二端,其中,所述單向性導通元件的導通方向為從所述單向性導通元件的第二端到所述單向性導通元件的第一端, 其中,Q為自然數,且O < Q < = N。
20.如權利要求17所述的電子產品,其特征在于,所述共接/區段焊墊的數目為R,且所述液晶顯示與鍵盤掃描相容電路包括: R個上拉控制電路,其中,每一所述上拉控制電路包括一輸入端以及一輸出端,其中,每一所述上拉控制電路的輸入端對應的耦接于所述內部控制邏輯電路,每一所述上拉控制電路的輸出端耦接對應的上拉晶體管的柵極;以及 R個輔助開關,其中,所述R個輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,所述第S個輔助開關的第二端耦接于第S個上拉晶體管的的基體極,所述第S個輔助開關的第三端耦接所述被動液晶顯示面板的所述液晶電源端,所述第S個輔助開關的控制端耦接于第S個上拉控制電路的輸出端,其中,當在所述液晶驅動時間,所述上拉控制電路控制所述上拉晶體管導通 時,所述至少一輔助開關的第三端與所述至少一輔助開關的第二端導通,當在所述閑置時間,所述上拉控制電路控制所述上拉晶體管導通時,所述輔助開關的第一端與所述輔助開關的第二端導通, 其中,R以及S為自然數,且O < S < = R0
21.一種液晶顯示與鍵盤掃描相容電路,其特征在于,用以在一液晶驅動時間驅動一被動液晶顯示面板,且在一閑置時間,驅動至少一按鍵,所述液晶顯示與鍵盤掃描相容電路包括: 一驅動微處理單兀,包括一電源端、一共接電壓端、內部控制邏輯電路以及一輸入輸出控制電路,其中,所述輸入輸出控制電路耦接所述至少一按鍵的第一端,其中,所述電源端接收一微處理電源,其中,所述共接電壓端接收一共接電壓; 多數個共接/區段焊墊,其中,所述共接/區段焊墊對應的耦接所述被動液晶顯示面板的多個共接/區段線, 其中,所述共接/區段焊墊的至少其中的一特定共接/區段焊墊耦接所述至少一按鍵的第二端; 至少一輸入輸出端口焊墊,其中,所述至少一輸入輸出端口焊墊耦接在所述輸入輸出控制電路以及所述按鍵的第一端之間; 至少一上拉控制電路,其中,所述至少一上拉控制電路包括一輸入端以及一輸出端,所述至少一上拉控制電路的輸入端耦接于所述輸入輸出控制電路; 至少一下拉控制電路,其中,所述至少一下拉控制電路包括一輸入端以及一輸出端,所述至少一下拉控制電路的輸入端耦接于所述輸入輸出控制電路;至少一上拉晶體管,其中,所述至少一上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述至少一上拉晶體管的柵極耦接所述至少一上拉控制電路的輸出端,所述至少一上拉晶體管的第一源漏極接收該微處理電源,所述至少一上拉晶體管的基體極耦接所述被動液晶顯示面板的一液晶電源端,所述至少一上拉晶體管的第二源漏極耦接于所述至少一輸入輸出端口焊墊; 至少一下拉晶體管,其中,所述至少一下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述至少一下拉晶體管的柵極耦接于所述至少一下拉控制電路的輸出端,所述至少一下拉晶體管的第一源漏極耦接于所述至少一上拉晶體管的第二源漏極,所述至少一下拉晶體管的第二源漏極接收所述共接電壓,所述至少一下拉晶體管的基體極接收所述共接電壓;以及 至少一輔助晶體管,其中,所述至少一輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述至少一輔助晶體管的第一源漏極接收所述微處理電源,所述至少一輔助晶體管的基體極耦接于所述共接電壓端,所述至少一輔助晶體管的第二源漏極耦接于所述至少一輸入輸出端口焊墊,所述至少一輔助晶體管的柵極耦接所述至少一上拉控制電路的一反相輸出端,其中,所述至少一上拉控制電路的所述反相輸出端的輸出信號與所述特定上拉控制電路的輸出端的輸出信號的相位相反。
22.如權利要求21所述的液晶顯示與鍵盤掃描相容電路,其特征在于,所述液晶顯示與鍵盤掃描相容電路用以驅動N列XM行個按鍵,且所述液晶顯示與鍵盤掃描相容電路包括: M個輸入輸出端口焊墊,第K個輸入輸出端口焊墊耦接在第K行的所述按鍵的第一端以及所述輸入輸出控制電路之間; N個特定共接/區段焊墊,其中,第P個特定區段焊墊耦接第P列的所述按鍵的第二端; N個第一特定上拉控制電路,其中,每一所述第一特定上拉控制電路包括一輸入端、一輸出端以及一反相輸出端,其中,所述第一特定上拉控制電路的所述反相輸出端的輸出信號與所述第一特定上拉控制電路的輸出端的輸出信號的相位相反,每一所述第一特定上拉控制電路的輸入端對應的耦接于所述內部控制邏輯電路; N個第一輔助晶體管,其中,所述N個第一輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第P個第一輔助晶體管的第一源漏極接收所述微處理電源,所述第P個第一輔助晶體管的基體極耦接于所述共接電壓端,所述第P個第一輔助晶體管的第二源漏極耦接于第P個特定共接/區段焊墊,所述第P個輔助晶體管的柵極耦接第P個特定上拉控制電路的所述反相輸出端; M個第二特定上拉控制電路,其中,每一所述第二特定上拉控制電路包括一輸入端、一輸出端以及一反相輸出端,其中,所述第二特定上拉控制電路的所述反相輸出端的輸出信號與所述第二特定上拉控制電路的輸出端的輸出信號的相位相反,每一所述第二上拉控制電路以及所述第二特定上拉控制電路的輸入端對應的耦接于所述輸入輸出控制電路;以及M個第二輔助晶體管,其中,所述M個第二輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第T個第二輔助晶體管的第一源漏極接收所述微處理電源,所述第T個輔助晶體管的基體極耦接于所述共接電壓端,所述第T個輔助晶體管的第二源漏極耦接于第P個特定共接/區段焊墊,所述第T個輔助晶體管的柵極耦接第P個特定上拉控制電路的所述反相輸出端, 其中,N、M、T以及P為自然數,且0<Ρ<=Ν以及0<Τ<=Μ。
23.如權利要求22所述的液晶顯示與鍵盤掃描相容電路,其特征在于,更包括: N個單向性導通元件,其中,每一所述單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的所述按鍵的第二端,其中,所述單向性導通元件的導通方向為從所述單向性導通元件的第一端到所述單向性導通元件的第二端, 其中,Q為自然數,且O < Q < = N。
24.如權利要求22所述的液晶顯示與鍵盤掃描相容電路,其特征在于,更包括: N個單向性導通元件,其中,每一所述單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的所述按鍵的第二端,其中,所述單向性導通元件的導通方向為從所述單向性導通元件的第二端到所述單向性導通元件的第一端, 其中,Q為自然數,且O < Q < = N。
25.如權利要求22所述的液晶顯示與鍵盤掃描相容電路,其特征在于,所述輸入輸出端口焊墊的數目為R,且所述液晶顯示與鍵盤掃描相容電路包括: R個上拉控制電路,其中,每一所述上拉控制電路包括一輸入端、一輸出端以及一反相輸出端,其中,所述上拉控制電路的所述反相輸出端的輸出信號與所述特定上拉控制電路的輸出端的輸出信號的相位相反, 每一所述上拉控制電路的輸入端對應的耦接于所述輸入輸出控制電路;以及 R個輔助晶體管,其中,所述R個輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第S個輔助晶體管的第一源漏極接收所述微處理電源,所述第S個輔助晶體管的基體極耦接于所述共接電壓端,所述第S個輔助晶體管的第二源漏極耦接于第S個輸入輸出端口焊墊,所述第S個輔助晶體管的柵極耦接第S個上拉控制電路的所述反相輸出端, 其中,R以及S為自然數,且O < S < = R。
26.—種電子產品,其特征在于,包括: 一被動液晶顯示面板; 至少一按鍵; 一液晶顯不與鍵盤掃描相容電路,包括: 一驅動微處理單兀,包括一電源端、一共接電壓端、一內部控制邏輯電路以及一輸入輸出控制電路,其中,所述輸入輸出控制電路耦接所述至少一按鍵的第一端,其中,所述電源端接收一微處理電源,其中,所述共接電壓端接收一共接電壓; 多數個共接/區段焊墊,其中,所述共接/區段焊墊對應的耦接所述被動液晶顯示面板的多個共接/區段線, 其中,所述共接/區段焊墊的至少其中的一特定共接/區段焊墊耦接所述至少一按鍵的第二端; 至少一輸入輸出端口焊墊,其中,所述至少一輸入輸出端口焊墊耦接在所述輸入輸出控制電路以及所述按鍵的第一端之間; 至少一上拉控制電路,其中,所述至少一上拉控制電路包括一輸入端以及一輸出端,所述至少一上拉控制電路的輸入端耦接于所述輸入輸出控制電路; 至少一下拉控制電路,其中,所述至少一下拉控制電路包括一輸入端以及一輸出端,所述至少一下拉控制電路的輸入端耦接于所述輸入輸出控制電路; 至少一上拉晶體管,其中,所述至少一上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述至少一上拉晶體管的柵極耦接所述至少一上拉控制電路的輸出端,所述至少一上拉晶體管的第一源漏極接收所述微處理電源,所述至少一上拉晶體管的基體極耦接所述被動液晶顯示面板的一液晶電源端,所述至少一上拉晶體管的第二源漏極耦接于所述至少一輸入輸出端口焊墊; 至少一下拉晶體管,其中,所述至少一下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述至少一下拉晶體管的柵極耦接于所述至少一下拉控制電路的輸出端,所述至少一下拉晶體管的第一源漏極耦接于所述至少一上拉晶體管的第二源漏極,所述至少一下拉晶體管的第二源漏極接收所述共接電壓,所述至少一下拉晶體管的基體極接收所述共接電壓;以及 至少一輔助晶體管,其中,所述至少一輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述至少一輔助晶體管的第一源漏極接收所述微處理電源,所述至少一輔助晶體管的基體極耦接于所述共接電壓端,所述至少一輔助晶體管的第二源漏極耦接于所述至少一輸入輸出端口焊墊,所述至少一輔助晶體管的柵極耦接所述至少一上拉控制電路的一反相輸出端,其中,所述至少一上拉控制電路的所述反相輸出端的輸出信號與所述特定上拉控制電路的輸出端的輸出信號的相位相反。
27.如權利要求26所述的電子產品,其特征在于,所述液晶顯示與鍵盤掃描相容電路用以驅動N列XM行個按鍵,且所述液晶顯示與鍵盤掃描相容電路包括: M個輸入輸出端口焊墊,第K個輸入輸出端口焊墊耦接在第K行的該些按鍵的第一端以及所述M個輸入輸出控制電路之間; N個特定共接/區段焊墊,其中,第P個特定區段焊墊耦接第P列的所述按鍵的第二端; N個第一特定上拉控制電路,其中,每一所述第一特定上拉控制電路包括一輸入端、一輸出端以及一反相輸出端,其中,所述第一特定上拉控制電路的所述反相輸出端的輸出信號與所述第一特定上拉控制電路的輸出端的輸出信號的相位相反,每一所述第一特定上拉控制電路的輸入端對應的耦接于所述內部控制邏輯電路; N個第一輔助晶體管,其中,所述N個第一輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第P個第一輔助晶體管的第一源漏極接收所述微處理電源,所述第P個第一輔助晶體管的基體極耦接于所述共接電壓端,所述第P個第一輔助晶體管的第二源漏極耦接于第P個特定共接/區段焊墊,所述第P個輔助晶體管的柵極耦接第P個特定上拉控制電路的所述反相輸出端; M個第二特定上拉控制電路,其中,每一所述第二特定上拉控制電路包括一輸入端、一輸出端以及一反相輸出端,其中,所述第二特定上拉控制電路的所述反相輸出端的輸出信號與所述第二特定上拉控制電路的輸出端的輸出信號的相位相反,每一所述第二上拉控制電路以及所述特定上拉控制電路的輸入端對應的耦接于所述輸入輸出控制電路;以及 M個第二輔助晶體管,其中,所述M個第二輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第T個第二輔助晶體管的第一源漏極接收所述微處理電源,所述第T個輔助晶體管的基體極耦接于所述共接電壓端,所述第T個輔助晶體管的第二源漏極耦接于第P個特定共接/區段焊墊,所述第T個輔助晶體管的柵極耦接第P個特定上拉控制電路的所述反相輸出端, 其中,N、M、T以及P為自然數,且O < P<=N以及0<Τ<=Μ。
28.如權利要求27所述的電子產品,其特征在于,更包括: N個單向性導通元件,其中,每一所述單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的所述按鍵的第二端,其中,所述單向性導通元件的導通方向為從所述單向性導通元件的第一端到所述單向性導通元件的第二端, 其中,Q為自然數,且O < Q < = N。
29.如權利要求27所述的電子產品,其特征在于,更包括: N個單向性導通元件,其中,每一所述單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的所述按鍵的第二端,其中,所述單向性導通元件的導通方向為從所述單向性導通元件的第二端到所述單向性導通元件的第一端, 其中,Q為自然數,且O < Q <= N。
30.如權利要求27所述的電子產品,其特征在于,所述輸入輸出端口焊墊的數目為R,且所述液晶顯示與鍵盤掃描相容電路包括: R個上拉控制電路,其中,每一所述上拉控制電路包括一輸入端、一輸出端以及一反相輸出端,其中,所述上拉控制電路的所述反相輸出端的輸出信號與所述特定上拉控制電路的輸出端的輸出信號的相位相反,每一所述上拉控制電路的輸入端對應的耦接于所述輸入輸出控制電路;以及 R個輔助晶體管,其中,所述R個輔助晶體管包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第S個輔助晶體管的第一源漏極接收所述微處理電源,所述第S個輔助晶體管的基體極耦接于所述共接電壓端,所述第S個輔助晶體管的第二源漏極耦接于第S個輸入輸出端口焊墊,所述第S個輔助晶體管的柵極耦接第S個上拉控制電路的所述反相輸出端, 其中,R以及S為自然數,且O < S < = R。
31.一種液晶顯示與鍵盤掃描相容電路,其特征在于,用以在一液晶驅動時間驅動一被動液晶顯示面板,且在一閑置時間,驅動至少一按鍵,此液晶顯示與鍵盤掃描相容電路包括: 一驅動微處理單兀,包括一電源端、一共接電壓端、一內部控制邏輯電路以及一輸入輸出控制電路,其中,所述輸入輸出控制電路耦接所述至少一按鍵的第一端,其中,所述電源端接收一微處理電源,其中,所述共接電壓端接收一共接電壓; 多數個共接/區段焊墊,其中,所述共接/區段焊墊對應的耦接所述被動液晶顯示面板的多個共接/區段線,其中,所述共接/區段焊墊的至少其中的一特定共接/區段焊墊耦接所述至少一按鍵的第二端; 至少一輸入輸出端口焊墊,其中,所述至少一輸入輸出端口焊墊耦接在所述輸入輸出控制電路以及所述按鍵的第一端之間; 至少一上拉控制電路,其中,所述至少一上拉控制電路包括一輸入端以及一輸出端,所述至少一上拉控制電路的輸入端對應的耦接于所述輸入輸出控制電路; 至 少一下拉控制電路,其中,所述至少一下拉控制電路包括一輸入端以及一輸出端,所述至少一下拉控制電路的輸入端對應的耦接于所述輸入輸出控制電路; 至少一上拉晶體管,其中,所述至少一上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述至少一上拉晶體管的柵極耦接所述至少一上拉控制電路的輸出端,所述至少一上拉晶體管的第一源漏極接收所述微處理電源,所述至少一上拉晶體管的第二源漏極耦接于所述至少一輸入輸出端口焊墊; 至少一下拉晶體管,其中,所述至少一下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述至少一下拉晶體管的柵極耦接于所述至少一下拉控制電路的輸出端,所述至少一下拉晶體管的第一源漏極耦接于所述至少一上拉晶體管的第二源漏極,所述至少一下拉晶體管的第二源漏極接收所述共接電壓,所述至少一下拉晶體管的基體極接收所述共接電壓;以及 至少一輔助開關,其中,所述至少一輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,所述至少一輔助開關的第一端接收所述微處理電源,所述至少一輔助開關的第二端耦接于所述至少一上拉晶體管的基體極,所述至少一輔助開關的控制端耦接于所述至少一上拉控制電路的輸出端,所述至少一輔助開關的第三端耦接所述被動液晶顯示面板的所述液晶電源端,其中,當在所述閑置時間,所述上拉控制電路控制所述特定上拉晶體管導通時,所述至少一輔助開關的第一端與所述至少一輔助開關的第二端導通。
32.如權利要求31所述的液晶顯示與鍵盤掃描相容電路,其特征在于,所述液晶顯示與鍵盤掃描相容電路用以驅動N列XM行個按鍵,且所述液晶顯示與鍵盤掃描相容電路包括: M個輸入輸出端口焊墊,第K個輸入輸出端口焊墊耦接在第K行的所述按鍵的第一端以及所述輸入輸出控制電路之間; N個特定共接/區段焊墊,其中,第P個特定區段焊墊耦接第P列的所述按鍵的第二端; N個第一特定上拉控制電路,其中,每一所述第一特定上拉控制電路包括一輸入端、以及一輸出端,每一所述第一特定上拉控制電路的輸入端對應的耦接于所述內部控制邏輯電路; N個第一特定上拉晶體管,其中,所述N個第一特定上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第P個第一特定上拉晶體管的柵極耦接所述第P個第一特定上拉控制電路的輸出端,所述第P個第一特定上拉晶體管的第一源漏極接收所述微處理電源,所述第P個第一特定上拉晶體管的第二源漏極耦接于所述耦接所述第P個特定共接/區段焊墊; N個第一輔助開關,其中,所述N個第一輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,所述第P個第一輔助開關的第一端接收所述微處理電源,所述第P個第一輔助開關的第二端耦接于第P個第一特定上拉晶體管的基體極,所述第P個輔助開關的第三端耦接所述被動液晶顯示面板的所述液晶電源端,所述第P個輔助開關的控制端耦接于第P個第一特定上拉控制電路的輸出端; M個第二特定上拉控制電路,其中,每一所述第二特定上拉控制電路包括一輸入端、以及一輸出端,每一所述第二特定上拉控制電路的輸入端對應的I禹接于所述輸入輸出控制電路; M個第二特定上拉晶體管,其中,所述M個第二特定上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第T個第二特定上拉晶體管的柵極耦接所述第T個第二特定上拉控制電路的輸出端,所述第T個第二特定上拉晶體管的第一源漏極接收所述微處理電源,所述第T個第一特定上拉晶體管的第二源漏極耦接于所述耦接所述第T個輸入輸出端口焊墊; M個第二輔助開關,其中,所述N個第二輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,所述第T個第二輔助開關的第一端接收所述微處理電源,所述第T個第二輔助開關的第二端耦接于第T個第二特定上拉晶體管的基體極,所述第T個第二輔助開關的第三端耦接所述被動液晶顯示面板的所述液晶電源端,所述第T個輔助開關的控制端耦接于第T個第二特定上拉控制電路的輸出端, 其中,N、M、T以及P為自然數,且0<Ρ<=Ν以及0<Τ<=Μ。
33.如權利要求32所述的液晶顯示與鍵盤掃描相容電路,其特征在于,更包括: N個單向性導通元件,其中,每一所述單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的 所述按鍵的第二端,其中,所述單向性導通元件的導通方向為從所述單向性導通元件的第一端到所述單向性導通元件的第二端, 其中,Q為自然數,且O < Q < = N。
34.如權利要求32所述的液晶顯示與鍵盤掃描相容電路,其特征在于,更包括: N個單向性導通元件,其中,每一所述單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的所述按鍵的第二端,其中,所述單向性導通元件的導通方向為從所述單向性導通元件的第二端到所述單向性導通元件的第一端, 其中,Q為自然數,且O < Q <= N。
35.如權利要求32所述的液晶顯示與鍵盤掃描相容電路,其特征在于,所述輸入輸出端口焊墊的數目為R,且所述液晶顯示與鍵盤掃描相容電路包括: R個上拉控制電路,其中,每一所述上拉控制電路包括一輸入端以及一輸出端,其中,每一所述上拉控制電路的輸入端對應的稱接于所述輸入輸出控制電路,每一所述上拉控制電路的輸出端耦接對應的上拉晶體管的柵極; R個上拉晶體管,其中,每一所述上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第S個上拉晶體管的柵極耦接所述第S個上拉控制電路的輸出端,所述第S個上拉晶體管的第一源漏極接收所述微處理電源,所述第S個上拉晶體管的第二源漏極耦接于所述第S個輸入輸出端口焊墊;以及R個輔助開關,其中,所述R個輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,所述第S個輔助開關的第二端耦接于第S個上拉晶體管的的基體極,所述第S個輔助開關的第三端耦接所述被動液晶顯示面板的所述液晶電源端,所述第S個輔助開關的控制端耦接于第S個上拉控制電路的輸出端,其中,當在所述液晶驅動時間,所述上拉控制電路控制所述上拉晶體管導通時,所述輔助開關的第三端與所述輔助開關的第二端導通,當在所述閑置時間,所述上拉控制電路控制所述上拉晶體管導通時,所述輔助開關的第一端與所述輔助開關的第二端導通, 其中,R以及S為自然數,且O < S < = R。
36.一種電子產品,其特征在于,包括: 一被動液晶顯示面板; 至少一按鍵; 一液晶顯不與鍵盤掃描相容電路,包括: 一驅動微處理單兀,包括一電源端、一共接電壓端、一內部控制邏輯電路以及一輸入輸出控制電路,其中,所述輸入輸出控制電路耦接所述至少一按鍵的第一端,其中,所述電源端接收一微處理電源,其中,所述共接電壓端接收一共接電壓; 多數個共接/區段焊墊,其中,所述共接/區段焊墊對應的耦接所述被動液晶顯示面板的多個共接/區段線, 其中,所述共接/區段焊墊的 至少其中的一特定共接/區段焊墊耦接所述至少一按鍵的第二端; 至少一輸入輸出端口焊墊,其中,所述至少一輸入輸出端口焊墊耦接在所述輸入輸出控制電路以及所述按鍵的第一端之間; 至少一上拉控制電路,其中,所述至少一上拉控制電路包括一輸入端以及一輸出端,所述至少一上拉控制電路的輸入端對應的耦接于所述輸入輸出控制電路; 至少一下拉控制電路,其中,所述至少一下拉控制電路包括一輸入端以及一輸出端,所述至少一下拉控制電路的輸入端對應的耦接于所述輸入輸出控制電路; 至少一上拉晶體管,其中,所述至少一上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述至少一上拉晶體管的柵極耦接所述至少一上拉控制電路的輸出端,所述至少一上拉晶體管的第一源漏極接收所述微處理電源,所述至少一上拉晶體管的第二源漏極耦接于所述耦接所述至少一輸入輸出端口焊墊; 至少一下拉晶體管,其中,所述至少一下拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述至少一下拉晶體管的柵極耦接于所述至少一下拉控制電路的輸出端,所述至少一下拉晶體管的第一源漏極耦接于所述至少一上拉晶體管的第二源漏極,所述至少一下拉晶體管的第二源漏極接收所述共接電壓,所述至少一下拉晶體管的基體極接收所述共接電壓;以及 至少一輔助開關,其中,所述至少一輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,所述至少一輔助開關的第一端接收所述微處理電源,所述至少一輔助開關的第二端耦接于所述至少一上拉晶體管的基體極,所述至少一輔助開關的控制端耦接于所述至少一上拉控制電路的輸出端,所述至少一輔助開關的第三端耦接所述被動液晶顯示面板的所述液晶電源端,其中,當在所述閑置時間,所述上拉控制電路控制所述特定上拉晶體管導通時,所述至少一輔助開關的第一端與所述至少一輔助開關的第二端導通。
37.如權利要求36所述的電子產品,其特征在于,所述液晶顯示與鍵盤掃描相容電路用以驅動N列XM行個按鍵,且所述液晶顯示與鍵盤掃描相容電路包括: M個輸入輸出端口焊墊,第K個輸入輸出端口焊墊耦接在第K行的所述按鍵的第一端以及所述輸入輸出控制電路之間; N個特定共接/區段焊墊,其中,第P個特定區段焊墊耦接第P列的所述按鍵的第二端; N個第一特定上拉控制電路,其中,每一所述第一特定上拉控制電路包括一輸入端、以及一輸出端,每一所述第一特定上拉控制電路的輸入端對應的耦接于所述內部控制邏輯電路; N個第一特定上拉晶體管,其中,所述N個第一特定上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第P個第一特定上拉晶體管的柵極耦接所述第P個第一特定上拉控制電路的輸出端,所述第P個第一特定上拉晶體管的第一源漏極接收所述微處理電源,所述第P個第一特定上拉晶體管的第二源漏極耦接于所述耦接所述第P個特定共接/區段焊墊; N個第一輔助開關,其中,所述N個第一輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,所述第P個第一輔助開關的第一端接收所述微處理電源,所述第P個第一輔助開關的第二端耦接于第P個第一特定上拉晶體管的基體極,所述第P個輔助開關的第三端耦接所述被動液晶顯示面板的所述液晶電源端,所述第P個輔助開關的控制端耦接于第P個第一特定上拉控制電路的輸出端; M個第二特定上拉控制電路,其中,每一所述第二特定上拉控制電路包括一輸入端、以及一輸出端,每一所述第二特定上拉控制電路的輸入端對應的I禹接于所述輸入輸出控制電路; M個第二特定上拉晶體管,其中,所述M個第二特定上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第T個第二特定上拉晶體管的柵極耦接所述第T個第二特定上拉控制電路的輸出端,所述第T個第二特定上拉晶體管的第一源漏極接收所述微處理電源,所述第T個第一特定上拉晶體管的第二源漏極耦接于該耦接所述第T個輸入輸出端口焊墊; M個第二輔助開關,其中,所述N個第二輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,所述第T個第二輔助開關的第一端接收所述微處理電源,所述第T個第二輔助開關的第二端耦接于第T個第二特定上拉晶體管的基體極,所述第T個第二輔助開關的第三端耦接所述被動液晶顯示面板的所述液晶電源端,所述第T個輔助開關的控制端耦接于第T個第二特定上拉控制電路的輸出端, 其中,N、M、T以及P為自然數,且0<Ρ<=Ν以及0<Τ<=Μ。
38.如權利要求37所述的電子產品,其特征在于,更包括: N個單向性導通元件,其中,每一所述單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的所述按鍵的第二端,其中,所述單向性導通元件的導通方向為從所述單向性導通元件的第一端到所述單向性導通元件的第二端,其中,Q為自然數,且O < Q < = N。
39.如權利要求37所述的電子產品,其特征在于,更包括: N個單向性導通元件,其中,每一所述單向性導通元件分別包括一第一端以及一第二端,其中,第Q個單向性導通元件的第一端耦接第Q個特定共接/區段焊墊,且第Q個單向性導通元件的第二端耦接第Q列的所述按鍵的第二端,其中,所述單向性導通元件的導通方向為從所述單向性導通元件的第二端到所述單向性導通元件的第一端, 其中,Q為自然數,且O < Q <= N。
40.如權利要求37所述的電子產品,其特征在于,所述輸入輸出端口焊墊的數目為R,且所述液晶顯示與鍵盤掃描相容電路包括: R個上拉控制電路,其中,每一所述上拉控制電路包括一輸入端以及一輸出端,其中,每一所述上拉控制電路的輸入端對應的稱接于所述輸入輸出控制電路,每一所述上拉控制電路的輸出端耦接對應的上拉晶體管的柵極; R個上拉晶體管,其中,每一所述上拉晶體管分別包括一柵極、一第一源漏極、一第二源漏極以及一基體極,其中,所述第S個上拉晶體管的柵極耦接所述第S個上拉控制電路的輸出端,所述第S個上拉晶體管的第一源漏極接收所述微處理電源,所述第S個上拉晶體管的第二源漏極耦接于所述第S個輸入輸出端口焊墊;以及 R個輔助開關,其中,所述R個輔助開關包括一第一端、一第二端、一第三端以及一控制端,其中,所述第S個輔助開關的第二端耦接于第S個上拉晶體管的的基體極,所述第S個輔助開關的第三端耦接所述被動液晶顯示面板的所述液晶電源端,所述第S個輔助開關的控制端耦接于第S個上拉控制電路的輸出端,其中,當在所述液晶驅動時間,該上拉控制電路控制該上拉晶體管導通時,所述輔助開關的第三端與所述輔助開關的第二端導通,當在所述閑置時間,所述上拉控制電路控制所述上拉晶體管導通時,所述輔助開關的第一端與所述輔助開關的第二端導 通, 其中,R以及S為自然數,且O < S < = R。
【文檔編號】G09G3/36GK103544922SQ201210235068
【公開日】2014年1月29日 申請日期:2012年7月9日 優先權日:2012年7月9日
【發明者】羅世明, 許耀峰, 陳映州 申請人:凌通科技股份有限公司