專利名稱:一種陣列基板控制電路、陣列基板和液晶面板的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及電子和液晶顯示領(lǐng)域,特別是涉及陣列基板控制電路、陣列基板和液晶面板。
背景技術(shù):
隨著科技進步,各種電子產(chǎn)品已成為人們生活不可或缺的一部分。其中,顯示器為多媒體電子產(chǎn)品的重要組件。由于液晶顯示器具有省電、體積小、無輻射、耗電低、高分辨率和畫質(zhì)穩(wěn)定等優(yōu)點,已逐漸取代傳統(tǒng)的陰極射線管顯示器,廣泛應(yīng)用于手機、電視、計算機等電子產(chǎn)品的顯示面板上?,F(xiàn)有的液晶顯示器普遍采用薄膜晶體管液晶顯示(Thin Film Transistor-Liquid Crystal Display, TFT-LCD)的驅(qū)動電路結(jié)構(gòu),參見圖1所示。電路結(jié)構(gòu)主要包括直流電壓轉(zhuǎn)換器(DC/DC Converter) 101、參考電壓產(chǎn)生(Gamma)單元102、時序控制器(Timing Controller, T/CON) 103、驅(qū)動電路(Driver Interface Connector)和面板連接器106。其中驅(qū)動電路包括柵極驅(qū)動電路(Gate Driver IC) 104和源極驅(qū)動電路 (Source Driver IC)105。需要指出的是,現(xiàn)有的T/C0N103自身帶有復(fù)位(Reset)功能,其Reset管腳接于T/C0N103的電源輸入端,如果外部的輸入電源與T/C0N103的輸入電源直接連接,則T/ C0N103的Reset管腳與TFT-IXD的外部供給電源為同一路輸入。從而,現(xiàn)有的TFT-IXD在執(zhí)行關(guān)機操作時,由于外部電源的關(guān)閉需要一定時間,而T/C0N103的Reset管腳接于T/ C0N103的電源輸入端,因此Reset管腳處的電壓下降也需要經(jīng)歷與外部電源的電壓下降同樣長的時間。從而導(dǎo)致電源關(guān)閉的時間段內(nèi)T/C0N103仍處于工作狀態(tài),仍然進行列時鐘信號Onock Pulse Vertical,CPV)的輸出。CPV信號輸出并加載到柵極驅(qū)動電路上,使得一部分TFT的柵線仍然處于打開狀態(tài)。同理,DC/DC轉(zhuǎn)換器101在電源關(guān)閉的時間段內(nèi)也處于工作狀態(tài),但是DC/DC轉(zhuǎn)換器101輸出的模擬供電電壓(Analog Voltage, AVDD)會隨著輸入電源的電壓降低而降低,而Gammal02中產(chǎn)生的Gamma基準電壓也隨會著AVDD的降低而減小。這樣源極驅(qū)動電路的輸出數(shù)據(jù)會加載于這部分TFT的源極上。對于采用常白模式的液晶屏來說,Gamma基準電壓越小,顯示的畫面越偏向白色,這樣就使得電源關(guān)閉的過程中, 液晶屏上仍然處于打開狀態(tài)的TFT所對應(yīng)的位置處有一定的白畫面顯示。對于單一的低灰度、暗畫面來說,液晶屏中間會有一橫向貫通的稍亮區(qū)域,這種情況即為H-block(亮塊)現(xiàn)象。為改善關(guān)機時的顯示問題,現(xiàn)多采用關(guān)閉背光源的方法。而且由于TFT特性所致, 關(guān)機時需要一定的放電時間,所以容易出現(xiàn)由于TFT放電不良導(dǎo)致的關(guān)機閃屏等問題。
實用新型內(nèi)容本實用新型實施例提供一種陣列基板控制電路、陣列基板和液晶面板,用于提高液晶畫面顯示效果。[0007]—種陣列(Array)電路,包括柵線、數(shù)據(jù)線、帶控制端的開關(guān)、比較電路、接地端、 VDD端禾口 DVDD端;[0008]比較電路的兩個輸入端分別連接VDD端和DVDD端,比較電路的輸出端與開關(guān)的控制端連接;[0009]柵線、數(shù)據(jù)線和接地端與開關(guān)連接;[0010]當DVDD端的電壓高于VDD端的電壓時,比較電路輸出閉合信號,使開關(guān)閉合;當開關(guān)閉合時,柵線和數(shù)據(jù)線均與接地端連通。[0011]陣列基板控制電路包括多條柵線、多條數(shù)據(jù)線和一個帶控制端的開關(guān);多條柵線、 多條數(shù)據(jù)線和接地端與開關(guān)連接,當開關(guān)閉合時,多條柵線和多條數(shù)據(jù)線均與接地端連通; 或者[0012]陣列基板控制電路包括多條柵線、多條數(shù)據(jù)線和多個帶控制端的開關(guān);每條柵線和每條數(shù)據(jù)線均與一個開關(guān)連接,當開關(guān)閉合時,每條柵線和每條數(shù)據(jù)線均與接地端連通。[0013]所述帶控制端的開關(guān)為MOS管。[0014]陣列基板控制電路還包括延時回路;[0015]比較電路的第一輸入端通過延時回路與DVDD端連接。[0016]延時回路包括第一電阻Rl和電容Cl ;[0017]第一電阻Rl的第一端與比較電路的第一輸入端連接,第一電阻Rl的第二端與 DVDD端連接;[0018]電容Cl的第一端與DVDD端連接,電容Cl的第二端接地。[0019]陣列基板控制電路還包括分壓電路;[0020]比較電路的第二輸入端通過分壓電路與VDD端連接。[0021]分壓電路包括第二電阻R2和第三電阻R3 ;[0022]第二電阻R2的第一端與比較電路的第二輸入端連接,第二電阻R2的第二端與VDD 端連接;[0023]第三電阻R3的第一端與比較電路的第二輸入端連接,第三電阻R3的第二端接地。[0024]一種陣列基板,包括如前述的陣列基板控制電路。[0025]一種液晶面板,包括如前述的陣列基板。[0026]本實用新型實施例中在關(guān)機時,DVDD小于VDD,此時通過比較電路控制開關(guān)閉合, 使柵線和數(shù)據(jù)線接地,以便迅速放電,從而解決了 H-block問題,以及TFT放電不良導(dǎo)致的關(guān)機閃屏等問題,改善了畫面顯示效果。
[0027]圖1為現(xiàn)有技術(shù)中驅(qū)動電路的示意圖;[0028]圖2為本實用新型實施例中陣列基板控制電路的結(jié)構(gòu)圖;[0029]圖3為本實用新型實施例中帶分壓電路的陣列基板控制電路的結(jié)構(gòu)圖;[0030]圖4為本實用新型實施例中帶分壓電路和延時回路的陣列基板控制電路的結(jié)構(gòu)圖。
具體實施方式
[0031]本實用新型實施例中在關(guān)機時,DVDD(Digital Voltage,數(shù)字供電電壓,是液晶控制電路產(chǎn)生的數(shù)字電源電壓)小于VDD (輸入電源,即液晶控制PCB板電源電壓),此時通過比較電路控制開關(guān)閉合,使柵線和數(shù)據(jù)線接地,以便迅速放電,從而解決了 H-block問題, 以及TFT放電不良導(dǎo)致的關(guān)機閃屏等問題,改善了畫面顯示效果。[0032]參見圖2,本實施例中陣列基板控制電路包括柵線201、數(shù)據(jù)線202、帶控制端的開關(guān)203、比較電路204、接地端205、VDD端206和DVDD端207。[0033]比較電路204的兩個輸入端分別連接VDD端206和DVDD端207,比較電路的輸出端與開關(guān)203的控制端連接。柵線201、數(shù)據(jù)線202和接地端205與開關(guān)203連接。[0034]當DVDD端的電壓高于VDD端的電壓時,比較電路204輸出閉合信號,使開關(guān)203 閉合;當開關(guān)203閉合時,柵線201和數(shù)據(jù)線202均與接地端205連通,以達到放電的目的。 當DVDD端的電壓不高于VDD端的電壓時,比較電路204輸出斷開信號,使開關(guān)203保持斷開的狀態(tài);當開關(guān)203斷開時,柵線201和數(shù)據(jù)線202均與接地端205斷開,即柵線201和數(shù)據(jù)線202均與接地端205呈open (斷開)態(tài)。[0035]一條柵線201通常控制一行像素,一條數(shù)據(jù)線202通??刂埔涣邢袼?。因此,本實施例中陣列基板控制電路包括多條柵線和201多條數(shù)據(jù)線202。開關(guān)203的數(shù)量可以是一個或多個。當采用一個開關(guān)203時,多條柵線201、多條數(shù)據(jù)線202和接地端205與開關(guān)203 連接,當開關(guān)閉合時,多條柵線201和多條數(shù)據(jù)線202均與接地端205連通。采用一個開關(guān) 203的方案可節(jié)省開關(guān)203的數(shù)量,但布線比較繁瑣。較佳的,采用多個開關(guān)203,每條柵線 201和每條數(shù)據(jù)線202均與一個開關(guān)203連接,開關(guān)203的數(shù)量為柵線201和數(shù)據(jù)線202的總數(shù)。當所有開關(guān)203閉合時,多條柵線201和多條數(shù)據(jù)線202與接地端205連通。[0036]具體的,本實施例中開關(guān)203為M0S(Metal Oxide kmiconductor,金屬-氧化物-半導(dǎo)體)管。比較電路204為單門限比較器。[0037]為了較好控制VDD端206和DVDD端207的電壓,以便有利于控制開關(guān)203通斷, 進而控制柵線201和數(shù)據(jù)線202與接地端205通斷,本實施例中陣列基板控制電路還包括延時回路和分壓電路,參見圖3和圖4所示。延時回路應(yīng)用于DVDD端207,比較電路204的第一輸入端通過延時回路與DVDD端207連接。分壓電路應(yīng)用于VDD端206,比較電路204 的第二輸入端通過分壓電路與VDD端206連接。[0038]具體的,延時回路包括第一電阻Rl (Rl的取值范圍如10KΩ 100ΚΩ)和電容 Cl,延時時長t = RI ·α,α可以根據(jù)延時時長t (預(yù)先設(shè)置t的取值)計算得到。第一電阻Rl的第一端與比較電路204的第一輸入端連接,第一電阻Rl的第二端與DVDD端207連接。電容Cl的第一端與DVDD端207連接,電容Cl的第二端接地。[0039]分壓電路包括第二電阻R2(取值范圍如10K Ω 100Κ Ω )和第三電阻R3(取值范圍如10ΚΩ 100ΚΩ)。第二電阻R2的第一端與比較電路204的第二輸入端連接,第二電阻R2的第二端與VDD端206連接。第三電阻R3的第一端與比較電路204的第二輸入端連接,第三電阻R3的第二端接地。[0040]當開啟液晶顯示器時,開關(guān)203以N型MOS管為例,DVDD上升比VDD慢,且經(jīng)過Rl 和Cl的延時作用,輸給比較電路(CMP) 204的第二輸入端“ + ”極性電壓(基準電壓)上電會更晚,所以上電時CMP204的第一輸入端“-”端電壓比“ + ”端電壓高,CMP204輸出為低電平(即斷開信號),所有MOS管關(guān)閉,各柵線及數(shù)據(jù)線與接地端205之間為Open狀態(tài),液晶顯示器可以正常開始工作。[0041]正常工作時,VDD通過分壓電阻得到一個比DVDD高的電壓,此時比較電路204的 “-”端電壓比“ + ”端電壓高,比較電路204輸出為低電平,所有MOS管關(guān)閉,各柵線及數(shù)據(jù)線與接地端205之間為Open狀態(tài),液晶顯示器正常工作。[0042]關(guān)機時,由于電容的保持作用,DVDD掉電較VDD慢,此時比較電路204的“ + ”端電壓比“-”端電壓高,比較電路204輸出為高電平(即閉合信號),所有MOS管連通,各柵線及數(shù)據(jù)線與接地端205連接,各柵線及數(shù)據(jù)線同時向地放電,且電荷量保持一致,從而解決了關(guān)機時因H-block導(dǎo)致畫面不均的問題;此外還能很大程度上加快TFT放電,改善由放電過慢引起的關(guān)機閃屏等不良現(xiàn)象。[0043]本實施例中的陣列基板控制電路主要應(yīng)用在陣列基板上。陣列基板應(yīng)用在液晶面板中。[0044]本實用新型實施例中在關(guān)機時,DVDD小于VDD,此時通過比較電路控制開關(guān)閉合, 使柵線和數(shù)據(jù)線接地,以便迅速放電,從而解決了 H-block問題,以及TFT放電不良導(dǎo)致的關(guān)機閃屏等問題,改善了畫面顯示效果。本實用新型實施例還通過延時回路和分壓電路較好的控制了比較電路的兩個輸入端的電壓,從而較好的控制了柵線和數(shù)據(jù)線與地的通斷, 進而提高畫面顯示質(zhì)量。[0045]顯然,本領(lǐng)域的技術(shù)人員可以對本實用新型進行各種改動和變型而不脫離本實用新型的精神和范圍。這樣,倘若本實用新型的這些修改和變型屬于本實用新型權(quán)利要求及其等同技術(shù)的范圍之內(nèi),則本實用新型也意圖包含這些改動和變型在內(nèi)。
權(quán)利要求1.一種陣列基板控制電路,其特征在于,包括柵線、數(shù)據(jù)線、一個或多個帶控制端的開關(guān)、比較電路;比較電路的兩個輸入端分別連接VDD端和DVDD端,比較電路的輸出端與開關(guān)的控制端連接;柵線、數(shù)據(jù)線和接地端與開關(guān)連接;當DVDD端的電壓高于VDD端的電壓時,比較電路輸出閉合信號,使開關(guān)閉合;當開關(guān)閉合時,柵線和數(shù)據(jù)線均與接地端連通。
2.如權(quán)利要求1所述的陣列基板控制電路,其特征在于,所述控制電路包括一個帶控制端的開關(guān)時,多條柵線、多條數(shù)據(jù)線和接地端與開關(guān)連接,當開關(guān)閉合時,多條柵線和多條數(shù)據(jù)線均與接地端連通;或者所述控制電路包括多個帶控制端的開關(guān)時,每條柵線和每條數(shù)據(jù)線均與一個開關(guān)連接,當開關(guān)閉合時,每條柵線和每條數(shù)據(jù)線均與接地端連通。
3.如權(quán)利要求1所述的陣列基板控制電路,其特征在于,所述帶控制端的開關(guān)為MOS管。
4.如權(quán)利要求1所述的陣列基板控制電路,其特征在于,比較電路為單門限比較器。
5.如權(quán)利要求1至4任一所述的陣列基板控制電路,其特征在于,還包括延時回路;比較電路的兩個輸入端中的第一輸入端通過延時回路與DVDD端連接。
6.如權(quán)利要求5所述的陣列基板控制電路,其特征在于,延時回路包括第一電阻和電容;第一電阻的第一端與比較電路的第一輸入端連接,第一電阻的第二端與DVDD端連接;電容的第一端與DVDD端連接,電容的第二端接地。
7.如權(quán)利要求1至4任一所述的陣列基板控制電路,其特征在于,還包括分壓電路;比較電路的兩個輸入端中的第二輸入端通過分壓電路與VDD端連接。
8.如權(quán)利要求7所述的陣列基板控制電路,其特征在于,分壓電路包括第二電阻和第三電阻;第二電阻的第一端與比較電路的第二輸入端連接,第二電阻的第二端與VDD端連接;第三電阻的第一端與比較電路的第二輸入端連接,第三電阻的第二端接地。
9.一種陣列基板,其特征在于,包括如權(quán)利要求1至8中任一項所述的陣列基板控制電路。
10.一種液晶面板,其特征在于,包括如權(quán)利要求9所述的陣列基板。
專利摘要本實用新型公開了一種陣列基板控制電路,用于提高液晶畫面顯示效果。所述陣列基板控制電路包括柵線、數(shù)據(jù)線、帶控制端的開關(guān)、比較電路、接地端、VDD端和DVDD端;比較電路的兩個輸入端分別連接VDD端和DVDD端,比較電路的輸出端與開關(guān)的控制端連接;柵線、數(shù)據(jù)線和接地端與開關(guān)連接;當DVDD端的電壓高于VDD端的電壓時,比較電路輸出閉合信號,使開關(guān)閉合;當開關(guān)閉合時,柵線和數(shù)據(jù)線均與接地端連通。
文檔編號G09G3/36GK202332227SQ20112044502
公開日2012年7月11日 申請日期2011年11月11日 優(yōu)先權(quán)日2011年11月11日
發(fā)明者徐帥, 時凌云, 程兆剛, 鄭義 申請人:北京京東方光電科技有限公司