專利名稱:移位寄存器的制作方法
技術領域:
本發明涉及移位寄存器,并且更具體地,涉及如下移位寄存器,在該移位寄存器中,防止來自置位節點處的電壓的電荷的泄漏,從而使來自級的輸出穩定。
背景技術:
移位寄存器輸出多個掃描脈沖,以便于順序地驅動諸如液晶顯示器的顯示設備的選通線。為此,該移位寄存器在其中包括多個開關裝置。可以采用氧化物半導體晶體管作為這種開關裝置。圖I是例示基于溫度的常規氧化物半導體晶體管的柵極電壓與漏極電流之間的關系特性的視圖。對于在移位寄存器中使用的N型氧化物半導體晶體管而言,優選地,N型氧化物半導體晶體管的閾值電壓具有正值。然而,隨著溫度的增加,氧化物半導體晶體管的閾值電壓向負方向移動,如圖I所示。因此,在移位寄存器的輸出周期內必須截止的N型氧化物半導體晶體在高溫下可能無法正常地截止,從而生成泄漏電流。該泄漏電流可能降低置位節點處的電壓,導致無法正常地生成移位寄存器的輸出的問題。圖2是例示基于常規氧化物半導體晶體管的閾值電壓的變化的置位節點處的電壓和掃描脈沖的電壓的視圖。從圖2(a)中可以看出,當氧化物半導體晶體管的閾值電壓為-I時,置位節點處的電壓由于該氧化物半導體晶體管的泄漏電流而快速地下降,使得作為移位寄存器的輸出的掃描脈沖的電壓也快速地下降。此外,從圖2(b)中可以看出,當氧化物半導體晶體管的閾值電壓為-3時,該氧化物半導體晶體管的泄漏電流仍然會進一步增加,使得置位節點處的電壓甚至無法上升,從而使得掃描脈沖根本無法生成。
發明內容
因此,本發明針對一種移位寄存器,該移位寄存器基本上消除了由于現有技術的限制和缺點而引起的一個或者多個問題。本發明的一個目的是提供一種移位寄存器,在該移位寄存器中,按照將供應到負責對置位節點進行放電的開關裝置的柵極的放電電壓保持為比供應到該開關裝置的源極的放電電壓更低的方式,來設置供應到所述柵極和所述源極的放電電壓的電平,從而在輸出周期內使所述開關裝置完全截止,以便正常地生成掃描脈沖。本發明的其它優點、目的及特征一部分將在以下的說明書中進行闡述,并且一部分對于本領域的技術人員來說將在研讀以下內容后變得清楚,或者可以從本發明的實踐獲知。本發明的這些目的和其它優點可以通過在本書面描述及其權利要求書及附圖中具體指出的結構來實現和獲得。為了實現這些目的和其它優點,并且根據本發明的目的,如這里所具體實施和廣泛描述的,一種移位寄存器,該移位寄存器包括用于順序地輸出掃描脈沖的多個級,其中,所述級中的第η級(其中η是自然數)包括節點控制器,該節點控制器用于控制節點處的電壓;以及輸出單元,該輸出單元響應于所述節點處的所述電壓,輸出第一放電電壓和所述掃描脈沖中相應的一個掃描脈沖中的任何一個,其中,所述節點包括置位節點和復位節點,其中,所述第η級的所述節點控制器包括第一開關裝置,該第一開關裝置由供應到所述復位節點的電壓控制,用于將第二放電電壓供應到所述置位節點;以及反相器電路(invertercircuit),該反相器電路由供應到所述置位節點的電壓控制,用于將充電電壓和第三放電電壓中的任何一個供應到所述復位節點,其中,所述第三放電電壓低于所述第二放電電壓。當與高邏輯值相對應的電壓被供應到所述置位節點時,所述反相器電路可以將與低邏輯值相對應的所述第三放電電壓供應到所述復位節點;當與低邏輯值相對應的電壓被 供應到所述置位節點時,所述反相器電路可以將與高邏輯值相對應的所述充電電壓供應到所述復位節點。所述反相器電路可以包括第一反相開關裝置,根據所述充電電壓控制該第一反相開關裝置,并且該第一反相開關裝置連接在傳輸所述充電電壓的充電電壓線與所述復位節點之間;以及第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述復位節點與傳輸所述第三放電電壓的第三放電電壓線之間。備選地,所述反相器電路可以包括第一反相開關裝置,根據外部控制信號控制該第一反相開關裝置,并且該第一反相開關裝置連接在傳輸所述充電電壓的充電電壓線與所述復位節點之間;以及第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述復位節點與傳輸所述第三放電電壓的第三放電電壓線之間。作為另一備選方案,所述反相器電路可以包括第一反相開關裝置,根據所述充電電壓控制該第一反相開關裝置,并且該第一反相開關裝置連接在傳輸所述充電電壓的充電電壓線與公共節點之間;第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述公共節點與傳輸所述第四放電電壓的第四放電電壓線之間;第三反相開關裝置,根據所述公共節點處的電壓控制該第三反相開關裝置,并且該第三反相開關裝置連接在所述充電電壓線與所述復位節點之間;以及第四反相開關裝置,根據所述置位節點處的電壓控制該第四反相開關裝置,并且該第四反相開關裝置連接在所述復位節點與傳輸所述第三放電電壓的第三放電電壓線之間。所述第三放電電壓和所述第四放電電壓可以相同。備選地,所述第四放電電壓可以等于或者低于所述第三放電電壓。作為另一備選方案,所述反相器電路可以包括第一反相開關裝置,根據所述充電電壓控制該第一反相開關裝置,并且該第一反相開關裝置連接在傳輸所述充電電壓的充電電壓線與公共節點之間;第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述公共節點與傳輸第四放電電壓的第四放電電壓線之間;第三反相開關裝置,根據所述公共節點處的電壓控制該第三反相開關裝置,并且該第三反相開關裝置連接在所述充電電壓線與所述復位節點之間;以及第四反相開關裝置,根據所述置位節點處的電壓控制該第四反相開關裝置,并且該第四反相開關裝置連接在所述復位節點與傳輸所述第一放電電壓的第一放電電壓線之間。所述第一放電電壓可以與所述第二放電電壓和所述第三放電電壓中的任何一個相同。 備選地,所述第一放電電壓可以低于所述第二放電電壓。所述第η級的所述節點控制器還可以包括第二開關裝置,由來自所述級中的第(η-ρ)級的掃描脈沖控制該第二開關裝置,并且該第二開關裝置連接在傳輸所述充電電壓的充電電壓線與所述置位節點之間,其中P是小于η的自然數;以及第三開關裝置,由來自所述級中的第(n+q)級的掃描脈沖控制該第三開關裝置,并且該第三開關裝置連接在所述置位節點與傳輸所述第二放電電壓的第二放電電壓線之間,其中q是自然數。 所述第η級的所述節點控制器還可以包括第四開關裝置,由來自第(η-ρ)級的所述掃描脈沖控制該第四開關裝置,并且該第四開關裝置連接在所述復位節點與傳輸所述第三放電電壓的第三放電電壓線之間。備選地,所述第η級的所述節點控制器還可以包括第四開關裝置,由來自第(η-ρ)級的所述掃描脈沖控制該第四開關裝置,并且該第四開關裝置連接在所述復位節點與傳輸所述第二放電電壓的第二放電電壓線之間。 所述第η級的所述輸出單元可以包括上拉開關裝置,由所述置位節點處的電壓控制該上拉開關裝置,并且該上拉開關裝置連接在時鐘傳輸線與所述第η級的輸出端之間,所述時鐘傳輸線傳輸多個時鐘脈沖中的任何一個,所述多個時鐘脈沖之間具有相位差;以及下拉開關裝置,由所述復位節點處的電壓控制該下拉開關裝置,并且該下拉開關裝置連接在所述輸出端與傳輸所述第一放電電壓的第一放電電壓線之間。根據本發明的另一方面,一種移位寄存器,該移位寄存器包括用于順序地輸出掃描脈沖的多個級,其中所述級中的第η級(其中η是自然數)包括節點控制器,該節點控制器用于控制節點處的電壓;以及輸出單元,該輸出單元用于響應于所述節點處的所述電壓,輸出第一放電電壓和所述掃描脈沖中相應的一個掃描脈沖中的任何一個,其中,所述節點包括置位節點、第一復位節點和第二復位節點,其中,所述第η級的所述節點控制器包括第一開關裝置,該第一開關裝置由供應到所述第一復位節點的電壓控制,用于將第二放電電壓供應到所述置位節點;第二開關裝置,該第二開關裝置由供應到所述第二復位節點的電壓控制,用于將所述第二放電電壓供應到所述置位節點;第一反相器電路,該第一反相器電路由供應到所述置位節點的電壓控制,用于將第一充電電壓和第三放電電壓中的任何一個供應到所述第一復位節點;以及第二反相器電路,該第二反相器電路由供應到所述置位節點的電壓控制,用于將第二充電電壓和第四放電電壓中的任何一個供應到所述第二復位節點,其中,所述第三放電電壓和所述第四放電電壓低于所述第二放電電壓。當與高邏輯值相對應的電壓被供應到所述置位節點時,所述第一反相器電路可以將所述第三放電電壓供應到所述第一復位節點;當與低邏輯值相對應的電壓被供應到所述置位節點時,所述第一反相器電路可以將所述第一充電電壓供應到所述第一復位節點;以及當與高邏輯值相對應的電壓被供應到所述置位節點時,所述第二反相器電路可以將所述第四放電電壓供應到所述第二復位節點;當與低邏輯值相對應的電壓被供應到所述置位節點時,所述第二反相器電路可以將所述第二充電電壓供應到所述第二復位節點,其中,各個所述第一充電電壓和所述第二充電電壓以m個幀周期的間隔交替具有高電壓和低電壓,其中m是自然數,其中,所述第一充電電壓和所述第二充電電壓在同一幀周期內可以具有不同的電壓。所述第一反相器電路可以包括第一反相開關裝置,根據所述第一充電電壓控制該第一反相開關裝置,并且該第一反相開關裝置連接在傳輸所述第一充電電壓的第一充電電壓線與所述第一復位節點之間;以及第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述第一復位節點與傳輸所述第三放電電壓的第三放電電壓線之間;以及所述第二反相器電路可以包括第三反相開關裝置,根據所述第二充電電壓控制該第三反相開關裝置,并且該第三反相開關裝置連接在傳輸所述第二充電電壓的第二充電電壓線與所述第二復位節點之間;以及第四反相開關裝置,根據所述置位節點處的電壓控制該第四反相開關裝置,并且該第四反相開關裝置連接在所述第二復位節點與傳輸所述第四放電電壓的第四放電電壓線之間。 備選地,所述第一反相器電路可以包括第一反相開關裝置,根據外部第一控制信號控制該第一反相開關裝置,并且該第一反相開關裝置連接在傳輸所述第一充電電壓的第一充電電壓線與所述第一復位節點之間;以及第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述第一復位節點與傳輸所述第三放電電壓的第三放電電壓線之間;并且所述第二反相電路可以包括第三反相開關裝置,根據外部第二控制信號控制該第三反相開關裝置,并且該第三反相開關裝置連接在傳輸所述第二充電電壓的第二充電電壓線與所述第二復位節點之間;以及第四反相開關裝置,根據所述置位節點處的電壓控制該第四反相開關裝置,并且該第四反相開關裝置連接在所述第二復位節點與傳輸所述第四放電電壓的第四放電電壓線之間。作為另一備選方案,所述第一反相器電路可以包括第一反相開關裝置,根據所述第一充電電壓控制該第一反相開關裝置,并且該第一反相開關裝置連接在傳輸所述第一充電電壓的第一充電電壓線與第一公共節點之間;第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述第一公共節點與傳輸第五放電電壓的第五放電電壓線之間;第三反相開關裝置,根據所述第一公共節點處的電壓控制該第三反相開關裝置,并且該第三反相開關裝置連接在所述第一充電電壓線與所述第一復位節點之間;以及第四反相開關裝置,根據所述置位節點處的電壓控制該第四反相開關裝置,并且該第四反相開關裝置連接在所述第一復位節點與傳輸所述第三放電電壓的第三放電電壓線之間;并且所述第二反相器電路可以包括第五反相開關裝置,根據所述第二充電電壓控制該第五反相開關裝置,并且該第五反相開關裝置連接在傳輸所述第二充電電壓的第二充電電壓線與第二公共節點之間;第六反相開關裝置,根據所述置位節點處的電壓控制該第六反相開關裝置,并且該第六反相開關裝置連接在所述第二公共節點與傳輸第六放電電壓的第六放電電壓線之間;第七反相開關裝置,根據所述第二公共節點處的電壓控制該第七反相開關裝置,并且該第七反相開關裝置連接在所述第二充電電壓線與所述第二復位節點之間;以及第八反相開關裝置,根據所述置位節點處的電壓控制該第八反相開關裝置,并且該第八反相開關裝置連接在所述第二復位節點與傳輸第四放電電壓的第四放電電壓線之間。所述第一放電電壓可以與所述第二放電電壓和所述第三放電電壓中的任何一個相同。備選地,所述第一放電電壓可以低于所述第二放電電壓。所述第三放電電壓可以與所述第四放電電壓相同。所述第三放電電壓和所述第四放電電壓可以低于所述第一放電電壓。所述第η級的所述節點控制器還可以包括第三開關裝置,由來自所述級中的第(η-ρ)級的掃描脈沖控制該第三開關裝置,并且該第三開關裝置連接在傳輸充電電壓的充電電壓線與所述置位節點之間,其中P是小于η的自然數;以及第四開關裝置,由來自所述級中的第(n+q)級的掃描脈沖控制該第四開關裝置,并且該第四開關裝置連接在所述置位節點與傳輸所述第二放電電壓的第二放電電壓線之間,其中q是自然數。 所述第η級的所述節點控制器還可以包括第五開關裝置,由來自第(η-ρ)級的掃描脈沖控制該第五開關裝置,并且該第五開關裝置連接在所述第一復位節點與傳輸所述第三放電電壓的第三放電電壓線之間;以及第六開關裝置,由來自第(η-ρ)級的掃描脈沖控制該第六開關裝置,并且該第六開關裝置連接在所述第二復位節點與第三放電電壓線之間。所述第η級的所述輸出單元可以包括上拉開關裝置,由所述置位節點處的電壓控制該上拉開關裝置,并且該上拉開關裝置連接在時鐘傳輸線與所述第η級的輸出端之間,所述時鐘傳輸線傳輸多個時鐘脈沖中的任何一個,所述多個時鐘脈沖之間具有相位差;第一下拉開關裝置,由所述第一復位節點處的電壓控制該第一下拉開關裝置,并且該第一下拉開關裝置連接在所述輸出端與傳輸所述第一放電電壓的第一放電電壓線之間;以及第二下拉開關裝置,由所述第二復位節點處的電壓控制該第二下拉開關裝置,并且該第二下拉開關裝置連接在所述輸出端與傳輸所述第一放電電壓的第一放電電壓線之間。所述控制信號可以是多個時鐘脈沖中的任何一個,所述多個時鐘脈沖之間具有相位差,其中,供應到所述第η級中的所述第一反相開關裝置的所述控制信號可以是與從所述第η級輸出的所述掃描脈沖相對應的所述時鐘脈沖中的一個時鐘脈沖。所述第一控制信號與所述第二控制信號中的每一個可以是多個時鐘脈沖中的任何一個,所述多個時鐘脈沖之間具有相位差,其中,分別供應到所述第η級中的所述第一反相開關裝置和所述第三反相開關裝置的所述第一控制信號和所述第二控制信號中的每一個可以是與從所述第η級輸出的所述掃描脈沖相對應的所述時鐘脈沖中的一個時鐘脈沖。所述第三放電電壓到第六放電電壓可以全部相同。作為另一備選方案,所述反相器電路可以包括第一反相開關裝置,根據多個時鐘脈沖中的任何一個控制該第一反相開關裝置,所述多個時鐘脈沖之間具有相位差,并且該第一反相開關裝置連接在傳輸所述一個時鐘脈沖的時鐘傳輸線與所述復位節點之間;以及第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述復位節點與傳輸所述第三放電電壓的第三放電電壓線之間。應該理解,對本發明的以上概述和以下詳述二者都是示例性和解釋性的,并旨在對所要求保護的本發明提供進一步的解釋。
所包括的附圖用于提供對本發明的進一步理解,并且被并入本申請且構成本申請的一部分,附圖例示了本發明的(多個)實施方式,且與說明書一起用于解釋本發明的原理。附圖中圖I是例示基于溫度的常規氧化物半導體晶體管的柵極電壓與漏極電流之間的關系特性的視圖;圖2是例示基于常規氧化物半導體晶體管的閾值電壓的變化的置位節點處的電壓和掃描脈沖的電壓的視圖;圖3是示出根據本發明的實施方式的移位寄存器的配置的框圖;
圖4是供應到圖3的移位寄存器的各種信號以及從圖3的移位寄存器中輸出的各種信號的時序圖;圖5是根據本發明的第一實施方式的級的電路圖;圖6是示出圖5中的反相器電路的多種配置的電路圖;圖7是詳細示出圖5中的第η級的配置的電路圖;圖8是詳細示出圖5中的第η級的另一配置的電路圖;圖9是詳細示出圖5中的第η級的另一配置的電路圖;圖10是根據本發明的第二實施方式的級的電路圖;圖11是示出圖10中的第一反相器電路的多種配置的電路圖;圖12是示出圖10中的第二反相器電路的多種配置的電路圖;圖13是詳細示出圖10中的第η級的配置的電路圖;圖14是基于圖7的配置、由圖3的移位寄存器生成的復位節點處的電壓的波形圖;圖15是基于圖8的配置、由圖3的移位寄存器生成的復位節點處的電壓的波形圖;以及圖16是基于圖9的配置、由圖3的移位寄存器生成的復位節點處的電壓的波形圖。
具體實施例方式現在將詳細參考本發明的優選實施方式,在附圖中例示了本發明的優選實施方式的示例。在可能的情形下,在整個附圖中將使用相同的附圖標記來指代相同或相似的部分。圖3是示出根據本發明的實施方式的移位寄存器的配置的框圖,并且圖4是供應到圖3的移位寄存器的各種信號以及從圖3的移位寄存器中輸出的各種信號的時序圖。根據本實施方式的移位寄存器包括m個級STl到STm以及一個虛擬級STm+1,如圖3所示。各個級STl到STm+1通過其輸出端OT輸出針對一個幀周期的一個掃描脈沖SPl到SPm+I。各個級STl到STm使用掃描脈沖驅動與各個級STl到STm連接的選通線。此外,除了虛擬級之外的各個級STl到STm使用掃描脈沖控制位于該級的下游的級和位于該級的上游的級的操作。虛擬級控制位于該虛擬級的上游的級的操作。級STl到STm+1按從第一級STl到虛擬級STm+1的次序輸出掃描脈沖。也就是說,第一級STl輸出第一掃描脈沖SPl,然后第二級ST2輸出第二掃描脈沖SP2,然后第三級ST3輸出第三掃描脈沖SP3,...,然后第m級STm輸出第m掃描脈沖SPm,并且虛擬級STm+1最后輸出第(m+Ι)掃描脈沖SPm+1。從除了虛擬級STm+1之外的級STl到STm輸出的掃描脈沖被順序地供應到液晶面板的選通線(未示出),以對選通線進行順序地掃描。此外,從各個級輸出的掃描脈沖僅被供應到上游的級,被供應到上游的級和下游的級,或者僅被供應到下游的級。例如,從第η級(其中η是小于m的自然數)輸出的掃描脈沖可以被供應到第η選通線、第(η-ρ)級(其中P是小于η的自然數)、以及第(n+q)級(其中q是自然數)。這里,η是小于m的自然數,并且第η級表示m個級中的任何一個。可以在液晶面板中構建這種移位寄存器。也就是說,液晶面板具有用于顯示圖像的顯示區,以及環繞該顯示區的非顯示區,并且移位寄存器在非顯示區中構建。
按照這種方式配置的移位寄存器的各個級STl到STm+1供應有充電電壓VDD、第一放電電壓到第三放電電壓VSSl到VSS3、以及第一時鐘脈沖到第四時鐘脈沖CLKl到CLK4中的任何一個時鐘脈沖,所述第一時鐘脈沖到第四時鐘脈沖CLKl到CLK4在彼此異相的情況下順序地且循環地輸出。另一方面,級STl到STm+1當中的第一級STl和虛擬級STm+1還供應有啟動脈沖Vst。充電電壓VDD主要用于各個級STl到STm+1的節點進行充電,并且第一放電電壓到第三放電電壓VSSl到VSS3主要用于對節點和各個級STl到STm+1的輸出端OT進行放電。充電電壓VDD和第一放電電壓到第三放電電壓VSSl到VSS3都是直流(DC)電壓。充電電壓VDD是正的,并且第一放電電壓到第三放電電壓VSSl到VSS3是負的。這里,第一放電電壓到第三放電電壓VSSl到VSS3中的至少一個可以是地電壓。具體地,第三放電電壓VSS3可以具有比第二放電電壓VSS2更低的值。此外,第一放電電壓VSSl可以具有與第二放電電壓VSS2或第三放電電壓VSS3相等的值。第一時鐘脈沖到第四時鐘脈沖CLKl到CLK4是用于相應級STl到STm+1以生成掃描脈沖SPl到SPm+1的信號。各個級STl到STm+1接收第一時鐘脈沖到第四時鐘脈沖CLKl到CLK4中的任何一個,并且輸出掃描脈沖SPl到SPm+1中的相應的一個。例如,第(4n+l)級可以使用第一時鐘脈沖CLKl輸出相應的掃描脈沖,第(4n+2)級可以使用第二時鐘脈沖CLK2輸出相應的掃描脈沖,第(4n+3)級可以使用第三時鐘脈沖CLK3輸出相應的掃描脈沖,以及第(4n+4)級可以使用第四時鐘脈沖CLK4輸出相應的掃描脈沖。盡管在本發明中,出于例示的目的,使用了具有不同相位的四種類型的時鐘脈沖,但是,可以使用任何數目的類型的時鐘脈沖,只要這些時鐘脈沖的類型是兩個或更多個即可。如圖4所示,按照第一時鐘脈沖到第四時鐘脈沖CLKl到CLK4彼此不重疊的方式輸出第一時鐘脈沖到第四時鐘脈沖CLKl到CLK4,并且按照掃描脈沖彼此不重疊的方式輸出掃描脈沖。另一方面,盡管未示出,但是可以按照在相鄰的周期內輸出的時鐘脈沖的高持續時間彼此重疊達某一周期的方式來輸出第一時鐘脈沖到第四時鐘脈沖CLKl到CLK4。例如,彼此相鄰的第一時鐘脈沖CLKl和第二時鐘脈沖CLK2可以按照其高持續時間彼此重疊達與大約1/2H(水平周期)相對應的時間的方式被輸出。備選地,重疊時間可以是1/3H。由于相鄰的時鐘脈沖的高持續時間按照這種方式彼此重疊,因此掃描脈沖也具有與時鐘脈沖相同的特性。也就是說,掃描脈沖按照在相鄰的周期內輸出的掃描脈沖的高持續時間彼此重疊達某一周期的方式被輸出。啟動脈沖Vst可以與第一時鐘脈沖CLKl或第四時鐘脈沖CLK4重疊。如圖3所示,響應于來自第(η-i)級的掃描脈沖,啟用第η級。例外地,響應于來自定時控制器(未示出)的啟動脈沖Vst,啟用第一級STl。響應于來自第(n+1)級的掃描脈沖,禁用第η級。例外地,響應于來自定時控制器的啟動脈沖Vst,禁用虛擬級STm+1。
下文中,將詳細描述每一級的電路配置。圖5是根據本發明的第一實施方式的級的電路圖。如圖5所示,根據本發明的第一實施方式的每一級(下文中將稱為第η級)包括節點控制器NC,其用于控制節點處的電壓;以及輸出單元0Β,其用于響應于節點處的電壓而輸出相應的掃描脈沖和第一放電電壓VSSl中的任何一個。這里,節點表示置位節點Q和復位節點QB,如圖5所示。這里,輸出單元OB接收具有不同相位的多個時鐘脈沖中的任何一個,并且根據置位節點Q和復位節點QB的信號狀態通過該輸出單元OB的輸出端OT來輸出所接收的時鐘脈沖作為掃描脈沖,或者根據置位節點Q和復位節點QB的信號狀態通過輸出端OT來輸出第一放電電壓VSSl。第η級的節點控制器NC包括第一開關裝置Trl,其由供應到復位節點QB的電壓控制,用于將第二放電電壓VSS2供應到置位節點Q ;以及反相器電路INV,其由供應到置位節點Q的電壓控制,用于將充電電壓VDD和第三放電電壓VSS3中的任何一個供應到復位節點QB。當與高邏輯值相對應的電壓被供應到置位節點Q時,反相器電路INV將與低邏輯值相對應的第三放電電壓VSS3供應到復位節點QB。相反地,當與低邏輯值相對應的電壓被供應到置位節點Q時,反相器電路INV將與高邏輯值相對應的充電電壓VDD供應到復位節點QB。如上所述,第三放電電壓VSS3具有比第二放電電壓VSS2更低的值。因此,當將置位節點Q維持在高邏輯值的電壓(充電電壓VDD)處并且將復位節點QB維持在低邏輯值的電壓(第三放電電壓VSS3)處時,第一開關裝置Trl的柵極與源極之間的電壓(下文中稱為柵極-源極電壓)可以具有比該第一開關裝置Trl的閾值電壓更低的值。也就是說,因為施加到第一開關裝置Trl (該第一開關裝置Trl是N型金屬氧化物半導體(NMOS)晶體管)的源極的第二放電電壓VSS2具有比施加到該第一開關裝置Trl的柵極的第三放電電壓VSS3更高的值,所以該第一開關裝置Trl的柵極-源極電壓具有負值,從而使第一開關裝置Trl能夠保持完全截止。這里,充電電壓VDD通過充電電壓線傳輸,第一放電電壓VSSl通過第一放電電壓線傳輸,第二放電電壓VSS2通過第二放電電壓線傳輸,并且第三放電電壓VSS3通過第三放電電壓線傳輸。另一方面,第η級的節點控制器NC還可以包括第二開關裝置Tr2和第三開關裝置Tr3,如圖5所示。第二開關裝置Tr2由來自第(η-p)級的掃描脈沖控制,并且被連接在傳輸充電電壓VDD的充電電壓線與置位節點Q之間。例如,該第二開關裝置Tr2可以通過來自第(n_l)級的掃描脈沖而導通,從而使充電電壓線和置位節點Q相互連接。第三開關裝置Tr3由來自第(n+q)級的掃描脈沖控制,并且被連接在置位節點Q與傳輸第二放電電壓VSS2的第二放電電壓線之間。例如,該第三開關裝置Tr3可以通過來自第(n+1)級的掃描脈沖而導通,從而使置位節點Q和第二放電電壓線相互連接。下文將更加詳細地描述圖5中的反相器電路INV的配置。 圖6是示出圖5中的反相器電路INV的多種配置的電路圖。圖5中的反相器電路INV可以包括圖6(a)、圖6(b)以及圖6(c)中所示的電路配置中的任何一種。反相器電路INV包括如圖6(a)所示的第一反相開關裝置Trinl和第二反相開關裝置Trin2。根據充電電壓VDD控制第一反相開關裝置Trinl,并且將該第一反相開關裝置Trinl連接在傳輸充電電壓VDD的充電電壓線與復位節點QB之間。備選地,替代上述充電電壓VDD,可以將任何一個時鐘脈沖供應到第一反相開關裝置Trinl。也就是說,可以根據多個時鐘脈沖中的任何一個時鐘脈沖控制該第一反相開關裝置Trinl,所述多個時鐘脈沖之間具有相位差,并且可以將該第一反相開關裝置Trinl連接在傳輸上述一個時鐘脈沖的時鐘傳輸線與復位節點QB之間。根據置位節點Q處的電壓控制第二反相開關裝置Trin2,并且將該第二反相開關裝置Trin2連接在復位節點QB與傳輸第三放電電壓VSS3的第三放電電壓線之間。備選地,反相器電路INV可以包括如圖6 (b)所示的第一反相開關裝置Trinl和第二反相開關裝置Trin2。根據外部控制信號CS控制第一反相開關裝置Trinl,并且將該第一反相開關裝置Trinl連接在傳輸充電電壓VDD的充電電壓線與復位節點QB之間。這里,控制信號CS可以是多個時鐘脈沖中的任何一個時鐘脈沖,所述多個時鐘脈沖之間具有相位差。詳細而言,供應到設置在第η級中的第一反相開關裝置Trinl的控制信號CS可以是與從第η級輸出的掃描脈沖相對應的時鐘脈沖。例如,設置在第二級ST2中的第一反相開關裝置Trinl可以供應有用作第二掃描脈沖SP2的第二時鐘脈沖CLK2,作為控制信號CS。根據置位節點Q處的電壓控制第二反相開關裝置Trin2,并且將該第二反相開關裝置Trin2連接在復位節點QB與傳輸第三放電電壓VSS3的第三放電電壓線之間。作為另一備選方案,反相器電路INV可以包括如圖6 (C)所示的第一反相開關裝置到第四反相開關裝置Trinl、Trin2、Trin3和Trin4。根據充電電壓VDD控制第一反相開關裝置Trinl,并且將該第一反相開關裝置Trinl連接在傳輸充電電壓VDD的充電電壓線與公共節點CN之間。根據置位節點Q處的電壓控制第二反相開關裝置Trin2,并且將該第二反相開關裝置Trin2連接在公共節點CN與傳輸第四放電電壓VSS4的第四放電電壓線之間。根據公共節點CN處的電壓控制第三反相開關裝置Trin3,并且將該第三反相開關裝置Trin3連接在充電電壓線與復位節點QB之間。根據置位節點Q處的電壓控制第四反相開關裝置Trin4,并且將該第四反相開關裝置Trin4連接在復位節點QB與傳輸第三放電電壓VSS3的第三放電電壓線之間。這里,第三放電電壓VSS3和第四放電電壓VSS4可以具有相同的值。備選地,第四放電電壓VSS4可以具有等于或低于第三放電電壓VSS3的值。圖7是詳細示出圖5中的第η級的配置的電路圖。圖7中的反相器電路INV可以包括圖6(a)、圖6(b)以及圖6(c)所示的電路配置中的任何一個。圖7示出了一個示例,在該示例中,第η級具有圖6(c)所示的反相器電路INV。第η級的節點控制器NC包括第一開關裝置到第四開關裝置Trl、Tr2、Tr3和Tr4,如圖7所示。第一開關裝置到第四開關裝置Trl、Tr2, Tr3和Tr4當中的第一開關裝置到第三開關裝置Trl到Tr3的配置與上面參照圖5描述的第一開關裝置到第三開關裝置Trl到Tr3的配置相同,因此用圖5中對第一開關裝置到第三開關裝置Trl到Tr3的配置的描 述來代替圖7中對第一開關裝置到第三開關裝置Trl到Tr3的配置的描述。由來自第(η-ρ)級的掃描脈沖控制第四開關裝置Tr4,并且將該第四開關裝置Tr4連接在復位節點QB與傳輸第三放電電壓VSS3的第三放電電壓線之間。另一方面,第η級的輸出單元OB包括上拉開關裝置TrU和下拉開關裝置TrD。由置位節點Q處的電壓控制上拉開關裝置TrU,并且將該上拉開關裝置TrU連接在時鐘傳輸線與第η級的輸出端OT之間,該時鐘脈沖線傳輸具有相位差的時鐘脈沖CLKl至CLK4中的任何一個。由復位節點QB處的電壓控制下拉開關裝置TrD,并且將該下拉開關裝置TrD連接在輸出端OT與傳輸第一放電電壓VSSl的第一放電電壓線之間。下文將參照圖4和圖7來詳細描述按照這種方式所配置的第η級的操作。這里,假設第η級為第三級ST3。首先,將對置位周期內的操作給出描述。第三級ST3中的第二開關裝置Tr2和第四開關裝置Tr4響應于來自第二級ST2的第二掃描脈沖SP2而導通。然后,通過導通的第二開關裝置Tr2將充電電壓VDD供應到置位節點Q。因此,利用與高邏輯值相對應的電壓對置位節點Q進行充電,并且使第二反相開關裝置Trin2、第四反相開關裝置Trin4以及上拉開關裝置TrU導通,所述第二反相開關裝置Trin2、第四反相開關裝置Trin4以及上拉開關裝置TrU通過它們各自的柵極連接到充電后的置位節點Q。另一方面,因為第一反相開關裝置Trinl連接在充電電壓線與二極管形式的公共節點CN之間,所以該第一反相開關裝置Trinl總是保持導通。此外,因為在該置位周期內來自第四級ST4的掃描脈沖為低,所以第三級ST3中的第三開關裝置Tr3總是保持截止。此外,通過導通的第四開關裝置Tr4將第三放電電壓VSS3供應到復位節點QB,以便對該復位節點QB進行放電。因此,第一開關裝置Trl和下拉開關裝置TrD截止,所述第一開關裝置Trl和下拉開關裝置TrD通過它們各自的柵極連接到放電后的復位節點QB。此外,通過導通的第二反相開關裝置Trin2將第三放電電壓VSS3供應到公共節點CN。因此,公共節點CN被放電,并且第三反相開關裝置Trin3截止,該第三反相開關裝置Trin3通過該第三反相開關裝置Trin3的柵極連接到放電后的公共節點CN。此外,通過導通的第四反相開關裝置Trin4將第三放電電壓VSS3供應到復位節點QB,以便對該復位節點QB進行放電。該置位周期內的第一開關裝置Trl的狀態如下。可以看出,與低邏輯值相對應的第三放電電壓VSS3被供應到該第一開關裝置Trl的柵極,并且與低邏輯值相對應的第二放電電壓VSS2被供應到該第一開關裝置Trl的源極。此時,第一開關裝置Trl的柵極-源極電壓維持在低于Q的負值,因為第三放電電壓VSS3具有比第二放電電壓VSS2更低的值,如前所述。因此,在該置位周期內,該第一開關裝置Trl可以保持完全截止,使得可以防止置位節點Q處的電壓由于來自第一開關裝置Trl的泄漏電流而降低。另一方面,在該置位周期內,將來自第四級ST4的、狀態為低的第四掃描脈沖SP4供應到第三開關裝置Tr3的柵極。該狀態為低的第四掃描脈沖SP4具有 比第二放電電壓VSS2更低的值。因此,第三開關裝置Tr3的柵極-源極電壓也維持在低于O的負值。因此,在該置位周期內,可以防止置位節點Q處的電壓由于來自第三開關裝置Tr3的泄漏電流而降低。接著,將對輸出周期內的操作給出描述。在輸出周期內,將第三時鐘脈沖CLK3供應到導通的上拉開關裝置TrU的漏極。此時,通過該第三時鐘脈沖CLK3使浮動的置位節點Q處的電壓自舉(bootstrapped)。因此,上拉開關裝置TrU完全導通,并且通過導通的上拉開關裝置TrU輸出第三時鐘脈沖CLK3。也就是說,通過輸出端OT輸出第三時鐘脈沖CLK3,作為第三掃描脈沖SP3。該第三掃描脈沖SP3被供應到第三選通線、第二級ST2和第四級ST4。詳細而言,供應到第二級ST2的第三掃描脈沖SP3被施加給第二級ST2的第三開關裝置Tr3的柵極。此外,供應到第四級ST4的第三掃描脈沖SP3被供應給第四級ST4的第二開關裝置Tr2和第四開關裝置Tr4的柵極。第二級ST2通過第三掃描脈沖SP3復位,并且第四級ST4通過第三掃描脈沖SP3置位。接著,將對復位周期內的操作給出描述。在復位周期內,將來自第四級ST4的第四掃描脈沖SP4供應到第三級ST3。詳細而言,該第四掃描脈沖SP4被供應到第三級ST3的第三開關裝置Tr3的柵極。因此,第三開關裝置Tr3導通,并且通過導通的第三開關裝置Tr3將第二放電電壓VSS2供應到置位節點Q0因此,置位節點Q被放電,并且第二反相開關裝置Trin2、第四反相開關裝置Trin4以及上拉開關裝置TrU截止,所述第二反相開關裝置Trin2、第四反相開關裝置Trin4以及上拉開關裝置TrU通過它們各自的柵極連接到放電后的置位節點Q。此時,由于第二反相開關裝置Trin2截止,因此利用充電電壓VDD對公共節點CN進行充電,從而使得第三反相開關裝置Trin3導通。此外,由于第四反相開關裝置Trin4截止,因此利用充電電壓VDD對復位節點QB進行充電。因此,第一開關裝置Trl和下拉開關裝置TrD導通,所述第一開關裝置Trl和下拉開關裝置TrD通過它們各自的柵極連接到充電后的復位節點QB。然后,通過導通的第一開關裝置Trl將第二放電電壓VSS2供應到置位節點Q。此外,通過導通的下拉開關裝置TrD將第一放電電壓VSSl供應到輸出端0T。圖8是詳細示出圖5中的第η級的另一配置的電路圖。除了第四開關裝置Tr4具有不同的連接布置之外,圖8的電路配置與上述圖7的電路配置基本上相同。也就是說,根據圖8,由來自第(η-ρ)級的掃描脈沖控制第四開關裝置Tr4,并且將該第四開關裝置Tr4連接在復位節點QB與傳輸第二放電電壓VSS2的第二放電電壓線之間。這里,P是I。
圖9是詳細示出圖5中的第η級的另一配置的電路圖。除了第四反相開關裝置Trin4具有不同的連接布置之外,圖9的電路配置與上述圖8的電路配置基本上相同。也就是說,根據圖9,由置位節點Q處的電壓控制第四反相開關裝置Trin4,并且將該第四反相開關裝置Trin4連接在復位節點QB與傳輸第一放電電壓VSSl的第一放電電壓線之間。圖10是根據本發明的第二實施方式的級的電路圖。圖10的級可以是圖3中的級的任何一個。如圖10所示,根據本發明的第二實施方式的每一級(下文中將稱為第η級)包括節點控制器NC,其用于控制節點處的電壓;以及輸出單元0Β,其用于響應于節點處的電壓而輸出相應的掃描脈沖和第一放電電壓VSSl中的任何一個。這里,節點表示置位節點Q、 第一復位節點QBl和第二復位節點QB2,如圖10所示。這里,輸出單元OB接收具有不同相位的多個時鐘脈沖中的任何一個,并且根據置位節點Q、第一復位節點QBl和第二復位節點QB2的信號狀態,通過該輸出單元OB的輸出端OT來輸出所接收的時鐘脈沖作為掃描脈沖,或者根據置位節點Q、第一復位節點QBl和第二復位節點QB2的信號狀態,通過輸出端OT來輸出第一放電電壓VSS1。這里,該多個時鐘脈沖可以是上述第一時鐘脈沖到第四時鐘脈沖CLKl到CLK4。這些時鐘脈沖也可以彼此重疊。第η級的節點控制器NC包括第一開關裝置Trl,其由供應到第一復位節點QBl的電壓控制,用于將第二放電電壓VSS2供應到置位節點Q ;第二開關裝置Tr2,其由供應到第二復位節點QB2的電壓控制,用于將第二放電電壓VSS2供應到置位節點Q ;第一反相器電路INV1,其由供應到置位節點Q的電壓控制,用于將第一充電電壓VDDl和第三放電電壓VSS3中的任何一個供應到第一復位節點QBl ;以及第二反相器電路INV2,其由供應到置位節點Q的電壓控制,用于將第二充電電壓VDD2和第四放電電壓VSS4中的任何一個供應到第二復位節點QB2。當與高邏輯值相對應的電壓被供應到置位節點Q時,第一反相器電路INVl將第三放電電壓VSS3供應到第一復位節點QBl ;并且當與低邏輯值相對應的電壓被供應到置位節點Q時,第一反相器電路INVl將第一充電電壓VDDl供應到第一復位節點QB1。當與高邏輯值相對應的電壓被供應到置位節點Q時,第二反相器電路INV2將第四放電電壓VSS4供應到第二復位節點QB2 ;并且當與低邏輯值相對應的電壓被供應到置位節點Q時,第二反相器電路INV2將第二充電電壓VDD2供應到第二復位節點QB2。這里,各個第一充電電壓VDDl和第二充電電壓VDD2以k個幀周期(其中k是自然數)的間隔交替具有高電壓和低電壓。在同一幀周期內,第一充電電壓VDDl和第二充電電壓VDD2具有不同的電壓。例如,在奇數幀周期內,第一充電電壓VDDl可以具有與高邏輯值相對應的高電壓,而第二充電電壓VDD2可以具有與低邏輯值相對應的低電壓。此外,在偶數幀周期內,第一充電電壓VDDl可以具有與低邏輯值相對應的低電壓,而第二充電電壓VDD2可以具有與高邏輯值相對應的高電壓。第三放電電壓VSS3和第四放電電壓VSS4可以具有相同的值。在這種情形下,第三放電電壓VSS3和第四放電電壓VSS4 二者都具有比第二放電電壓VSS2更低的值。因此,當置位節點Q維持在高邏輯值的電壓(電壓狀態為高的第一充電電壓VDD1)處并且第一復位節點QBl維持在低邏輯值的電壓(第三放電電壓VSS3)處時,第一開關裝置Trl的柵極-源級電壓可以具有比該第一開關裝置Trl的閾值電壓更低的電壓。也就是說,因為施加到第一開關裝置Trl (該第一開關裝置Trl是NMOS晶體管)的源極的第二放電電壓VSS2具有比施加到第一開關裝置Trl的柵極的第三放電電壓VSS3更高的值,所以第一開關裝置Trl的柵極-源極電壓具有負值,從而使第一開關裝置Trl能夠保持完全截止。此外,當置位節點Q維持在高邏輯值的電壓(電壓狀態為高的第二充電電壓VDD2)處并且第二復位節點QB2維持在低邏輯值的電壓(第四放電電壓VSS4)處時,第二開關裝置Tr2的柵極-源級電壓可以具有比該第二開關裝置Tr2的閾值電壓更低的電壓。也就是說,因為施加到第二開關裝置Tr2 (該第二開關裝置Tr2是NMOS晶體管)的源極的第二放電電壓VSS2具有比施加到第二開關裝置Tr2的柵極的第四放電電壓VSS4更高的值,所以第二開關裝置Tr2的柵極-源極電壓具有負值,從而使第二開關裝置Tr2能夠保持完全截止。這里,充電電壓VDD通過充電電壓線傳輸,第一充電電壓VDDl通過第一充電電壓線傳輸,第二充電電壓VDD2通過第二充電電壓線傳輸,第一放電電壓VSSl通過第一放電電壓線傳輸,第二放電電壓VSS2通過第二放電電壓線傳輸,第三放電電壓VSS3通過第三放電 電壓線傳輸,并且第四放電電壓VSS4通過第四放電電壓線傳輸。這里,第一放電電壓VSSl可以與第二放電電壓VSS2和第三放電電壓VSS3中的任何一個相同。此外,第一放電電壓VSSl可以低于第二放電電壓VSS2。此外,第三放電電壓VSS3和第四放電電壓VSS4可以低于第一放電電壓VSSl。另一方面,第η級的節點控制器NC還可以包括第三開關裝置Tr3和第四開關裝置Tr4,如圖10所示。由來自第(η-ρ)級的掃描脈沖控制第三開關裝置Tr3,并且將該第三開關裝置Tr3連接在傳輸充電電壓VDD的充電電壓線與置位節點Q之間。由來自第(n+q)級的掃描脈沖控制第四開關裝置Tr4,并且將該第四開關裝置Tr4連接在置位節點Q與傳輸第二放電電壓VSS2的第二放電電壓線之間。下文將更加詳細地描述圖10中的第一反相器電路INVl和第二反相器電路INV2的配置。圖11是示出圖10中的第一反相器電路INVl的多種配置的電路圖。圖10中的第一反相器電路INVl可以包括圖11(a)、圖11(b)以及圖11(c)中所示的電路配置中的任何一種。第一反相器電路INVl包括如圖11(a)所示的第一反相開關裝置Trinl和第二反相開關裝置Trin2。根據第一充電電壓VDDl控制第一反相開關裝置Trinl,并且將該第一反相開關裝置Trinl連接在傳輸第一充電電壓VDDl的第一充電電壓線與第一復位節點QBl之間。根據置位節點Q處的電壓控制第二反相開關裝置Trin2,并且將該第二反相開關裝置Trin2連接在第一復位節點QBl與傳輸第三放電電壓VSS3的第三放電電壓線之間。備選地,該第一反相器電路INVl可以包括如圖11(b)所示的第一反相開關裝置Trinl和第二反相開關裝置Trin2。根據外部第一控制信號CSl控制第一反相開關裝置Trinl,并且將該第一反相開關裝置Trinl連接在傳輸第一充電電壓VDDl的第一充電電壓線與第一復位節點QBl之間。這里,第一控制信號CSl可以是具有相位差的多個時鐘脈沖CLKl到CLK4中的任何一個。詳細而言,供應到設置在第η級中的第一反相開關裝置Trinl的第一控制信號CSl可以是與從該第η級輸出的掃描脈沖相對應的時鐘脈沖。例如,設置在第二級ST2中的第一反相開關裝置Trinl可以供應有用作第二掃描脈沖SP2的第二時鐘脈沖CLK2,作為第一控制信號CSl。根據置位節點Q處的電壓控制第二反相開關裝置Trin2,并且將該第二反相開關裝置Trin2連接在第一復位節點QBl與傳輸第三放電電壓VSS3的第三放電電壓線之間。作為另一備選方案,第一反相器電路INVl可以包括如圖11(c)所示的第一反相開關裝置到第四反相開關裝置Trinl、Trin2、Trin3和Trin4。根據第一充電電壓VDDl控制第一反相開關裝置Trinl,并且將該第一反相開關裝置Trinl連接在傳輸第一充電電壓VDDl的第一充電電壓線與第一公共節點CNl之間。 根據置位節點Q處的電壓控制第二反相開關裝置Trin2,并且將該第二反相開關裝置Trin2連接在第一公共節點CNl與傳輸第五放電電壓VSS5的第五放電電壓線之間。根據第一公共節點CNl處的電壓控制第三反相開關裝置Trin3,并且將該第三反相開關裝置Trin3連接在第一充電電壓線與第一復位節點QBl之間。根據置位節點Q處的電壓控制第四反相開關裝置Trin4,并且將該第四反相開關裝置Trin4連接在第一復位節點QBl與傳輸第三放電電壓VSS3的第三放電電壓線之間。這里,第五放電電壓VSS5和第三放電電壓VSS3可以具有相同的值。備選地,第五放電電壓VSS5可以具有等于或低于第三放電電壓VSS3的值。圖12是示出圖10中的第二反相器電路INV2的多種配置的電路圖。圖10中的第二反相器電路INV2可以包括圖12(a)、圖12(b)以及圖12(c)中所示的電路配置中的任何一種。如圖12(a)所示,第二反相器電路INV2包括第五反相開關裝置Trin5和第六反相開關裝置Trin6。根據第二充電電壓VDD2控制第五反相開關裝置Trin5,并且將該第五反相開關裝置Trin5連接在傳輸第二充電電壓VDD2的第二充電電壓線與第二復位節點QB2之間。根據置位節點Q處的電壓控制第六反相開關裝置Trin6,并且將該第六反相開關裝置Trin6連接在第二復位節點QB2與傳輸第四放電電壓VSS4的第四放電電壓線之間。備選地,如圖12(b)所示,第二反相器電路INV2可以包括第五反相開關裝置Trin5和第六反相開關裝置Trin6。根據外部第二控制信號CS2控制第五反相開關裝置Trin5,并且將該第五反相開關裝置Trin5連接在傳輸第二充電電壓VDD2的第二充電電壓線與第二復位節點QB2之間。第二控制信號CS2可以與上述第一控制信號CSl相同。也就是說,該第二控制信號CS2也可以是上述時鐘脈沖CLKl到時鐘脈沖CLK4中的任何一個。在這種情形下,可以使用同一時鐘脈沖作為第一控制信號CSl和第二控制信號CS2。換言之,上述第一反相開關裝置Trinl和第五反相開關裝置Trin5可以供應有同一時鐘脈沖。根據置位節點Q處的電壓控制第六反相開關裝置Trin6,并且將該第六反相開關裝置Trin6連接在第二復位節點QB2與傳輸第四放電電壓VSS4的第四放電電壓線之間。作為另一備選方案,如圖12(c)所示,第二反相器電路INV2可以包括第五反相開關裝置到第八反相開關裝置Trin5、Trin6、Trin7和Trin8。根據第二充電電壓VDD2控制第五反相開關裝置Trin5,并且將該第五反相開關裝置Trin5連接在傳輸第二充電電壓VDD2的第二充電電壓線與第二公共節點CN2之間。根據置位節點Q處的電壓控制第六反相開關裝置Trin6,并且將該第六反相開關裝置Trin6連接在第二公共節點CN2與傳輸第六放電電壓VSS6的第六放電電壓線之間。根據第二公共節點CN2處的電壓控制第七反相開關裝置Trin7,并且將該第七反相開關裝置Trin7連接在第二充電電壓線與第二復位節點QB2之間。根據置位節點Q處的電壓控制第八反相開關裝置TrinS,并且將該第八反相開關裝置Trin8連接在第二復位節點QB2與傳輸第四放電電壓VSS4的第四放電電壓線之間。這里,第五放電電壓VSS5和第四放電電壓VSS4可以具有相同的值。備選地,第五放電電壓VSS5可以具有等于或低于第四放電電壓VSS4的值。此外,第六放電電壓VSS6可以具有與第五放電電壓VSS5相同的值。此外,第三放電電壓VSS3至第六放電電壓VSS6可以全部具有相同的值。圖13是詳細示出圖10中的第η級的配置的電路圖。圖13中的第一反相器電路INVl可以包括圖11 (a)、圖11(b)以及圖11(c)中所 示的電路配置中的任何一個,并且圖13中的第二反相器電路INV2可以包括圖12(a)、圖12(b)以及圖12(c)中所示的電路配置中的任何一個。圖13示出了一個示例,在該示例中,第η級具有圖11(c)所示的第一反相器電路INVl和圖12(c)所示的第二反相器電路INV2。第η級的節點控制器NC包括第一開關裝置到第六開關裝置Trl、Tr2, Tr3, Tr4、Tr5和Tr6,如圖13所示。第一開關裝置到第六開關裝置Trl、Tr2、Tr3、Tr4、Tr5和Tr6當中的第一開關裝置到第四開關裝置Trl到Tr4的配置與上面參照圖10描述的第一開關裝置到第四開關裝置Trl到Tr4的配置相同,因此用圖10中對第一開關裝置到第四開關裝置Trl到Tr4的配置的描述來代替圖13中對第一開關裝置到第四開關裝置Trl到Tr4的配置的描述。由來自第(η-ρ)級的掃描脈沖控制第五開關裝置Tr5,并且將該第五開關裝置Tr5連接在第一復位節點QBl與傳輸第三放電電壓VSS3的第三放電電壓線之間。由來自第(η-ρ)級的掃描脈沖控制第六開關裝置Tr6,并且將該第六開關裝置Tr6連接在第二復位節點QB2與傳輸第三放電電壓VSS3的第三放電電壓線之間。另一方面,第η級的輸出單元OB包括上拉開關裝置TrU、第一下拉開關裝置TrDl、以及第二下拉開關裝置TrD2。通過置位節點Q處的電壓控制上拉開關裝置TrU,并且將該上拉開關裝置TrU連接在時鐘傳輸線與第η級的輸出端OT之間,該時鐘傳輸線傳輸具有相位差的時鐘脈沖CLKl至時鐘脈沖CLK4中的任何一個。由第一復位節點QBl處的電壓控制第一下拉開關裝置TrDl,并且將該第一下拉開關裝置TrDl連接在輸出端OT與傳輸第一放電電壓VSSl的第一放電電壓線之間。由第二復位節點QB2處的電壓控制第二下拉開關裝置TrD2,并且將該第二下拉開關裝置TrD2連接在輸出端OT與傳輸第一放電電壓VSSl的第一放電電壓線之間。下文將參照圖4和圖13來詳細描述按照這種方式配置的第η級的操作。這里,假設第η級為第三級ST3。
首先,將對第一幀的置位周期內的操作給出描述。這里,假設對于第一幀的周期,第一充電電壓VDDl維持在高電壓并且第二充電電壓VDD2維持在低電壓。響應于來自第二級ST2的第二掃描脈沖SP2,使第三級ST3中的第三開關裝置Tr3、第五開關裝置Tr5和第六開關裝置Tr6導通。然后,通過導通的第三開關裝置Tr3將充電電壓VDD供應到置位節點Q。因此,利用與高邏輯值相對應的電壓對置位節點Q進行充電,并且使第二反相開關裝置Trin2、第四反相開關裝置Trin4、第六反相開關裝置Trin6、第八反相開關裝置TrinS以及上拉開關裝置TrU導通,所述第二反相開關裝置Trin2、第四反相開關裝置Trin4、第六反相開關裝置Trin6、第八反相開關裝置TrinS以及上拉開關裝置TrU通過它們各自的柵極連接到充電后的置位節點Q。另一方面,因為第一反相開關裝置Trinl連接在第一充電電壓線與二極管形式的第一公共節點CNl之間,所以該第一反相開關裝置Trinl總是保持導通。此外,因為第五反相開關裝置Trin5連接在第二充電電壓線與二極管形式的第二公共節點CN2之間,所以該第五反相開關裝置Trin5總是保持截止。此外,因為在該置位周期內來自第四級ST4的掃描脈沖為低,所以第三級ST3中的第四開關裝置Tr4保持截止。此外,通過導通的第五開關裝置Tr5將第三放電電壓VSS3供應到第一復位節點QBl,以便對第一復位節點QBl進行放電。因此,第一開關裝置TrI和第一下拉開關裝置TrDl截止,所述第一開關裝置Trl和第一下拉開關裝置TrDl通過它們各自的柵極連接到放電后的第一復位節點QBl。此外,通過導通的第六開關裝置Tr6將第三放電電壓VSS3供應到第二復位節點QB2,以便對該第二復位節點QB2進行放電。因此,第二開關裝置Tr2和第二下拉開關裝置TrD2截止,所述第二開關裝置Tr2和第二下拉開關裝置TrD2通過它們各自的柵極連接到放電后的第二復位節點QB2。此外,通過導通的第二反相開關裝置Trin2將第三放電電壓VSS3供應到第一公共節點CNl。因此,第一公共節點CNl被放電,并且第三反相開關裝置Trin3截止,該第三反相開關裝置Trin3通過該第三反相開關裝置Trin3的柵極連接到放電后的第一公共節點CN1。
此外,通過導通的第四反相開關裝置Trin4將第三放電電壓VSS3供應到第一復位節點QBI,以便對該第一復位節點QBl進行放電。此外,通過導通的第八反相開關裝置TrinS將第三放電電壓VSS3供應到第二復位節點QB2,以便對該第二復位節點QB2進行放電。該置位周期內的第一開關裝置Trl的狀態如下。可以看出,與低邏輯值相對應的第三放電電壓VSS3被供應到該第一開關裝置Trl的柵極,并且與低邏輯值相對應的第二放電電壓VSS2被供應到該第一開關裝置Trl的源極。此時,第一開關裝置Trl的柵極-源極電壓維持在低于O的負值,因為第三放電電壓VSS3具有比第二放電電壓VSS2更低的值,如前所述。因此,在該置位周期內,該第一開關裝置Trl可以保持完全截止,使得可以防止置位節點Q處的電壓由于來自第一開關裝置Trl的泄漏電流而降低。可以看出,第二開關裝置Tr2的狀態與按照相同方式的第一開關裝置Trl的狀態也相同。另一方面、,在該置位周期內,將來自第四級ST4的、狀態為低的第四掃描脈沖SP4供應到第四開關裝置Tr4的柵極。該狀態為低的第四掃描脈沖SP4具有比第二放電電壓VSS2更低的值。因此,第四開關裝置Tr4的柵極-源極電壓也維持在低于O的負值。因此,在該置位周期內,可以防止置位節點Q處的電壓由于來自第四開關裝置Tr4的泄漏電流而降低。接著,將對輸出周期內的操作給出描述。在輸出周期內,將第三時鐘脈沖CLK3供應到導通的上拉開關裝置TrU的漏極。此時,通過該第三時鐘脈沖CLK3使浮動的置位節點Q處的電壓自舉。因此,上拉開關裝置TrU完全導通,并且通過導通的上拉開關裝置TrU輸出第三時鐘脈沖CLK3。也就是說,通過輸出端OT輸出第三時鐘脈沖CLK3,作為第三掃描脈沖SP3。該第三掃描脈沖SP3被供應到第三選通線、第二級ST2和第四級ST4。詳細而言,供應到第二級ST2的第三掃描脈沖SP3被施加給第二級ST2的第四開關裝置Tr4的柵極。此外,供應到第四級ST4的第三掃描脈沖SP3被供應給第四級ST4的第三開關裝置Tr3、第五開關裝置Tr5和第六開關裝置Tr6的柵極。第二級ST2通過第三掃描脈沖SP3復位,并且第四級ST4通過第三掃描脈沖SP3置位。 接著,將對復位周期內的操作給出描述。在復位周期內,將來自第四級ST4的第四掃描脈沖SP4供應到第三級ST3。詳細而言,該第四掃描脈沖SP4被供應到第三級ST3的第四開關裝置Tr4的柵極。因此,第四開關裝置Tr4導通,并且通過導通的第四開關裝置Tr4將第二放電電壓VSS2供應到置位節點Q0因此,置位節點Q被放電,并且第二反相開關裝置Trin2、第四反相開關裝置Trin4、第六反相開關裝置Trin6、第八反相開關裝置TrinS以及上拉開關裝置TrU截止,所述第二反相開關裝置Trin2、第四反相開關裝置Trin4、第六反相開關裝置Trin6、第八反相開關裝置TrinS以及上拉開關裝置TrU通過它們各自的柵極連接到放電后的置位節點Q。此時,由于第二反相開關裝置Trin2截止,因此利用第一充電電壓VDDl對第一公共節點CNl進行充電,從而使得第三反相開關裝置Trin3導通。此外,由于第四反相開關裝置Trin4截止,因此利用第一充電電壓VDDl對第一復位節點QBl進行充電。因此,第一開關裝置Trl和第一下拉開關裝置TrDl導通,所述第一開關裝置Trl和第一下拉開關裝置TrDl通過它們各自的柵極連接到充電后的第一復位節點QB1。然后,通過導通的第一開關裝置Trl將第二放電電壓VSS2供應到置位節點Q。此外,通過導通的第一下拉開關裝置TrDl將第一放電電壓VSSl供應到輸出端0T。另一方面,第二公共節點CN2保持放電,從而使該第二復位節點QB2保留在它之前的放電狀態下。因此,第二開關裝置Tr2和第二下拉開關裝置TrD2保持截止,所述第二開關裝置Tr2和第二下拉開關裝置TrD2通過它們各自的柵極連接到放電后的第二復位節點QB2。另一方面,在第二幀內,第一充電電壓VDDl具有低電壓,并且第二充電電壓VDD2具有高電壓,因此,在復位周期內,第一復位節點QBl被放電,并且第二復位節點QB2被充電。因此,在該復位周期內,通過導通的第二下拉開關裝置TrD2而不是第一下拉開關裝置TrDl輸出第一放電電壓VSS1。根據本發明的該移位寄存器具有如下效果。圖14是基于圖7的配置、由圖3的移位寄存器生成的復位節點QB處的電壓V_QB的波形圖。根據圖14,在第一放電電壓VSSl和第二放電電壓VSS2 二者都維持在-5V并且第三放電電壓VSS3維持在-IOV的情形下,可以將復位節點QB處的電壓維持在比現有電壓更低的值處,從而能夠將來自置位節點Q的泄漏電流最小化。圖15是基于圖8的配置、由圖3的移位寄存器生成的復位節點QB處的電壓V_QB的波形圖。根據圖15,可以將復位節點QB處的電壓維持在比現有電壓更低的值處,使得來自置位節點Q的泄漏電流可以被最小化。圖16是基于圖9的配置、由圖3的移位寄存器生成的復位節點QB處的電壓V_QB的波形圖。根據圖16,在第一放電電壓VSSl維持在-8V、第二放電電壓VSS2維持在-5V并且第三放電電壓VSS3維持在-IOV的情形下,可以將復位節點QB處的電壓維持在比現有電壓更低的值處,從而能夠將來自置位節點Q的泄漏電流最小化。
另一方面,在所有實施方式中,當將要彼此進行比較的電壓具有相同的極性時,比較不是基于電壓的電平的絕對值進行的,而是基于這些電平本身進行的。例如,圖5中的第二放電電壓VSS2和第三放電電壓VSS3 二者都可以是負的。在這種情形下,第三放電電壓VSS3低于第二放電電壓VSS2表示在第三放電電壓VSS3例如是-IOV的情況下,第二放電電壓VSS2例如是-5V。根據上述描述,很明顯根據本發明的移位寄存器具有如下效果。按照將供應到負責對置位節點進行放電的開關裝置的柵極的放電電壓保持為比供應到該開關裝置的源級的放電電壓更低的方式,來設置供應到該柵極和源極的放電電壓的電平。因此,在置位周期內,可以防止置位節點處的電壓由于來自開關裝置的泄漏電流而降低。對于本領域技術人員而言明顯的是,可以在不脫離本發明的精神或范圍的情況下對本發明做出各種修改和變型。因此,本發明旨在涵蓋落入所附權利要求及其等同物的范圍內的對本發明的修改和變型。
權利要求
1.一種移位寄存器,該移位寄存器包括用于順序地輸出掃描脈沖的多個級,其中,所述多個級中的第n級包括 節點控制器,該節點控制器用于控制多個節點處的電壓;以及 輸出單兀,該輸出單兀用于響應于所述多個節點處的所述電壓,輸出第一放電電壓和所述掃描脈沖中相應的一個掃描脈沖中的任何一個, 其中,所述多個節點包括置位節點和復位節點, 其中,所述第n級的所述節點控制器包括 第一開關裝置,該第一開關裝置由供應到所述復位節點的電壓控制,用于將第二放電電壓供應到所述置位節點;以及 反相器電路,該反相器電路由供應到所述置位節點的電壓控制,用于將充電電壓和第三放電電壓中的任何一個供應到所述復位節點, 其中,所述第三放電電壓低于所述第二放電電壓, 其中,n是自然數。
2.根據權利要求I所述的移位寄存器,其中,當與高邏輯值相對應的電壓被供應到所述置位節點時,所述反相器電路將與低邏輯值相對應的所述第三放電電壓供應到所述復位節點;當與低邏輯值相對應的電壓被供應到所述置位節點時,所述反相器電路將與高邏輯值相對應的所述充電電壓供應到所述復位節點。
3.根據權利要求2所述的移位寄存器,其中,所述反相器電路包括 第一反相開關裝置,根據所述充電電壓控制該第一反相開關裝置,并且該第一反相開關裝置連接在傳輸所述充電電壓的充電電壓線與所述復位節點之間;以及 第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述復位節點與傳輸所述第三放電電壓的第三放電電壓線之間。
4.根據權利要求2所述的移位寄存器,其中,所述反相器電路包括 第一反相開關裝置,根據外部控制信號控制該第一反相開關裝置,并且該第一反相開關裝置連接在傳輸所述充電電壓的充電電壓線與所述復位節點之間;以及 第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述復位節點與傳輸所述第三放電電壓的第三放電電壓線之間。
5.根據權利要求2所述的移位寄存器,其中,所述反相器電路包括 第一反相開關裝置,根據所述充電電壓控制該第一反相開關裝置,并且該第一反相開關裝置連接在傳輸所述充電電壓的充電電壓線與公共節點之間; 第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述公共節點與傳輸第四放電電壓的第四放電電壓線之間; 第三反相開關裝置,根據所述公共節點處的電壓控制該第三反相開關裝置,并且該第三反相開關裝置連接在所述充電電壓線與所述復位節點之間;以及 第四反相開關裝置,根據所述置位節點處的電壓控制該第四反相開關裝置,并且該第四反相開關裝置連接在所述復位節點與傳輸所述第三放電電壓的第三放電電壓線之間。
6.根據權利要求5所述的移位寄存器,其中,所述第三放電電壓和所述第四放電電壓相同。
7.根據權利要求5所述的移位寄存器,其中,所述第四放電電壓等于或者低于所述第三放電電壓。
8.根據權利要求2所述的移位寄存器,其中,所述反相器電路包括 第一反相開關裝置,根據所述充電電壓控制該第一反相開關裝置,并且該第一反相開關裝置連接在傳輸所述充電電壓的充電電壓線與公共節點之間; 第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述公共節點與傳輸第四放電電壓的第四放電電壓線之間; 第三反相開關裝置,根據所述公共節點處的電壓控制該第三反相開關裝置,并且該第三反相開關裝置連接在所述充電電壓線與所述復位節點之間;以及 第四反相開關裝置,根據所述置位節點處的電壓控制該第四反相開關裝置,并且該第四反相開關裝置連接在所述復位節點與傳輸所述第一放電電壓的第一放電電壓線之間。
9.根據權利要求I所述的移位寄存器,其中,所述第一放電電壓與所述第二放電電壓和所述第三放電電壓中的任何一個相同。
10.根據權利要求I所述的移位寄存器,其中,所述第一放電電壓低于所述第二放電電壓。
11.根據權利要求I所述的移位寄存器,其中,所述第n級的所述節點控制器還包括 第二開關裝置,由來自所述多個級中的第(n-p)級的掃描脈沖控制該第二開關裝置,并且該第二開關裝置連接在傳輸所述充電電壓的充電電壓線與所述置位節點之間,其中P是小于n的自然數;以及 第三開關裝置,由來自所述多個級中的第(n+q)級的掃描脈沖控制該第三開關裝置,并且該第三開關裝置連接在所述置位節點與傳輸所述第二放電電壓的第二放電電壓線之間,其中q是自然數。
12.根據權利要求11所述的移位寄存器,其中,所述第n級的所述節點控制器還包括第四開關裝置,由來自所述第(n-p)級的所述掃描脈沖控制該第四開關裝置,并且該第四開關裝置連接在所述復位節點與傳輸所述第三放電電壓的第三放電電壓線之間。
13.根據權利要求11所述的移位寄存器,其中,所述第n級的所述節點控制器還包括第四開關裝置,由來自第(n-p)級的所述掃描脈沖控制該第四開關裝置,并且該第四開關裝置連接在所述復位節點與傳輸所述第二放電電壓的所述第二放電電壓線之間。
14.根據權利要求I所述的移位寄存器,其中,所述第n級的所述輸出單元包括 上拉開關裝置,由所述置位節點處的電壓控制該上拉開關裝置,并且該上拉開關裝置連接在時鐘傳輸線與所述第n級的輸出端之間,所述時鐘傳輸線傳輸多個時鐘脈沖中的任何一個,所述多個時鐘脈沖之間具有相位差;以及 下拉開關裝置,由所述復位節點處的電壓控制該下拉開關裝置,并且該下拉開關裝置連接在所述輸出端與傳輸所述第一放電電壓的第一放電電壓線之間。
15.一種移位寄存器,該移位寄存器包括用于順序地輸出掃描脈沖的多個級,其中所述多個級中的第n級包括 節點控制器,該節點控制器用于控制多個節點處的電壓;以及 輸出單兀,該輸出單兀用于響應于所述多個節點處的所述電壓,輸出第一放電電壓和所述掃描脈沖中相應的一個掃描脈沖中的任何一個, 其中,所述多個節點包括置位節點、第一復位節點和第二復位節點,其中,所述第n級的所述節點控制器包括 第一開關裝置,該第一開關裝置由供應到所述第一復位節點的電壓控制,用于將第二放電電壓供應到所述置位節點; 第二開關裝置,該第二開關裝置由供應到所述第二復位節點的電壓控制,用于將所述第二放電電壓供應到所述置位節點; 第一反相器電路,該第一反相器電路由供應到所述置位節點的電壓控制,用于將第一充電電壓和第三放電電壓中的任何一個供應到所述第一復位節點;以及 第二反相器電路,該第二反相器電路由供應到所述置位節點的電壓控制,用于將第二充電電壓和第四放電電壓中的任何一個供應到所述第二復位節點, 其中,所述第三放電電壓和所述第四放電電壓低于所述第二放電電壓, 其中,n是自然數。
16.根據權利要求15所述的移位寄存器,其中 當與高邏輯值相對應的電壓被供應到所述置位節點時,所述第一反相器電路將所述第三放電電壓供應到所述第一復位節點;當與低邏輯值相對應的電壓被供應到所述置位節點時,所述第一反相器電路將所述第一充電電壓供應到所述第一復位節點;以及 當與高邏輯值相對應的電壓被供應到所述置位節點時,所述第二反相器電路將所述第四放電電壓供應到所述第二復位節點;當與低邏輯值相對應的電壓被供應到所述置位節點時,所述第二反相器電路將所述第二充電電壓供應到所述第二復位節點, 其中,所述第一充電電壓和所述第二充電電壓中的每一個以m個幀周期的間隔交替具有高電壓和低電壓,其中m是自然數, 其中,所述第一充電電壓和所述第二充電電壓在同一幀周期內具有不同的電壓。
17.根據權利要求16所述的移位寄存器,其中 所述第一反相器電路包括 第一反相開關裝置,根據所述第一充電電壓控制該第一反相開關裝置,并且該第一反相開關裝置連接在傳輸所述第一充電電壓的第一充電電壓線與所述第一復位節點之間;以及 第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述第一復位節點與傳輸所述第三放電電壓的第三放電電壓線之間;以及 所述第二反相器電路包括 第三反相開關裝置,根據所述第二充電電壓控制該第三反相開關裝置,并且該第三反相開關裝置連接在傳輸所述第二充電電壓的第二充電電壓線與所述第二復位節點之間;以及 第四反相開關裝置,根據所述置位節點處的電壓控制該第四反相開關裝置,并且該第四反相開關裝置連接在所述第二復位節點與傳輸所述第四放電電壓的第四放電電壓線之間。
18.根據權利要求16所述的移位寄存器,其中 所述第一反相器電路包括 第一反相開關裝置,根據外部第一控制信號控制該第一反相開關裝置,并且該第一反相開關裝置連接在傳輸所述第一充電電壓的第一充電電壓線與所述第一復位節點之間;以及 第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述第一復位節點與傳輸所述第三放電電壓的第三放電電壓線之間;以及 所述第二反相電路包括 第三反相開關裝置,根據外部第二控制信號控制該第三反相開關裝置,并且該第三反相開關裝置連接在傳輸所述第二充電電壓的第二充電電壓線與所述第二復位節點之間;以及 第四反相開關裝置,根據所述置位節點處的電壓控制該第四反相開關裝置,并且該第四反相開關裝置連接在所述第二復位節點與傳輸所述第四放電電壓的第四放電電壓線之間。
19.根據權利要求16所述的移位寄存器,其中 所述第一反相電路包括 第一反相開關裝置,根據所述第一充電電壓控制該第一反相開關裝置,并且該第一反相開關裝置連接在傳輸所述第一充電電壓的第一充電電壓線與所述第一公共節點之間;以及 第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述第一公共節點與傳輸第五放電電壓的第五放電電壓線之間;第三反相開關裝置,根據所述第一公共節點處的電壓控制該第三反相開關裝置,并且該第三反相開關裝置連接在所述第一充電電壓線與所述第一復位節點之間;以及 第四反相開關裝置,根據所述置位節點處的電壓控制該第四反相開關裝置,并且該第四反相開關裝置連接在所述第一復位節點與傳輸所述第三放電電壓的第三放電電壓線之間;以及 所述第二反相器電路包括 第五反相開關裝置,根據所述第二充電電壓控制該第五反相開關裝置,并且該第五反相開關裝置連接在傳輸所述第二充電電壓的第二充電電壓線與所述第二公共節點之間;第六反相開關裝置,根據所述置位節點處的電壓控制該第六反相開關裝置,并且該第六反相開關裝置連接在所述第二公共節點與傳輸第六放電電壓的第六放電電壓線之間;第七反相開關裝置,根據所述第二公共節點處的電壓控制該第七反相開關裝置,并且該第七反相開關裝置連接在所述第二充電電壓線與所述第二復位節點之間;以及 第八反相開關裝置,根據所述置位節點處的電壓控制該第八反相開關裝置,并且該第八反相開關裝置連接在所述第二復位節點與傳輸所述第四放電電壓的第四放電電壓線之間。
20.根據權利要求15所述的移位寄存器,其中,所述第一放電電壓與所述第二放電電壓和所述第三放電電壓中的任何一個相同。
21.根據權利要求15所述的移位寄存器,其中,所述第一放電電壓低于所述第二放電電壓。
22.根據權利要求15所述的移位寄存器,其中,所述第三放電電壓與所述第四放電電壓相同。
23.根據權利要求15所述的移位寄存器,其中,所述第三放電電壓和所述第四放電電壓低于所述第一放電電壓。
24.根據權利要求15所述的移位寄存器,其中,所述第n級的所述節點控制器還包括 第三開關裝置,由來自所述多個級中的第(n-p)級的掃描脈沖控制該第三開關裝置,并且該第三開關裝置連接在傳輸充電電壓的充電電壓線與所述置位節點之間,其中P是小于n的自然數;以及 第四開關裝置,由來自所述多個級中的第(n+q)級的掃描脈沖控制該第四開關裝置,并且該第四開關裝置連接在所述置位節點與傳輸所述第二放電電壓的第二放電電壓線之間,其中q是自然數。
25.根據權利要求24所述的移位寄存器,其中,所述第n級的所述節點控制器還包括 第五開關裝置,由來自所述第(n-p)級的掃描脈沖控制該第五開關裝置,并且該第五開關裝置連接在所述第一復位節點與傳輸所述第三放電電壓的第三放電電壓線之間;以及第六開關裝置,由來自所述第(n-p)級的掃描脈沖控制該第六開關裝置,并且該第六開關裝置連接在所述第二復位節點與所述第三放電電壓線之間。
26.根據權利要求15所述的移位寄存器,其中,所述第n級的所述輸出單元包括 上拉開關裝置,由所述置位節點處的電壓控制該上拉開關裝置,并且該上拉開關裝置連接在時鐘傳輸線與所述第n級的輸出端之間,所述時鐘傳輸線傳輸多個時鐘脈沖中的任何一個,所述多個時鐘脈沖之間具有相位差; 第一下拉開關裝置,由所述第一復位節點處的電壓控制該第一下拉開關裝置,并且該第一下拉開關裝置連接在所述輸出端與傳輸所述第一放電電壓的第一放電電壓線之間;以及 第二下拉開關裝置,由所述第二復位節點處的電壓控制該第二下拉開關裝置,并且該第二下拉開關裝置連接在所述輸出端與傳輸所述第一放電電壓的第一放電電壓線之間。
27.根據權利要求4所述的移位寄存器,其中所述控制信號是多個時鐘脈沖中的任何一個,所述多個時鐘脈沖之間具有相位差, 其中,供應到所述第n級中的所述第一反相開關裝置的所述控制信號是所述時鐘脈沖中的與從所述第n級輸出的所述掃描脈沖相對應的一個時鐘脈沖。
28.根據權利要求18所述的移位寄存器,其中,所述第一控制信號與所述第二控制信號中的每一個是多個時鐘脈沖中的任何一個,所述多個時鐘脈沖之間具有相位差, 其中,分別供應到所述第n級中的所述第一反相開關裝置和所述第三反開關裝置的所述第一控制信號和所述第二控制信號中的每一個是所述時鐘脈沖中的與從所述第n級輸出的所述掃描脈沖相對應的一個時鐘脈沖。
29.根據權利要求19所述的移位寄存器,其中,所述第三放電電壓到第六放電電壓全部相同。
30.根據權利要求2所述的移位寄存器,其中,所述反相器電路包括 第一反相開關裝置,根據多個時鐘脈沖中的任何一個時鐘脈沖控制該第一反相開關裝置,所述多個時鐘脈沖之間具有相位差,并且該第一反相開關裝置連接在傳輸所述一個時鐘脈沖的時鐘傳輸線與所述復位節點之間;以及第二反相開關裝置,根據所述置位節點處的電壓控制該第二反相開關裝置,并且該第二反相開關裝置連接在所述復位節點與傳輸所述第三放電電壓的第 三放電電壓線之間。
全文摘要
本發明公開了一種移位寄存器,在該移位寄存器中,防止來自置位節點處的電壓的電荷的泄漏,從而使來自級的輸出穩定。所述移位寄存器包括用于順序地輸出多個掃描脈沖的多個級。所述多個級中的第n級包括節點控制器,其用于控制多個節點處的電壓;以及輸出單元,其用于根據所述多個節點處的電壓,輸出第一放電電壓和所述掃描脈沖中相應的一個掃描脈沖中的任何一個。所述多個節點包括置位節點和復位節點。所述第n級的節點控制器包括第一開關裝置,其由供應到所述復位節點的電壓控制,用于將第二放電電壓供應到所述置位節點;以及反相器電路,其由供應到所述置位節點的電壓控制,用于將充電電壓和第三放電電壓中的任何一個供應到所述復位節點。
文檔編號G09G3/36GK102750898SQ201110441390
公開日2012年10月24日 申請日期2011年12月26日 優先權日2011年4月21日
發明者崔承燦, 崔祐碩, 張容豪, 柳在龍 申請人:樂金顯示有限公司