專利名稱:內置驅動芯片的聯體數碼管設備的制作方法
技術領域:
本實用新型涉及一種內置驅動芯片的聯體數碼管設備,該設備屬于光電 顯示器件領域。
背景技術:
由于數碼管、發光管、光柱使用靈活多樣,其造價成本低廉從而被廣泛 應用于各種智能顯示儀器上面,比如節能環保、集成電路、通信、數字音視 頻、新型元器件、汽車電子等領域,市場十分廣闊。
數碼管、發光管、光柱等聯體光電體的使用離不開驅動芯片,以往對于 驅動芯片和聯體數碼管通常采用相互獨立的連接方式,這就造成了驅動芯片 封裝成本高,設備之間的連線增多,也增加設備的引腳。現將驅動芯片以裸 片的形式和聯體數碼管若設置在一個電路基板上,則可以減少連線、外圍設 備器件、引腳,還可以使設備抗干擾能力增強,縮小設備體積,降低綜合造 價成本。 技術內容
技術問題本實用新型的目的是提供一種內置驅動芯片的聯體數碼管設 備,該設備應用于光電顯示器件領域,通過對驅動芯片和聯體數碼管的整合 來減少連線、外圍設備器件、引腳,從而使設備抗干擾能力增強,降低綜合 造價成本。
技術方案:本實用新型公開一種內置驅動芯片的聯體數碼管設備,該設 備包括驅動芯片對外設有電源引腳VCC、接地引腳GND、串行信號接口,在設 備內部聯體數碼管中單體數碼管的各相同段引腳SEG相互之間并聯后分別對 應接驅動芯片的段引腳SEG,驅動芯片的字引腳DIG分別對應接聯體數碼管 中單體數碼管的字引腳DIG。
該設備可以是在電路基板上設置驅動芯片、聯體數碼管,驅動芯片對外 設有電源引腳VCC、接地引腳GND、串行信號接口,在設備內部聯體數碼管中 單體數碼管的各相同段引腳SEG相互之間并聯后分別對應接驅動芯片的段引腳SEG,驅動芯片的字引腳DIG分別對應接聯體數碼管中單體數碼管的字引 腳DIG。
上述聯體數碼管中至少包含一個單體數碼管,驅動芯片中段引腳SEG的 數目和聯體數碼管中單體數碼管段引腳SEG的數目相等,驅動芯片中字引腳 DIG的數目不少于聯體數碼管中單體數碼管的數量。聯體數碼管中單體數碼 管都有一個公共端即字引腳DIG為共陰極性或共陽極性。
驅動芯片的串行信號接口為串行數據RXD引腳,或者驅動芯片的串行信 號接口由時鐘信號SCL引腳、數據信號SDA引腳組成的兩線串行信號接口, 或者驅動芯片的串行信號接口由時鐘信號CLK引腳、數據信號DAT引腳、加 載信號STB引腳組成的三線串行信號接口,或者驅動芯片的串行信號接口由 時鐘信號CLK引腳、數據信號DAT引腳、片選使能信號CS引腳組成的三線串 行信號接口。驅動芯片的VCC引腳接3.3伏或5伏電壓。
每個單體數碼管都是由八個發光管組成的七段加小數點結構。聯體數碼
管中的單體數碼管通常一字排列組成,或者每個單體數碼管由十七個發光管 組成為十六段加小數點的米字型結構。顯示驅動方式為動態掃描驅動。 一線串行接口方案中,RXD用于串行數據。
兩線串行接口方案中,SDA用于串行數據輸入和輸出,SCL用于提供串行 時鐘。
三線串行接口方案中,CLK用于提供串行時鐘,DAT用于提供串行數據, STB用于加載串行數據。
另一種三線串行接口方案中,CLK用于提供串行時鐘,DAT用于提供串行 數據,CS用于片選使能。
有益效果本實用新型設備可以應用于節能環保、集成電路、通信、數 字音視頻、新型元器件、汽車電子等領域,有十分廣闊的市場前景。該內置 驅動芯片的聯體數碼管設備通過整體優化組合來減少連線、外圍設備器件、 引腳,還可以使設備抗干擾能力增強,縮小設備體積,不需要對驅動芯片進 行封裝,降低綜合造價成本,使用方便,更能以大規模商業化的價格實現。
圖1為本實用新型示意圖。圖2為本實用新型實施例一的連接框圖。 圖3為本實用新型實施例二的連接框圖。 圖4為本實用新型實施例三的連接框圖。 圖5為本實用新型實施例四的連接框圖。
具體實施方式
下面是本實用新型的具體實施例來進一步描述
本實用新型內置驅動芯片的聯體數碼管設備包括電路基板上設置驅動芯
片、聯體數碼管,驅動芯片對外設有電源引腳VCC、接地引腳GND、串行信號 接口 S,在設備內部聯體數碼管中單體數碼管的各相詞段引腳SEG相互之間 并聯后分別對應接驅動芯片的段引腳SEG,驅動芯片的字引腳DIG分別對應 接聯體數碼管中單體數碼管的字引腳DIG。
上述聯體數碼管中至少包含一個單體數碼管,驅動芯片中段引腳SEG的 數目和聯體數碼管中單體數碼管段引腳SEG的數目相等,驅動芯片中字引腳 DIG的數目和聯體數碼管中單體數碼管的數量相等。聯體數碼管中單體數碼 管都有一個公共端即字引腳DIG為共陰極性或共陽極性。
驅動芯片的串行信號接口S為串行數據時鐘RXD引腳,或者驅動芯片的串 行信號接口 S由時鐘信號SCL引腳、數據信號SDA引腳組成的兩線串行信號 接口,或者驅動芯片的串行信號接口S由時鐘信號GLK引腳、數據信號DAT 引腳、加載信號STB引腳組成的三線串行信號接口,或者驅動芯片的串行信 號接口 S由時鐘信號CLK引腳、數據信號DAT引腳、片選使能信號CS引腳組 成的三線串行信號接口。驅動芯片的VCC引腳接3.3伏或5伏電壓。每個單 體數碼管都是由8個發光管組成的7段加小數點結構。聯體數碼管中的單體 數碼管一字排列組成。顯示驅動方式為動態掃描驅動。
實施例一
在圖2中,驅動芯片通過RXD引腳可以與外部設備連接。電容Cl為220uf 和C2為0. luf布置于驅動芯片的3.3V電源VCC引腳附近,用于電源退耦,減少 驅動大電流產生的干擾。驅動芯片可以直接動態驅動2個共陰單體數碼管,各 單體數碼管的公共陰極分別由驅動芯片的DIG0 DIG1引腳進行驅動。
實施例二在兩線串行接口方案圖3中,CH455芯片通過2線串行接口 SDA、 SCL引 腳可以與外部設備連接。電容C1為220uf和C2為0. luf布置于CH455的3. 3V 電源VCC引腳附近,用于電源退耦,減少驅動大電流產生的干擾。CH455芯 片可以直接動態驅動2個共陽單體數碼管,各單體數碼管的公共陽極分別由 CH455芯片的DIG0 DIG1引腳進行驅動。
實施例三
在三線串行接口方案圖4中,驅動芯片通過3線串行接口 STB、 DAT、 CLK 引腳可以與外部設備連接。電容Cl為220uf和C2為0. luf布置于驅動芯片 的5V電源VCC引腳附近,用于電源退耦,減少驅動大電流產生的干擾。驅動 芯片可以直接動態驅動4個共陰單體數碼管,各單體數碼管的公共陰極分別 由驅動芯片的DIG0 DIG3引腳進行驅動。
實施例四
在另一種三線串行接口方案圖5中,驅動芯片通過3線串行接口 CS、DAT、 CLK引腳可以與外部設備連接。電容Cl為220uf和C2為0. luf布置于驅動 芯片的5V電源VCC引腳附近,用于電源退耦,減少驅動大電流產生的干擾。 驅動芯片可以直接動態驅動4個共陽單體數碼管,各單體數碼管的公共陽極 分別由驅動芯片的DIG0 DIG3引腳進行驅動。
權利要求1. 一種內置驅動芯片的聯體數碼管設備,該設備包括其特征在于驅動芯片(1)對外設有電源引腳VCC、接地引腳GND、串行信號接口(S),在設備內部聯體數碼管(2)中單體數碼管的各相同段引腳SEG相互之間并聯后分別對應接驅動芯片(1)的段引腳SEG,驅動芯片(1)的字引腳DIG分別對應接聯體數碼管(2)中單體數碼管的字引腳DIG。
2. 如權利要求1所述的內置驅動芯片的聯體數碼管舉備,其特征在于聯體數 碼管(2)中至少包含一個單體數碼管,驅動芯片(1)中段引腳SEG的數 目和聯體數碼管(2)中單體數碼管段引腳SEG的數目相等,驅動芯片(1) 中字引腳DIG的數目不少于聯體數碼管(2)中單體數碼管的數量。
3. 如權利要求1所述的內置驅動芯片的聯體數碼管設備,其特征在于聯體數 碼管(2)中單體數碼管都有一個公共端即字引腳DIG為共陰極性或共陽 極性。
4. 如權利要求1所述的內置驅動芯片的聯體數碼管設備,其特征在于驅動芯 片(1)的串行信號接口 (S)為串行數據RXD引腳,或者驅動芯片(1) 的串行信號接口 (S)由時鐘信號SCL引腳、數據信號SDA引腳組成的兩 線串行信號接口,或者驅動芯片(1)的串行信號接口 (S)由時鐘信號 CLK引腳、數據信號DAT引腳、加載信號STB引腳組成的三線串行信號接 口,或者驅動芯片(1)的串行信號接口 (S)由時鐘信號CLK引腳、數據 信號DAT引腳、片選使能信號CS引腳組成的三線串行信號接口 。
5. 如權利要求1所述的內置驅動芯片的數碼管設備,其特征在于聯體數碼管(2) 中單體數碼管以直線形式排列,每個單體數碼管由八個發光管組成 為七段加小數點結構,或者每個單體數碼管由十七個發光管組成為十六 段加小數點結構。
專利摘要本實用新型涉及一種內置驅動芯片的聯體數碼管設備,該設備屬于光電顯示器件領域。該設備應用于光電顯示器件領域,通過對驅動芯片和聯體數碼管的整合來減少連線、外圍設備器件、引腳,使設備抗干擾能力增強,降低綜合造價成本,更能以大規模商業化的價格實現。
文檔編號G09G3/14GK201229762SQ200820040338
公開日2009年4月29日 申請日期2008年7月22日 優先權日2008年7月22日
發明者王春華 申請人:南京異或科技有限公司