專利名稱:數據傳輸裝置及其相關方法
技術領域:
本發明涉及一種數據傳輸裝置及其相關方法,尤其涉及一種用于顯示器 的數據傳輸裝置及其相關方法,其可解決因數據及時鐘偏移造成的取樣錯誤 問題。
背景技術:
液晶顯示器(Liquid Crystal Display, LCD)具有外型輕薄、低輻射、體 積d 、及低耗能等優點,廣泛地應用在筆記型電腦或平面電視等資訊產品上。 因此,液晶顯示器已逐漸取代傳統的陰極射線管顯示器(Cathode Ray Tube Display )成為市場主流,其中又以有源矩陣式薄膜晶體管液晶顯示器(Active Matrix TFT LCD )最受歡迎。簡單來說,有源矩陣式薄膜晶體管液晶顯示器 的驅動系統由時序控制器(Timing Controller )、源極驅動器(Source Drivers ) 以及柵極驅動器(Gate Drivers )所構成。源極驅動器及柵極驅動器分別控制 數據線(DataLine)及掃描線(ScanLine),其在面板上相互交叉形成電路單 元矩陣,而每個電路單元(Cell)包含液晶分子及晶體管。液晶顯示器的顯示 原理是柵極驅動器先將掃描信號送至晶體管的柵極,使晶體管導通,接著源 極驅動器將時序控制器送來的數振轉換成輸出電壓后,將輸出電壓送至晶體 管的源極,此時液晶一端的電壓會等于晶體管漏極的電壓,并根據漏極電壓 改變液晶分子的傾斜角度,從而改變透光率達到顯示不同顏色的目的。時序 控制器通常利用差分信號(Differential Signal)傳遞數據至源極驅動器,兩者 之間常見的連接介面包含低擺幅差分信號(Reduced Swing Differential Signal, RSDS )及微低電壓差分信號(Mini Low Voltage Differential Signal, mini-LVDS ) 介面等。
參照圖1,圖1為現有使用低擺幅差分信號介面的顯示器IO的示意圖。 顯示器10包含時序控制器100及源極驅動器CD1 CD8。時序控制器100產 生兩組數據、時鐘及控制信號,并分別以總線(Bus)方式傳送給源極驅動器 CD1-CD4及源極驅動器CD5 CD8。其中,對于源極驅動器CD1 ~ CD4,相關數據信號為低擺幅差分信號R1—Pj/Nj、 Gl_Pj/Nj及Bl一Pj/Nj (其中j=l ~ 3 ),分別代表6位色深(Color Depth )的紅、綠、藍數據;時鐘信號CLKl—Pl/Nl 也為低擺幅差分信號,源極驅動器CD1 ~ CD4根據時鐘信號CLKl—Pl/Nl的 上升/下降沿(Rising / Falling Edges )接收時序控制器100所傳送的數據;輸 出起始信號STB1為用來控制源極驅動器CD1 ~CD4的數據輸出時間,而極 性信號POL1用來控制源極驅動器CD1 ~ CD4輸出信號的輸出極性。源極驅 動器CD5-CD8的信號配置則類似于源極驅動器CD1 CD4。另外,時序控 制器100可產生數據接收起始信號DIOl及DI02,指示源極驅動器CD4及 CD5準備開始接收數據。其中,源極驅動器CD4以級聯(Cascading)方式, 依序傳送數據接收起始信號DIOl至源極驅動器CD3 CD1,其中數據接收 起始信號DI043、 DI032及DI021為數據接收起始信號DIOl的延遲版本; 源極驅動器CD5以級聯方式,依序傳送起始信號DI02至源極驅動器CD6 ~ CD8,其中數據接收起始信號DI056、 DI067及DI078為數據接收起始信號 DI02的延遲版本。
隨著大尺寸、高分辨率及高畫面刷新率的需求不斷提升,顯示器內部的 數據傳輸速度將大幅提升。此外,在現有顯示器10中,數據及時鐘信號的傳 輸方式皆為總線方式。上述情形將會造成數據及時鐘偏移(Skew)嚴重而導 致源極驅動器取樣困難或錯誤的問題。
參照圖2,圖2為現有顯示器10中同一數據信號對在不同源極驅動器發 生數據偏移的示意圖。數據信號對CD4—Rl—P1/N1表示源極驅動器CD4所接 收的低擺幅差分信號R1—P1/N1;數據信號對CD1_R1_P1/N1表示源極驅動器 CD1所接收的低擺幅差分信號R1一P1/N1。在圖2中,數據信號對 CD4—Rl—P1/N1的眼圖寬度大小為Tpl,也為時鐘信號CLKl—P1/N1的最大 有效取樣區間。然而,源極驅動器CD1-CD4是以總線方式共同接收低擺幅 差分信號Rl—P1/N1,因此數據信號對CD1—Rl—P1/N1接收時序可能會延遲。 如果延遲時間大小為寬度Tll,則數據信號對CD4J11_P1/N1及 CD1—Rl—P1/N1的交集部分的寬度為T21,造成有效取樣區間由Tpl縮減為 T21。當數據傳輸頻率上升時,寬度Tpl會下降,寬度T21也隨之縮短。另 外,當系統電路板長度增加時,寬度T11會變大,而使寬度T21縮短。上述 情形都會造成眼圖寬度及時鐘信號的有效取樣區間縮小,從而增加信號接收 困難度與復雜度。
6參照圖3,圖3為現有顯示器10中同一數據信號對在同一源極驅動器發 生數據偏移的示意圖。數據信號對CD1—Rl—P1/N1及CD1—Rl—P3/N3分別表 示源極驅動器CD1所接收的低擺幅差分信號Rl—P1/N1及R1—P3/N3。在圖3 中,數據信號對CD1—R1一P1/N1的眼圖寬度大小為Tp2,也為時鐘信號 CLK1—P1/N1的最大有效:取樣區間。然而,數據信號對CD1—Rl—P1/N1及 CD1—Rl—P3/N3接收時序會有延遲差異。如果延遲時間大小為寬度T12,則 數據信號對CD1_R1—P3/N3及CD1_R1—P1/N1的交集部分的寬度為T22,造 成有效取樣區間由Tp2縮減為T22。當數據傳輸頻率上升時,寬度Tp2會下 降,寬度T22也隨之縮短,造成眼圖寬度及時鐘信號的有效取樣區間縮小, 從而增加信號接收困難度與復雜度。
參照圖4,圖4為現有顯示器10中發生時鐘偏移的示意圖。在圖4中, 數據區間DW13及DW23為源極驅動器CD4所正確接收的數據信號對區間; 數據區間DW33及DW43為源極驅動器CD1所正確接收的數據信號對區間。 時鐘信號CD1—CLK1_P1/N1及CD4—CLK1_P1/N1分別表示源極驅動器CD1 及CD4所接收的時鐘信號CLK1—P1/N1,其中時間點P1及P2為源極驅動器 接收及鎖存(Latch)數據的時間點。由圖4可知,如果源極驅動器CD4要正 確接收數據區間DW13與DW23,則時間點Pl必須落于時區T23之間。同 樣地,如果源極驅動器CD1要正確接收數據區間DW33與DW43,則時間點 P2必須落于時區T33之間。然而,由于時鐘信號CLK1—P1/N1通過總線方式 傳送,所以時鐘信號CD1—CLK1—P1/N1與CD4—CLK1—P1/N1之間會有相位 延遲Td。如果相位延遲Td過大或過小,則時間點P2可能落于時區T33之夕卜, 造成源極驅動器CD1取樣錯誤。
發明內容
因此,本發明提供一種用于顯示器的數據傳輸裝置及其相關方法,其通 過級聯方式、總線方式、專用信道(Dedicated Channel)方式及相關混合方法 控制數據傳輸時序,以避免數據及時鐘偏移。
本發明公開一種用于顯示器的數據傳輸裝置,其包含時序控制器、多 個源極驅動器以及多個信號線組合。該時序控制器用來產生多個可定義信號, 其中該多個可定義信號的每個可定義信號產生至少四 電壓電平。該多個源 極驅動器用來接收該多個可定義信號。該多個信號線組合耦合于該時序控制器及該多個源極驅動器之間,用來傳輸該多個可定義信號。優選地,該多個 可定義信號為差分信號。
本發明還公開一種用于顯示器的數據傳輸方法,其包含產生多個可定 義信號,以及通過多個信號線組合,傳輸該多個可定義信號。其中,該多個 可定義信號的每個可定義信號優選地為差分信號,且產生至少四個電壓電平。
本發明還公開一種用于顯示器的數據傳輸裝置,其包含時序控制器、 多個源極驅動器及多個信號線組合。該時序控制器用來產生多個差分信號, 其中該多個差分信號的每個差分信號產生至少四個電壓電平。該多個源極驅 動器用來接收該多個差分信號。該多個信號線組合以專用信道方式耦合于該 時序控制器及該多個源極驅動器之間,用來傳輸該多個差分信號。
本發明還公開一種用于包含時序控制器及源極驅動器的顯示器的數據傳 輸方法,其包含產生多個差分信號,該多個差分信號的每個差分信號產生
至少四個電壓電平;以及通過多個信號線組合,以專用信道方式,傳輸該多
個差分信號于該時序控制器及該源極驅動器之間。
圖1為現有的使用低擺幅差分信號介面的顯示器的示意圖。
圖2為圖1的顯示器中發生數據偏移的示意圖。
圖3為圖1的顯示器中發生數據偏移的示意圖。
圖4為圖1的顯示器中發生時鐘偏移的示意圖。
圖5為本發明實施例用于顯示器的數據傳輸裝置的示意圖。
圖6至圖12為本發明實施例的數據傳輸裝置的示意圖。
圖13為本發明實施例的數據傳輸流程的流程示意圖。
圖14為圖5的數據傳輸裝置中數據信號的信號波形圖。
圖15為圖6的數據傳輸裝置中數據信號的信號波形圖。
圖16為圖14四個電壓電平的數據傳輸裝置的示意圖。
圖17為圖15六個電壓電平的數據傳輸裝置的示意圖。
主要元件符號說明
10 顯示器
Pl、 P2 時間點
Td 相位延遲100、 TCON、
S丁B、 STB1、
POL、 POLl、 VDD GND
1706、 1606
1708、 1608
1710、 1712、
1714、 1614
1602、 1702 STB2
時序控制 輸出起始信號 極性信號 系統供應電壓電平 系統接地電壓電平 數據編碼器 電流產生器
1610、 1612 電流源 電流源開關 DATA—INPUT 、 DATA—INPUT 1 數據 CVS、 CVS1 電壓信號 DS、 DS1 數字信號 1616、 1716 電流轉電壓裝置 1618、 1718 比較器 1620、 1720 解碼器 130 流程 1300、 1302、 1304、 1306 步驟 500、 600、 700、 800、 1000、 1100、 1200
1600、 1700 數據傳南
俞
裝置
Tpl、 Tll、 T21、 Tp2、 T12、 T22 寬度
DW13、 DW23、 DW33、 DW43 數據區間
CD4—VI、 CD4—V2、 CD4—V3、 CD4—V4、 CD4—V5、 CD4—V6電壓電平
CD1、 CD2、 CD3、 CD4、 CD5、 CD6、 CD7、 CD8、 1604、 1704
源極驅動器
DIOl、 DI02、 DI043、 DI032、 DI021、 DI056、 DI067、 DI078 數
據接收起始信號
CD4—R1—Pl、 CD4一R1一N1、 CD4—R1—P3、 CD4一R1一N3、 CD1一R1—Pl、 CD1—R1_N1、 CD1—R1_P3、 CD1—Rl—N3 數據信號
CLK、 CLK1、 CLK2、 CLK3、 CLK4、 CLK1一P1、 CLK1一N1 、 CLK2—P1/N1 、 CD1—CLK1—Pl、 CD1—CLK1—Nl、 CD4—CLK1—Pl、 CD4—CLK1—Nl時鐘
信號R1—P1/N1、 R1_P2/N2、 R1一P2/N2、 G1—P薩、G1—P2/N2、 G1_P2/N2、 B1 —P1 /N1 、 B1 —P2/N2 、 B1—P3/N3 、 R2—P1 /N1 、 R2—P2/N2 、 R2—P2/N2 、 G2—P1 /N1 、 G2_P2/N2、 G2—P2/N2、 B2—P1/N1、 B2—P2/N2、 B2—P3/N3 低擺幅差分 信號
CD1—0P/N、 CD1—1P/N、 CD2—0P/N、 CD2—1P/N、 CD3—0P/N、 CD3—1P/N、 CD4一0P/N、 CD4JP/N、 CD5—0P/N、 CD5—1P/N、 CD6—0P/N、 CD6—1P/N、 CD7—0P/N、 CD7—1P/N、 CD8—0P/N、 CD8一1P/N、 CD1—2P/N、 CD2一2P/N、 CD3_2P/N、 CD4—2P/N、 CD5一2P/N、 CD6—2P/N、 CD7—2P/N、 CD8—2P/N信 號線
具體實施例方式
參照圖5,圖5為本發明實施例用于顯示器的數據傳輸裝置500的示意 圖。數據傳輸裝置500包含時序控制器TCON、源極驅動器CD1—CD8、 信號線組合CDI—0P/N-CD8—0P/N及CDI—1P/N~ CD8—1P/N。時序控制器 TCON用來產生16個數據信號對(Signal Pair),且對應于相同源極驅動器的 數據信號對在源極驅動器端可產生4個電壓電平。數據信號對為嵌入式差分 信號(Embedded All in Differential Data-Line Signal, EDDS ),其是一種具有 可變電流形式的差分信號,使源極驅動器CD1—CD8可通過電壓電平及電壓 壓差,判斷l史據信號的位元態(l或0)。時序控制器TCON通過信號線組合 CDI—OP/N ~ CD8—OP/N及CDI—1P/N ~ CD8—1P/N,以專用信道(Dedicated Channel)方式連接至源極驅動器CD1—CD8,且每一信號線組合用來傳輸2 組數據信號對。信號線組合CDi—P/N包含2組差分信號線對(Differential Signaling Line Pair), —組差分信號線對CDi—OP/N包含信號線CDi—OP及 CDi—ON;另一組差分信號線對CDiJP/N包含信號線CDi—lP及CDi—IN,其 中1=1一8,為源極驅動器編號。因此,差分信號線對CDi—0P/N傳輸一對數 據信號,而差分信號線對CDi一lP/N傳輸另一對數據信號。此外,如圖5所 示,時序控制器TCON產生差分信號型態(具有兩個電壓電平)的時鐘信號 CLK,并利用差分信號線對,通過總線及級聯混合的方式傳送時鐘信號CLK 至源極驅動器CD1—CD8。首先,時鐘信號CLK通過總線方式傳送至源極驅 動器CD4及CD5。源極驅動器CD4經由內部電路與布線,將時鐘信號CLK 傳送至源極驅動器CD3,接著時鐘信號CLK再經過源極驅動器CD3及CD2的內部電路與布線后,最終到達源極驅動器CD1。同樣地,源極驅動器CD5 以相同的級聯方式傳送時鐘信號CLK至源極驅動器CD8。
為了控制源極驅動器CD1—CD8,時序控制器TCON可產生不同控制定 義的單端信號,單端信號可為晶體管邏輯(Transistor to Transistor Logic, TTL ) 或互才卜型金屬氧4匕4勿半導體(Complementary Metal-Oxide Semiconductor, CMOS)信號形式。例如,在圖5中,時序控制器TCON產生晶體管邏輯信 號形式的輸出起始信號STB,其用來控制源極驅動器CD1—CD8輸出數據至 顯示器面板的時序。時序控制器TCON通過總線及級聯混合(類似于時鐘信 號CLK的源極驅動器連接)的方式傳送輸出起始信號STB。此外,時序控制 器TCON也可產生極性信號POL( Polarity),用來控制源極驅動器CD1—CD8 所輸出的數據信號的電壓極性。極性信號POL的實施傳輸方法可參照輸出起 始信號STB。
在數據傳輸裝置500中,通過信號線組合CD1—0P/N~CD8_0P/N、 CD1—1P/N ~ CD8一1P/N,時序控制器TCON能獨立控制每個數據信號到達對 應的源極驅動器的時間。換句話說,本領域的技術人員可根據時序控制器 TCON與源極驅動器CD1—CD8的信號線長度,調整對應數據信號的輸出時 間,以解決數據偏移的問題。另外,本領域的技術任一可適當地調控源極驅 動器CD1—CD8的數據信號與時鐘信號CLK及控制信號之間的時序關系, 以調整每個源極驅動器的有效取樣區間,以解決時鐘偏移的問題。
特別注意的是,在本發明中,時鐘信號可為差分信號或單端信號形式, 并以級聯方式、總線方式、專用信道方式或是從級聯方式、總線方式及專用 信道方式中任選的混合方式,傳輸在時序控制器與源極驅動器之間。控制信 號(如輸出起始信號STB及極性信號POL)則為單端信號形式,并以級聯方 式、總線方式、專用信道方式或從級聯、總線及專用信道方式中任選混合使 用的方式,傳輸于該時序控制器與該多個源極驅動器之間。此外,對應于每 一源極驅動器之信號線組合可由多于2對差分信號線對組成,使數據信號可 產生多于4個電壓電平。
參照圖6至12圖,圖6至圖12為本發明實施例用于顯示器的數據傳輸 裝置600—1200的示意圖。數據傳輸裝置600—1200都以數據傳輸裝置500 為基礎,對數據傳輸裝置500的部分元件作出變化。在數據傳輸裝置600中, 時序控制器TCON用來產生24個數據信號對(Signal Pair),并以專用信道方式傳輸數據信號對至源極驅動器CD1—CD8。每個源極驅動器接收3個數據 信號對,且這些數據信號對在源極驅動器端可產生6個電壓電平。數據傳輸 裝置600的信號線組合CDi_P/N包含差分信號線對CDi一0P/N、 CDi一lP/N及 CDi—2P/N,分別用來傳輸數據信號對。每個差分信號線對又包含兩條信號線, 例如差分信號線對CDi一OP/N包含信號線CDi一OP及CDi—0N,而差分信號線 對CDi—2P/N包含信號線CDi—2P及CDi—2N。在數據傳輸裝置700中,時序 控制器TCON產生單端信號形式的時鐘信號CLK,并以總線及級聯混合的方 式傳送。在數據傳輸裝置800中,時序控制器TCON以總線及級聯混合的方 式傳送差分信號形式的時鐘信號(簡稱差分時鐘信號)。不同于數據傳輸裝置 500,時鐘信號CLK以總線方式線傳送至源極驅動器CD3及CD6。源極驅動 器CD3及CD4、源極驅動器CD3—CD1、源極驅動器CD6及CD5,以及源 極驅動器CD6—CD8形成四組級聯序列傳送時鐘信號CLK。
在數據傳輸裝置900中,時序控制器TCON以專用信道及級聯混合的方 式傳送差分時鐘信號。時序控制器TC0N產生時鐘信號CLK1及CLK2,并 分別通過個別的差分信號線對傳送至源極驅動器CD4及CD5。源極驅動器 CD4—CD1再以級聯方式傳輸時鐘信號CLK1;源極驅動器CD5—CD8以級 聯方式傳輸時鐘信號CLK2。在數據傳輸裝置1000中,時序控制器TCON以 專用信道及級聯混合的方式傳送差分時鐘信號。時序控制器TCON產生時鐘 信號CLK1一CLK4,并分別通過差分信號線對傳送至源極驅動器CD2、 CD3、 CD6及CD7。源極驅動器CD2以級聯方式傳輸時鐘信號CLK1至源極驅動器 CD1;源極驅動器CD3以級聯方式傳輸時鐘信號CLK2至源極驅動器CD4; 源極驅動器CD6以級聯方式傳輸時鐘信號CLK3至源極驅動器CD5;源極驅 動器CD7以級聯方式傳輸時鐘信號CLK4至源極驅動器CD8。
在數據傳輸裝置1100中,時序控制器TCON以總線方式傳送差分時鐘 信號。在數據傳輸裝置1200中,時序控制器TCON以總線及級聯方式傳送 差分時鐘信號。時序控制器TCON產生時鐘信號CLK并同時傳送至源極驅 動器CD3及CD6。源極驅動器CD3再以級聯方式,傳送時鐘信號CLK至源 極驅動器CD2及CD4,而源極驅動器CD1通過總線方式與源極驅動器CD2 共同接收時鐘信號CLK。同樣地,源極驅動器CD6以級聯方式,傳送時鐘信 號CLK至源極驅動器CD5及CD7,而源極驅動器CD8以總線方式與源極驅 動器CD7共同接收時鐘信號CLK。在數據傳輸裝置600—1200中,用來傳輸時鐘信號的連接關系也可適用于輸出起始信號STB及極性信號POL。
參照圖13,圖13為本發明實施例的數據傳輸流程130的流程示意圖。
數據傳輸流程130可運用于數據傳輸裝置500—1200,以解決數據及時鐘偏
移的問題。數據傳輸流程130包含下列步驟 步驟1300:開始。
步驟1302:產生多個可定義信號,其中每個可定義信號產生至少4個電 壓電平。
步驟1304:通過信號線組合CD1—0P/N ~ CD8—0P/N及CD1—1P/N~ CD8一1P/N,傳輸該多個可定義信號。 步驟1306:結束。
在數據傳輸流程130中,多個可定義信號定義為不同的數據信號對,并 優選地為嵌入式差分信號形式。如果每一數據信號對用來產生4個電壓電平, 則每一信號線組合包含2組差分信號線對,也就是4條信號線;如果每一數 據信號用來產生6個電壓電平,則每一信號線組合包含3組差分信號線對, 也就是6條信號線。其中,每組差分信號線對用來傳送一個數據信號對。另 外,數據傳輸流程130可產生差分或單端信號形式的時鐘信號,并以級聯、 總線、專用信道方式或從級聯方式、總線方式及專用信道方式中任選混合使 用的方式來傳輸時鐘信號。控制信號,如輸出起始信號及極性信號,則為單 端信號形式,且通過級聯、總線、專用信道方式或從級聯方式、總線方式及 專用信道方式中任選混合使用的方式來傳輸。因此,通過信號線組合 CD1—0P/N~CD8—0P/N、 CD1—1P/N~ CD8JP/N獨立傳輸數據信號,數據傳 輸流程130可控制數據信號到達對應的源極驅動器的時間。本領域技術人員 可根據系統需求選擇時鐘及控制信號的傳輸方式,以建立這些數據信號之間, 以及數據信號與時鐘及控制信號之間的最佳時序關系,從而解決數據及時鐘 偏移的問題。
參照圖14,圖14為圖5的數據傳輸裝置500中數據信號的信號波形圖。 在圖14中,電壓VDD為系統供應電壓的電平,而電壓GND為系統接地電 壓的電平。源極驅動器CD4所連接的信線號組合由CD4一0及CD4—1兩組差 分信號線對所組成,而電平CD4—VI ~ CD4_V4都為差分信號線對CD4—0及 CD4—1可能出現的信號電平。參照圖15,圖15為圖6的凝:據傳輸裝置600 中數據信號的信號波形圖。在圖15中,源極驅動器CD4所連接的信線號組合由CD4—0、 CD4—1及CD4—2三組差分信號線對所組成,而電平CD4JV1 ~ CD4—V6都為差分信號線對CD4—0 ~ CD4—2可能出現的信號電平。
參照圖16,圖16為圖14產生四個電壓電平的數據傳輸裝置1600的實 施例。數據傳輸裝置1600包含時序控制器1602、源極驅動器1604,以及差 分信號線CD4—0N、 CD4—0P、 CD4JN及CD4—1P。其中,時序控制器1602 包含數據編碼器1606及電流產生器1608,其包含電流源1610及1612,以及 電流源開關1614。其中數據編碼器1606將時序控制器1602要傳送給源極驅 動器1604的數據DATA—INPUT編碼成為對應電流源1610及1612的電流流 向及大小的控制信號,并通過電流源開關1614來控制電流源1610及1612的 流向及大小。差分信號線CD4—0N、 CD4_0P、 CD4—1N及CD4JP是時序控 制器1602與源極驅動器1604間的4條連接線,用來傳送電流源開關1614所 輸出的電流信號。源極驅動器1604包含電流轉電壓裝置1616、比較器1618 及解碼器1620。源極驅動器1604通過電流轉電壓裝置1616將接收到的電流 信號轉換成電壓信號CVS,再將電壓信號CVS通過比較器1618轉換成數字 信號DS,最后將數字信號DS通過解碼器1620還原成時序控制器1602所要 傳送的數據。
參照圖17,圖17為圖15六個電壓電平的數據傳輸裝置1700的實施例。 數據傳輸裝置1700包含時序控制器1702、源極驅動器1704,以及差分信號 線CD4—0N、 CD4—0P、 CD4一1N、 CD4—1P、 CD4一2N及CD4—2P。其中,時 序控制器1702包含數據編碼器1706及電流產生器1708,其包含電流源1710 及1712,以及電流源開關1714。其中數據編碼器1706將時序控制器1702要 傳送給源極驅動器1704的數據DATAjNPUTl編碼成為對應電流源1710及 1712的電流流向及大小的控制信號,并通過電流源開關1714來控制電流源 1710及1712的流向及大小。差分信號線CD4—ON 、 CD4—0P 、 CD4—1N 、 CD4—1P 、 CD4—2N及CD4—2P是時序控制器1702與源極驅動器1704間的6條連接線, 用來傳送電流源開關1714所輸出的電流信號。源極驅動器1704包含電流轉 電壓裝置1716、比較器1718及解碼器1720。源極驅動器1704通過電流轉電 壓裝置1716將接收到的電流信號轉換成電壓信號CVS1,再將電壓信號CVS1 通過比較器1718轉換成數字信號DS1 ,最后將數字信號DS1通過解碼器1720 還原成時序控制器1702所要傳送的數據。
概括來說,本發明實施例利用通過專用信道方式傳輸具有至少4個電壓電平的數據信號,并利用級聯方式、總線方式、專用信道方式及相關混合方 法傳輸時鐘及控制信號。因此,相比于現有技術,本發明實施例可使用較少 介面信號數目、較低的介面信號頻率、較低階的積體電路制程與成本傳輸時 序,有效改善數據及時鐘偏移,從而避免源極驅動器取樣錯誤。
以上所述僅為本發明的優選實施例,凡根據本發明申請專利范圍所做的 等價變化與修改,都應屬本發明的涵蓋范圍。
權利要求
1.一種用于顯示器的數據傳輸裝置,包含有時序控制器,用來產生多個可定義信號,該多個可定義信號的每個可定義信號產生至少四個電壓電平;多個源極驅動器,用來接收該多個可定義信號;以及多個信號線組合,耦合于該時序控制器及該多個源極驅動器之間,用來傳輸該多個可定義信號。
2. 如權利要求1所述的數據傳輸裝置,其中該多個可定義信號是差分信
3. 如權利要求1所述的數據傳輸裝置,其中該多個可定義信號定義為數 據信號,且該時序控制器以專用信道方式,傳輸該多個數據信號到該時序控 制器與該多個源極驅動器之間。
4. 如權利要求1所述的數據傳輸裝置,其中該時序控制器還產生差分信 號型態的時鐘信號,并以級聯方式、總線方式、專用信道方式或從級聯方式、 總線方式及專用信道方式中任選的混合方式,傳輸該時鐘信號到該時序控制 器與該多個源極驅動器之間。
5. 如權利要求1所述的數據傳輸裝置,其中該多個可定義信號的每個可 定義信號產生4個電壓電平,并且該信號線組合的每個信號線組合包含2個 差分信號線對。
6. 如權利要求1所述的數據傳輸裝置,其中該多個可定義信號的每個可 定義信號產生6個電壓電平,并且該信號線組合的每個信號線組合包含3個 差分信號線對。
7. 如權利要求1所述的數據傳輸裝置,其中該時序控制器還產生至少一 個可定義單端信號,該至少一個可定義單端信號的可定義選項包含時鐘信號、 輸出起始信號及極性信號。
8. 如權利要求7所述的數據傳輸裝置,其中該至少一個可定義單端信號 是晶 體管邏輯信號形式。
9. 如權利要求7所述的數據傳輸裝置,其中該至少一個可定義單端信號 是以級聯方式、總線方式、專用信道方式或從級聯、總線及專用信道方式中 任選的混合方式,傳輸在該時序控制器與該多個源極驅動器之間。
10. —種用于顯示器的數據傳輸方法,包含有產生多個可定義信號,該多個可定義信號的每個可定義信號產生至少四 個電壓電平;以及通過多個信號線組合,傳輸該多個可定義信號。
11. 如權利要求IO所述的數據傳輸方法,其中該多個可定義信號是差 分信號。
12. 如權利要求IO所述的數據傳輸方法,其還包含 定義該多個可定義信號為數據信號;以及 以專用信道方式,傳輸該多個數據信號。
13. 如權利要求IO所述的數據傳輸方法,其還包含 產生差分信號型態的時鐘信號;以及以級聯方式、總線方式、專用信道方式或從級聯方式、總線方式及專用 信道方式中任選的混合方式,傳輸該時鐘信號。
14. 如權利要求IO所述的數據傳輸方法,其中該多個可定義信號的每 個可定義信號產生4個電壓電平,并且該信號線組合的每個信號線組合包含 2個差分信號線對。
15. 如權利要求IO所述的數據傳輸方法,其中該多個可定義信號的每 個可定義信號產生6個電壓電平,并且該信號線組合的每個信號線組合包含 3個差分信號線對。
16. 如權利要求IO所述的數據傳輸方法,其還包含產生至少一個可定 義單端信號,該至少一個可定義單端信號的可定義選項包含時鐘信號、輸出起始信號及極性信號。
17. 如權利要求16所述的數據傳輸方法,其中該至少一個可定義單端 信號是晶體管邏輯信號形式。
18. 如權利要求16所述的數據傳輸方法,其還包含以級聯方式、總線 方式、專用信道方式或從級聯、總線及專用信道方式中任選的混合方式,傳 輸該至少一個可定義單端信號。
19. 一種用于顯示器的數據傳輸裝置,包含有時序控制器,用來產生多個差分信號,該多個差分信號的每個差分信號 產生至少四個電壓電平;多個源極驅動器,用來接收該多個差分信號;以及多個信號線組合,以專用信道方式耦合于該時序控制器及該多個源極驅 動器之間,用來傳輸該多個差分信號。
20. 如權利要求19所述的數據傳輸裝置,其中該多個差分信號的每個 差分信號產生4個電壓電平,并且該信號線組合的每個信號線組合包含2個 差分信號線對。
21. 如權利要求19所述的數據傳輸裝置,其中該多個差分信號的每個 差分信號產生6個電壓電平,并且該信號線組合的每一信號線組合包含3個 差分信號線對。
22. —種用于顯示器的數據傳輸方法,該顯示器包含時序控制器及源極 驅動器,該數據傳輸方法包含有產生多個差分信號,該多個差分信號的每個差分信號產生至少四個電壓 電平;以及通過多個信號線組合,以專用信道方式,傳輸該多個差分信號到該時序 控制器及該源極驅動器之間。
23. 如權利要求22所述的數據傳輸方法,其中該多個差分信號的每個 差分信號產生4個電壓電平,并且該信號線組合的每個信號線組合包含2個 差分信號線對。
24. 如權利要求22所述的數據傳輸方法,其中該多個差分信號的每個 差分信號產生6個電壓電平,并且該信號線組合的每個信號線組合包含3個 差分信號線對。
全文摘要
為了解決顯示器中時鐘及數據偏移的問題,本發明提出一種數據傳輸裝置,其包含有時序控制器、多個源極驅動器以及多個信號線組合。該時序控制器用來產生多個可定義信號,其中該多個可定義信號的每個可定義信號產生至少四個電壓電平。該多個源極驅動器用來接收該多個可定義信號。該多個信號線組合耦合于該時序控制器及該多個源極驅動器之間,用來傳輸該多個可定義信號。優選地,該多個可定義信號為差分信號。
文檔編號G09G3/36GK101587690SQ20081010050
公開日2009年11月25日 申請日期2008年5月20日 優先權日2008年5月20日
發明者曹文遠, 林哲立 申請人:聯詠科技股份有限公司