專利名稱:顯示器、計算機系統、圖形系統和操作計算機系統的方法
技術領域:
本發明涉及顯示器、計算機系統、圖形系統、和用于操作計算 才幾系鄉克的方法。
背景技術:
通常,傳統的計算機(例如,PC(個人計算機)、膝上型計算
機、筆記本、工作站計算機、服務器計算機等)包括主印刷電路板,
即所謂的母—反,在其上可i殳置一個或多個CPU (CPU二中央處理單元)。
除了上述一個或多個CPU之外,母板還可以包括用于存儲模 塊的一個或多個插入4妄點(plug-in contact),以及可能包4舌適當的 BIOS組件、協處理器、高速緩沖存儲器件、振蕩器等、和用于(另 外的)插入卡(例如,圖形卡、調制解調卡、聲卡等)的一個或多 個另外的插入接點。
母板的不同組件(例如,上述存儲才莫塊、CPU等)可以經由一 個或多個總線系統彼此相連,用于交換對應的數據、地址、和/或控 制信號。
作為待插入上述存儲器插入接點中的存儲模塊,例如,可使用 適當的SIMM或DIMM存4渚卡(SIMM二單列直插存4諸才莫塊,DIMM=
雙列直插存儲模塊),它們中的每一種都包括多個存儲器件,例如,
多個RAM器件(RAN^隨機存取存儲器),尤其是DRAM器件 (DRA]V^動態隨機存取存儲器)。
RAM器件是用于將數據存儲在預定地址下以及用于稍后讀出 該地址下的數據的存儲器。在SRAM ( SRAN^靜態隨機存取存儲 器)的情況下,各個存儲單元例如包括少量(例如,6個)晶體管, 而在DRAM (DRAM^動態隨機存取存儲器)的情況下,各個存儲 單元通常僅包括單個(one single)相對受控的電容元件。
例如,如上所述可插入上述另外的插入4妻點(例如,相應的PCI 快速圖形(PEG)槽、加速圖形端口 (AGP)槽等)中的圖形卡可 以包括GPU (GPl^圖形處理單元)和多個存^f諸器件(例如,多個 RAM器件)。RAM器件可專用于GPU,即,可構成專用圖形存4諸 器。于是將對應的圖形卡稱為"專用圖形卡"。
可選地,GPU可利用計算才幾的系統RAM部分而不使用專用的 圖形存儲器。與專用圖形系統相比,這種"共享"或"集成"的圖 形系統實施起來一4殳花費不多,但通常功能不強。因此,如果合適, 許多母板包括集成圖形系統和用于稍后添加專用圖形卡的擴展槽/
插入接點。
例如,GPU可用于加速紋理貼圖和描l會多邊形的存^f諸器加強工 作、用于加速諸如將頂點轉換到不同坐標系統中的幾何計算、用于 繪制長方形、三角形、圓形、圓弧等的操作、用于執行與3D計算 機圖形、運動補償、內插等有關的計算,即,用于生成和操作計算 機圖形、以及用于在各個顯示裝置上顯示計算才幾圖形。
作為顯示裝置,例如,可使用相應的CRT(CRT4月極射線管), 或者例如,相應的LCD( LCD-液晶顯示器),尤其是TFT LCD( TFT=
薄膜晶體管)。
諸如CRT、 TFT LCD等的傳統顯示裝置是僅顯示與從GPR接 收到的畫面數據相對應的畫面的無源裝置。
在傳統的計算才幾系統中,以預定的速率(例如,60Hz("顯示 器刷新速率"))將相應的畫面數—據/人GPU傳送至顯示裝置。各種 情況下的畫面數據均是指全部的顯示內容,即,每個像素,并且即 使顯示內容沒有或僅有很小的改變,也會以上述預定速率發送出該 畫面數據。因此,整個圖形系統必需持續有源,這消耗了大量的電 能。鑒于這些或其它原因,需要本發明。
發明內容
根據本發明的實施例,提供了一種顯示器,包括屏幕和用于存 儲畫面數據的存儲器。該屏幕可包括多個像素,在顯示器的第一模 式下,像素被存儲在存儲器中的畫面數據所控制,以及在顯示器的 第二模式下,像素被從外部處理單元(例如,圖形處理單元)接收 到的畫面翁:據所控制。本發明還涉及一種計算才幾系統、圖形系統、 以及用于才乘作計算才幾系統的方法。該方法包4舌以下步-驟將畫面凄丈 據從處理單元發送至顯示器;以及將畫面lt據或與其相對應的凄t據 存儲在顯示器的存儲器中。該方法還可以包括以下步驟在計算枳^ 系統的第一模式下,根據從處理單元接收到的畫面數據來控制顯示 器屏幕的像素;以及在計算機系統的第二模式下,根據存儲在存儲 器中的畫面數據或與其相對應的數據來控制像素。
從以下參考附圖來對本發明的詳細描述中,本發明的其它特征 和優點將變得顯而易見。
附圖是為了進一步理解本發明,并且并入并構成本說明書的一 部分。附圖示出了本發明的實施例,并與描述一起用于解釋本發明 的原理。由于參考以下詳細描述更好地理解本發明,所以將會容易 理解本發明的其他實施例和本發明的許多預期優點。
圖1示意性示出了根據本發明實施例的計算機系統。
圖2示意性示出了圖1所示計算機系統的計算機母板。
圖3示意性示出了可插入圖2所示母板中的圖形卡。
圖4示意性示出了根據本發明實施例的顯示器。
圖5示意性示出了#4居本發明實施例的顯示器的屏幕部分。
具體實施例方式
在以下的詳細描述中,參考構成本文一部分的附圖,其中,通 過可實現本發明的示例性具體實施例示出了附圖。可以理解,可利 用其他實施例,并且在不背離本發明范圍的情況下,可對結構或邏 輯進4亍改變。因此,以下的詳細描述不是用來限制本發明的,本發 明的范圍由所附權利要求限定。
圖1示出了計算機系統1 (此處為PC (個人計算機)系統1) 的示意性示例表示。
系統1包括PC (個人計算機)12、顯示器13、以及例如輸入 系統(例如,鍵盤14和/或鼠標等)。為了執行以下進一步詳細闡述 的顯示控制程序,代替PC 12,可使用相應類似的膝上型計算才幾、
筆記本、工作站計算機、服務器計算機等,或者一般來說,可使用 連接至顯示器或包括顯示器的任何電子裝置。
如以下爿尋進一步詳細描述的,顯示器13可以是例如相應專門
設計的CRT ( CRT二陰極射線管)、或例如相應專門設計的LCD (LCD二液晶顯示器),特別是專門設計的TFT LCD (TFT巧蓴膜晶
體管)。
例3口 ,顯示器13可以,是TN+Film ( 4丑曲向歹'j )顯示器、IPS (共 面轉換)、S-IPS (超級IPS )、或TW畫IPS (超寬IPS, True Wide IPS ) 顯示器、PVA (圖像垂直調整)或S-PVA (超級圖像垂直調整)顯
示器等。
現在,參考圖2,通過實例示出了圖1所示PC (個人計算機) 12的母板11的示意性說明。
母板11包括CPU 2 ( CPl^中央處理單元)以及用于存儲模塊 的多個插入接點3、用于(另外的)插入卡的多個另外的插入接點 4、協處理器組件5、振蕩器6、 DMA組件7 (DMA二直接存儲器存 耳又)、ROM-BIOS組件9 ( ROM二只讀存^f諸器;BIOS:基本輸入輸出 系統)、以及多個高速緩沖存儲器件(未示出)。
如從圖2所得到的,母板11的幾個組件(例如,CPU2、存儲 才莫塊插入接點3、另外的插入接點4等)經由具有對應數據、地址、 和/或控制總線的一個或多個總線系統(例如,經由PCI總線系統 10 (PO外圍組件互連))互相連4妄。
與用戶需求一致,可將一個或多個插入卡(例如,圖形卡、調 制解調卡、聲卡等)插入到另外的插入接點4中。
另外,可將相應的SIMM或DIMM存儲卡插入到以上存儲模 塊插入接點3中(SIMIVN單列直插存儲模塊,DIMM-雙列直插存 儲模塊),其中,每一個都包括多個存儲器件,例如,多個RAM器 件(RAM—遺機存取存儲器),特別是DRAM器件(DRAM-動態
隨機存取存儲器)。
圖3示意性示出了例如可插入到圖2所示母板11的另外的插 入接點4中的一個接點中的圖形卡100,例如,相應的PCI快速圖 形(PEG)槽(或者可選地,例如,力口速圖形端口 (AGP)槽或用 于圖形卡的任意其它插入接點)。
圖形卡100包4舌GPU 101 (GPU二圖形處理單元)以及作為圖 形存儲器的一個或多個存Y諸器件102。 GPU 101和存4諸器件102構 成相應的圖形系纟克。
具體地,例如,圖形卡100可包括多個RAM器件102 (RAM= 隨機存取存儲器),例如,DRAM器件(DRAIVN動態隨機存取存儲器)。
在本發明中,例如,圖形系統可以是專用圖形系統,并且圖形 卡100可以是專用圖形卡,即,圖形卡100上的RAM器4牛102可
專用于GPU ("專用圖形存儲器")。
4V^圖3所示的上述專用圖形系統/專用圖形卡100(和/或除其 之外),在圖l所示的計算機系統l中,可設置"共享"或"集成" 的圖形系統,即,利用計算機的系統RAM部分而非專用圖形存儲 器的(另外的)GPU。
例如,在圖2所示的母々反11上,可i殳置集成圖形系統;如果 適合,上述擴展槽/另外的插入接點4可用于將上述專用圖形卡100/ 專用圖形系統添加到系統1中。
例如,圖形卡100上的GPU 101和/或只于應類4以于傳統GPU的 集成圖形系統的(另夕卜)的GPU可用于加速紋理貼圖/描繪多邊形 的存^f渚器加強工作、用于加速諸如將頂點轉換到不同坐標系統中的 幾何計算、用于繪制長方形、三角形、圓形、圓弧等的操作、用于
-j二 "、_ _;丄鏈ran :上/a ■+! 丄人二丄貧 曰n m j_
生成和操作計算機圖形以及在圖l所示的上述顯示器13(或者一個
或多個額外的顯示器(未示出))上顯示計算機圖形。
圖形卡100、和/或GPU101、和/或RAM器件102,即,上述
專用圖形系統(和/或相應類似的上述"共享"或"集成"的圖形系 統(和/或母才反11上的上述(另外的)GPU))可以以至少兩種不同 的模式進行操作"工作模式"以及"靜態屏幕模式"。
才艮據本發明的實施例,在計算才幾系統1上電之后,圖形卡/GPU 101首先進入工作,莫式。在工作纟莫式下,相應類似、于傳統GPU, GPU 101以預定速率(例如,60Hz ("顯示器刷新速率,,))將各個畫面 數據傳輸至顯示器13。
在工作模式下,與在傳統圖形系統中的情況相同,每種情況下 的畫面數據都是指全部顯示內容,例如,每個像素。
例如,可將畫面數據經由相應的配線連接(例如,經由上述總 線系統10、和/或i殳置在PC 12和顯示器13之間的相應線纜113中 的一個)傳llr至顯示器13。可選;也,畫面lt悟可至少部分;也^皮無線 傳輸(例如,經由上述總線系統10和設置在PC12和顯示器13之
間的無線連4妻中的一個)。
圖4示意性示出了根據本發明實施例的顯示器13。
除傳統顯示器以外以及如將在下面進一步所描述的,顯示器13 包括屏幕114、控制器件115、和一個或多個存儲器件,例如, 一個 或多個RAM器件(RAN^隨機存取存儲器),尤其是一個或多個 SRAM器件(SRA1V^靜態隨機存取存儲器)。
在上述工作模式下,通過控制器件115使用以上述預定速率(例 如,60Hz ("顯示器刷新i復率,,))乂人GPU 101沖妾收到的畫面凄t才居來 相應地控制顯示器13的屏幕114的各個畫面元素/像素。另夕卜,例 如,同樣在控制器件115的控制下,將與從GPU101接收到的畫面 數據一致或對應的數據存4諸在上述一個或多個RAM器件116中。
為此,如圖4所示,可通過相應的數據、地址、和/或控制信號 線117連纟妾控制器件115和RAM器件116。
從GPU 101接收到的畫面數據(或與其對應的數據)存儲在一 個或多個RAM器件中的速率可對應于上述從GPU 101接收畫面數 據的速率,例如,60Hz。因此,每l/60秒,由從GPU101接收到 的新的畫面lt據(或與其對應的^t據)if又^先前存^f諸在RAM器件 116中的凄t據。
在工作才莫式下,CPU 2或GPU 101連續監控圖形卡/GPU 101 是否將從工作模式進入到上述靜態屏幕模式。例如,如果顯示內容 在預定時間(例如,15秒、l分鐘等)內沒有任何改變,就會發生 這種情況。
如果檢測到圖形卡/GPU 101將進入到靜態屏幕模式,貝'J GPU 101將相應的模式改變信號經由上述有線和/或無線連接(例如,上述的線纜113)發送至控制器件115。在發出模式改變信號之后,如
下面進一步詳細闡述的,圖形卡/GPU 101進入到靜態屏幕才莫式。
響應于從GPU 101接收到模式改變信號,控制器件115讀出先 前存儲在RAM器件116中的畫面數據(或與其相對應的數據),然 后,使用該數據(而不是從GPU 101接收到的畫面數據)來相應地 控制顯示器13的屏幕114的畫面元素Af象素。可以以對應于上述速 率(在上述工作才莫式下,以此速率乂人GPU 101 4妄收畫面數據)的速率(在上述工作模式下,以此速率從GPU101接收畫面數據)的速率(例如, 60HZ(“顯示器自身刷新速率”))來重復這個讀出存儲在RAM器件116中的(畫面)凄t據并相應控制屏幕114的畫面元 素M象素的處理。
由于存儲在RAM器件116中的數據在靜態屏幕才莫式下保持不 變,所以在顯示器13處顯示的畫面/顯示內容^f呆持相同。因此,先 前所示的畫面凈皮"固定,,在屏幕114處。
在靜態屏幕才莫式下,圖形卡100和/或GPU 101比在工作才莫式 下消耗更少的電能,或者完全或幾乎不消耗任何電能。
例如,這可以通過在^爭態屏幕才莫式下向GPU 101纟是供具有比在 工作模式下的頻率("工作模式頻率")更低的頻率("靜態屏幕模 式頻率")的時鐘信號來實現(可選地,不同于在工作模式下,可 以完全不向靜態屏幕才莫式下的GPU 101才是供任何時鐘信號,從而完 全"停止"GPU 101/圖形系統)。
可選地或另外地,可以使靜態屏幕才莫式下的GPU 101與電源斷開。
在靜態屏幕纟莫式下,GPU 101并不將任何畫面數據(或比工作 才莫式下的畫面數據更少的畫面lt據)傳輸至顯示器13。
在靜態屏幕一莫式下,對應類似于在工作—莫式下,CPU2(或GPU 101 )連續監控圖形卡/GPU 101是否將從上述靜態屏幕模式進入到
如,接下來的幾秒)內發生改變),就會發生這種情況。
如果檢測到圖形卡/GPU IOI返回到工作才莫式,則GPU 101再 次連4妻至電源,和/或一是供給GPU 101的時鐘信號的頻率增加到上 述"工作纟莫式頻率"(或在完全停止GPU 101的情況下,再次將具 々j丄i^丄tf4失-、乂貝干w、j h'j ',t'I5 一" ^疋^r-s、 o"ru 101 乂。
然后,GPU 101 一尋對應的才莫式改變返回〗言號經由上述有線和/ 或無線連接(例如,上述的線纜113)發送給控制器件115。
此后,GPU 101再次重新開始以上述的預定速率("顯示器刷 新速率")將相應的畫面數據傳輸至顯示器13。
響應于/人GPU 101 4妄收才莫式改變返回信號,顯示器13的控制 器件115停止重復讀出存儲在RAM器件116中的(畫面)數據的
上述處理。
相反,以上述預定速率("顯示器刷新速率,,)從GPU 101接收 到的(新)畫面數據(或與其相對應的數據)被存儲在上述一個或 多個RAM器件116中,并凈皮控制器件115 4吏用,以相應J4控制顯 示器13的屏幕114的畫面元素A象素。
因此,在顯示器13處顯示的畫面/顯示內容發生改變。
將從GPU 101接收到的畫面數據(或與其相對應的數據)存儲 在RAM器件中的速率可再次對應于從GPU 101接收畫面數據的上 述速率,例如,60Hz。才艮據本發明的實施例,除了圖4中示意性示出的之外,上述
RAM器件116的各個存〗諸單元可以以"分布"方式i殳置在例如顯 示器13的屏幕114上。
例如,對于顯示器13的屏幕114的每個畫面元素/像素,可設 置相應關if關的RAM,尤其是SRAM存儲單元。
與傳統SRAM存儲單元對應類似的每個SRAM存儲單元可包 括若干(例如,6個)晶體管。
例如,每個畫面元素Af象素可用于顯示紅、鄉錄、和藍三種顏色中 的一種。
素/像素的亮度信息(即,可存儲對應像素將會"暗"還是"亮"的 信息),以及可以接近于對應的畫面元素/像素進行放置。
在此情況下,顯示器13的屏幕114可包括在各行和各列中配 置的相對大量的扇區/分段(segment),每個扇區/分段包括SRAM 存4諸單元和相關3f關的畫面元素A象素。
因此,RAM,尤其是i殳置在屏幕114上的SRAM存4諸單元的 數目對應于畫面元素/像素的數目。
在可選實施例中,例如,如果4吏用圖5所示的屏幕布局(其中, 通過相應的晶體管600控制每個畫面元素/4象素700,每個晶體管600 受控于相應的行分段控制線510a和相應的列分段控制線502a ),則 對于每行501的畫面元素Af象素以及每列502的畫面元素Af象素,可 設置一個單獨相應關聯的SRAM存儲單元。然后,與各行501相關 聯的每個SRAM存儲單元可以例如存儲關于關聯行分段控制線
501a的狀態("邏輯高,,或"邏輯低")的信息,以及與各列502相 關聯的每個SRAM存儲單元可以例如存儲關于關聯列分段控制線 502a的狀態("邏輯高"、或"邏輯低,,)的信息。在此情況下,SRAM 存儲單元的數目比畫面元素A象素的數目小,例如,SRAM存儲單元 的總數對應于設置在屏幕114上的行501的數目/行分段控制線501a 的數目加上列502的數目/列分段控制線502a的數目。
可以在一個以及相同基板(例如,通常用于構建TFT LCD畫 面元素/像素的基板)上形成上述的畫面元素/像素以及上述的 SRAM存儲單元。
不同于傳統RAM器件,作為用于構建上述TFT LCD畫面元素 /像素的基板以及相關聯的SRAM存儲單元,例如,可以使用相應 的石圭層,例如,如同傳統TFT LCD顯示器一樣,由石圭烷氣體沉積 的硅層(即,相應的非晶或多晶石圭層)。
在此情況下,通過使用與傳統用于構建TFT LCD畫面元素/像 素相對應的處理步-驟來至少部分;也構建TFT LCD畫面元素Af象素和 關聯的SRAM存儲單元(從而,至少一些處理步驟同時用于構建相 應TFTLCD畫面元素Af象素的一部分以及相應存4諸單元的一部分)。
可選地,傳統的SRAM芯片可用作RAM器件116。在此情況 下,將SRAM芯片構建在第一基板上,并在第二、分離基板上構建 屏幕114 (具有TFTLCD畫面元素/像素等)。
因而,可將上述的畫面元素Af象素構建在傳統用于構建TFT LCD畫面元素Af象素的基玲反上,而SRAM芯片的SRAM存4諸單元可 構建在傳統用于構建SRAM芯片的不同基^反上。
例如,與傳統TFT LCD顯示器相同,由娃烷氣體沉積的硅層 (即,相應的非晶或多晶硅層)可用于構建上述的屏幕114 (具有 TFT LCD畫面元素Af象素等)。
與此相反,為了構建SRAM芯片,可使用由液態硅形成的單個 晶體硅基板。
例如,可使用"微型凸起"或"微型倒裝芯片"技術將SRAM 芯片直4妄連4妄至屏幕114,/TFT LCD顯示器。
在此情況下,SRAM芯片可向上直接連接到屏幕114/TFTLCD 顯示器的上層上,其中,例如^f吏用相應的回流焊4妻處理,將SRAM 芯片上層的各個接點/倒裝焊盤不通過任何接合線直接焊接至TFT LCD顯示器上層的各個接點/倒裝焊盤上。
盡管本文示出并描述了具體實施例,^旦本領域的普通^支術人員 應該理解,在不背離本發明范圍的情況下,可以用各種替換和/或等 價的實現來代替所示出和描述的具體實施例。本申請應覆蓋本文所 述的具體實施例的改編和變化。因此,本發明僅由權利要求及其等 同物所限定。
權利要求
1.一種顯示器,包括屏幕,以及存儲器,用于存儲畫面數據。
2. 根據權利要求1所述的顯示器,其中,所述存儲器包括多個存 儲單元。
3. 根據權利要求2所述的顯示器,其中,所述存儲單元是RAM 存4諸單元。
4. 根據權利要求3所述的顯示器,其中,所述RAM存儲單元是 SRAM存^f渚單元。
5. 根據權利要求1所述的顯示器,所述屏幕包括多個像素,在所 述顯示器的第 一模式下,所述像素被存儲在所述存儲器中的所 述畫面數據所控制,以及在所述顯示器的第二模式下,所述像 素#皮/人外部處理單元4妻收到的畫面^t據所4空制。
6. 根據權利要求5所述的顯示器 形處理單元。
7. 根據權利要求1所述的顯示器
8. 根據權利要求1所述的顯示器
9. 根據權利要求3所述的顯示器 含在單獨的RAM芯片上。其中,所述外部處理單元是圖其中,所述顯示器是CRT。 其中,所述顯示器是TFT。 其中,所述RAM存4諸單元包
10. 根據權利要求9所述的顯示器,其中,所述屏幕包括多個像素, 所述RAM芯片直接連接至所述屏幕。
11. 4艮據;K利要求10所述的顯示器,其中,所述RAM芯片的焊 盤直接焊接至所述屏幕的焊盤。
12. 根據權利要求3所述的顯示器,包括在其上形成有多個像素的 基—反,所述RAM存儲單元與所述多個^f象素形成在相同的所述 基板上。
13. 根據權利要求12所述的顯示器,每個RAM存儲單元存儲相 關像素的亮度信息。
14. 根據權利要求12所述的顯示器,所述基板包括多個分段,其 中,在每個分段上形成像素和存儲單元。
15. —種用于才喿作計算才幾系統的方法,包^"以下步艱纟-將畫面數據從處理單元發送至顯示器;-將所述畫面數據或與其相對應的數據存儲在所述顯示 器的存儲器中。
16. 根據權利要求15所述的方法,還包括以下步驟-在所述系統的第一才莫式下,才艮據乂人所述處理單元4妄收 到的所述畫面數據來控制所述顯示器的屏幕的像素。
17. 才艮才居誶又利要求16所述的方法,還包才舌以下步-驟-在所述系統的第二模式下,根據存儲在所述存儲器中 的所述畫面^t據或與其相對應的^t據來控制所述^f象素。
18. 根據權利要求17所述的方法,所述處理單元是圖形處理單元。
19. 根據權利要求18所述的方法,其中,在所述系統的所述第二 模式下,所述圖形處理單元進入比在所述系統的所述第 一模式 下消耗更少電能的狀態。
20. —種圖形系統,包才舌處理單元,所述處理單元在第一才莫式下將畫面數據發送 至顯示器,以及用于使所述處理單元進入第二模式的裝置,其中,所述 處理單元在所述第二模式下比在所述第 一模式下消耗更少的 電能。
21. 根據權利要求20所述的圖形系統,其中,當所述裝置檢測到 所述顯示器的內容將保持不變或已保持不變時,所述裝置使所 述處理單元進入所述第二模式。
22. 根據權利要求21所述的圖形系統,包括時鐘生成器,所述時 鐘生成器在所述第一模式下將具有第一頻率的時鐘提供給所 述處理單元,以及在所述第二模式下將具有第二頻率的時鐘提 供給所述處理單元,所述第二頻率小于所述第一頻率。
23. 根據權利要求21所述的圖形系統,包括時鐘生成器,所述時 鐘生成器在所述第一模式下向所述處理單元提供時鐘,其中, 在所述第二模式下,所述時鐘生成器不向所述處理單元提供時鐘。
24. 根據權利要求21所述的圖形系統,包括用于在所述第一模式 下將所述處理單元連接至電源以及在所述第二模式下使所述 處理單元與所述電源斷開的裝置。
25. —種計算機系統,包括圖形處理單元,以及顯示器,所述顯示器包括用于存儲畫面數據的存儲器。
26. 根據權利要求25所述的計算機系統,其中,所述顯示器包括多個像素,在所述系統的第一模式下,所述像素被存儲在所述存儲器中的所述畫面數據所控制,以及在所述系統的第二模式下,所述像素,皮從所述圖形處理單元發送至所述顯示器的畫面數據所控制。
27. 根據權利要求26所述的計算機系統,其中,所述存儲器包括設置在單獨的存儲器芯片上的多個存儲單元。
28. 根據權利要求27所述的計算機系統,其中,所述多個像素設置在所述顯示器的屏幕上,所述存儲器芯片直接連接至所述屏幕o
29. 根據權利要求26所述的計算機系統,其中,所述存儲器包括多個存儲單元,以及其中,所述多個像素設置在基板上,所述存儲單元與所述多個像素設置在相同的所述基板上。
全文摘要
本發明涉及一種顯示器,包括屏幕和用于存儲畫面數據的存儲器。該屏幕包括多個像素,在顯示器的第一模式下,像素被存儲在存儲器中的畫面數據所控制,以及在顯示器的第二模式下,像素被從例如圖形處理單元的外部處理單元接收到的畫面數據所控制。本發明還涉及計算機系統、圖形系統和用于操作計算機系統的方法。該方法包括以下步驟將畫面數據從處理單元發送至顯示器;將畫面數據或與其相對應的數據存儲在顯示器的存儲器中。該方法還可包括以下步驟在計算機系統的第一模式下,根據從處理單元接收到的畫面數據來控制顯示器的屏幕的像素;以及在計算機系統的第二模式下,根據存儲在存儲器中的畫面數據或與其相對應的數據來控制所述像素。
文檔編號G09G5/36GK101188105SQ20071018799
公開日2008年5月28日 申請日期2007年11月16日 優先權日2006年11月21日
發明者克里斯托夫·比爾格, 彼得·邁爾, 托馬斯·海因, 沃爾夫岡·斯皮克, 邁克爾·里希特, 馬丁·布羅克斯, 馬庫斯·巴爾 申請人:奇夢達股份公司