專利名稱:運算放大器的高占空系數的偏差補償的制作方法
技術領域:
本發明涉及一種運算放大器的偏差補償。特別的,本發明涉及一種用于液晶顯示器的顯示驅動的偏差補償。
背景技術:
已知有各種方法用于運算放大器(QpAmps)輸出偏差的補償。基本可分為兩種偏差補償方式。
第一種方式利用電容來存儲此偏差。圖1中示出了相應的方框圖。圖1的電路是這樣工作的。對開關S1和S2輸入一串脈沖,從而使電路從第一狀態(1)轉換到第二狀態(2),反之亦然。在圖1中未示出它們分別的線路。在狀態(1),開關S1閉合,運算放大器10工作在單元增益環中工作,其中運算放大器10的輸出端12的輸出電壓等于偏差電壓(Voff)。
在狀態(1)下輸出端12的電壓(Voff)被存儲在電容13(Coff)中。在狀態(2)下,開關S1打開,開關S2閉合。從而電容13與運算放大器10的反相輸出14串聯。由于偏差電壓(Voff)被存在電容13(Coff)中,因此運算放大器10的反相和正相輸出位于同一電位。從而,假定輸入端15和16的電壓差也為零,則運算放大器10的輸出端12無電壓輸出。
美國專利US 4781437中就公開了這樣一種系統。
此第一種方式的缺點在于,偏差的去除是通過自動歸零開關S1和S2的電荷注入來解決的。
圖2示出了根據第二種方式的電路的例子。這里,使用了附加增益級21。此附加增益級21對運算放大器20的輸出端而不是輸入端進行了偏差補償。此第二種方式的電路也是通過對開關S1和S2施加一串脈沖而從第一狀態(1)轉換到第二狀態(2)。在狀態(1),開關S1閉合,運算放大器20(放大A1倍)的輸入端24、25被連接(一起短路),則增益級21的運算放大器22(放大A2倍)在一個閉合環路中工作。此閉合環路使運算放大器23的輸出端26進入一個線性區域。在狀態(2),當電容27的開關S1打開,則注入的電荷會產生一個附加偏差電壓。此附加偏差電壓被因數A2放大并由輸出端26輸出。從而運算放大器20的輸出端28的偏差得到補償。
前面部分所討論的在兩種狀態(1)和(2)下校正偏差的這兩種方法,通常都具有相同的時間長。也就是說,這些方法的占空系數約為50%。
為了得到更高的占空系數(直到100%),使用一種被稱為乒乓拓撲的技術,其中運算放大器輸出端的負載可以一直被驅動。這是通過以“復用”的形式加入多個并連級而實現的。在一個電路級補償偏差時,另一個電路級驅動負載。
可使用一種方法,其需要很高的占空系數且在不同狀態下的偏差校正時間小于整個系統的穩定時間。所述乒乓方式可在理論上解決此問題,但其需使用兩倍(或更多)的電路和硅片區域。
在同一個模塊上使用幾百個這種電路的方法中,需要一種完全不同的方案來獲得有競爭力的價格及硅區。
已知方法的另一個缺陷是,從偏差校正狀態(1)到工作狀態(2)的瞬時太長了。
本發明的目的是提供一種可克服已知方法中速度慢或是模塊上需要額外硅區這些缺陷的技術方案。
本發明的另一個目的是提供一種更好的偏差補償甚至可去除偏差的技術方案。
本發明的又一個目的是提供一種用于顯示驅動,特別是LCD的顯示驅動的偏差補償的技術方案。
發明目的本發明的技術方案可在放大器電路的電壓輸出中對放大器的電壓偏差進行補償。
本發明的這些和其他目的可通過這樣的電路來實現,其包括具有兩個輸入端和一個輸出端的一個輸入放大級,其輸出端與一個輸出放大級的輸入端相連接。該電路還包括具有第一輸入端,第二輸入端和比較輸出端的一個比較器,與輸入放大級的偏差調整輸入端相連的一個反饋電容,和由多個開關信號控制的多個開關。這些信號可使該電路從第一狀態(1)轉換到第二狀態(2)。在第一狀態下,輸入放大級的輸出端和輸出放大級的輸入端被第一個開關所分離,輸入放大級的兩個輸入端通過另一個開關相連接,所述比較器的第一輸入端被連接至輸入放大級的輸出端,比較器的第二輸入端被連接至輸出放大級的輸入端,這樣通過比較器對反饋電容輸出電荷,可改變偏差調整輸入端的電壓。從而校正了輸入放大級的偏差。
進一步的優選實施例表述在權利要求2-16中。
還提供一種顯示系統,包括具有多個源極線和柵極線的顯示屏,一個柵極驅動器,一個源極驅動模塊,該顯示屏接收表示可顯示在顯示屏上的信息的輸入信號。源極驅動模塊包括具有本發明的電路的一個緩沖器。
根據本發明的顯示系統的其它優選實施例表述在權利要求18-19中。
根據本發明的方法可補償在雙入單出的輸入放大級中的電壓偏差。該輸入放大級是下述電路的一部分,該電路包括一個輸出放大級,其輸入端被連接至輸入放大級的輸出端,具有第一輸入端,第二輸入端和比較輸出端的一個比較器,與輸入放大級的偏差調整輸入端相連的一個反饋電容,和多個開關。根據本發明,實施以下步驟來補償輸入放大級的偏差電壓-閉合第一開關和打開第二開關,-檢測比較器的第一輸入端和第二輸入端之間的電壓差,以在比較器的輸出端產生一輸出電流,-利用該輸出電流對反饋電容進行充電和放電,-通過偏差調整輸入端來調整輸入放大級的偏差。
該方法的各種變形和優選實施例表述在權利要求21-31中。
為了更完整的描述本發明及本發明的目的和優點,下面將結合附圖使用參考標記來進行說明,其中圖1表示傳統的具有偏差補償的運算放大器。
圖2表示另一種傳統的具有用于偏差補償的附加增益級的運算放大器。
圖3表示根據本發明的一個實施例。
圖4表示圖3的實施例中各種信號的示意圖。
圖5表示根據本發明的更詳細的實施例。
圖6表示本發明另一個實施例的開關信號的示意圖。
圖7表示根據本發明的LCD顯示器。
圖8表示根據本發明圖7中的LCD顯示器的源驅動模塊。
優選實施例的詳述本發明的主旨可結合第一實施例進行說明。在圖3中示出了該實施例。根據本發明的電路,包括一個輸入放大級31,一個輸入放大級32,和一個比較器33。輸入放大級31的輸出端34通過開關S2耦合至輸出放大級32的輸入端35。比較器33具有第一輸入端41和第二輸入端42,第一輸入端41與輸入放大級31的輸出端34連接,其第二輸入端42與輸出放大級32的輸入端35連接。
比較器輸出端44通過開關S1連接至反饋電容43(Coff)。反饋電容43被耦合至輸入放大級31的偏差調整輸入端45。這種結構可通過控制反饋電容43中通過的電壓而控制輸入放大級31的偏差。
與普通的偏差補償電路一樣,開關S1和S2分別由開關信號V1和V2控制。開關S1和S2用于使電路從第一狀態(1)轉換到第二狀態(2),反之亦然。在狀態(1)進行偏差補償。狀態(2)被稱為有效狀態,因為在此狀態下,電路被用于放大施加在輸入節點IN和IN-之間的信號。
在狀態(1),所有的開關S1被閉合,開關S2被打開。輸入放大級31的輸出端34和輸出放大級32的輸入端35被其中一個開關S2分開。比較器33的第一輸入端41被連接至輸入放大級31的輸出端34,比較器33的第二輸入端42被連接至輸出放大級32的輸入端35。這種結構使比較器33可檢測輸出端34和輸入端35之間的電壓差。比較器33在比較輸出端44產生一電流。由于比較器33輸出側的開關S1在狀態(1)中被閉合,從而此電流對反饋電容43進行充電或放電。從而電容43上的電荷,和運算放大器30的偏差調整輸入端45上的電壓被改變,從而輸入放大級31的輸出端34上的偏差電壓Voff被校正。在此狀態(1),輸入放大級31的兩個輸入端36和37通過其中一個開關S1被連接(短路)。
在第二狀態(2),所有的開關S2被閉合,開關S1被打開。輸入放大級31的輸出端34和輸出放大級32的輸入端35通過第一個開關S2相連接。輸入放大級31的兩個輸入端36和37被第二個開關S1分開。最后但并非不重要的是,另一個開關S1將比較輸出端44與電容43分離。在狀態(2),比較器33不進行操作,因為其輸出端44閑置。這意味著為了節約電流比較器33也可以被切斷。
圖4表示各種電壓與時間t的函數關系。應當注意圖4中的信號曲線僅僅是舉例。開關信號V1是用于控制開關S1的信號。當V1為“高”,開關被閉合。開關信號V2是用于控制開關S2的信號。當V2為“高”,開關被閉合。如圖4所示,開關信號V1在信號為“高”處具有一系列相對較短的脈沖。這些脈沖的持續時間為T1。在此例子中,開關信號V2是信號V1的反相信號。也就是說,信號V2為“低”時,信號V1為“高”,反之亦然。信號V2在周期T2為“高”。由圖4可看出,對應于周期T1的第一狀態(1)短于對應于周期T2的第二狀態(2)。這意味著有效周期(狀態(2))遠遠大于偏差補償狀態(1)。通常,T1為T2的0.1%到49%之間。最好,T1為T2的1%到20%。
圖4下部的兩個曲線表示運算放大器30輸入端36的偏差電壓Voff和通過電容43的電壓Vc。在本實施例中,t0處的偏差電壓為V3。由于比較器33和電容43對偏差調整輸入端45的相互作用,偏差電壓Voff被一點一點的補償。在周期T1中,偏差電壓Voff被減少,直至接近于零。這個時間點在圖4中表示為參考標記46。在理想情況下,偏差電壓可被完全消除。在偏差電壓Voff被減少時,通過電容43的電壓Vc增加。
本主旨是不僅僅在一個單獨的狀態下校正偏差電壓Voff,而是在多個狀態下校正此電壓,其中在需要驅動輸出端40的負載的最終值處,0pAmp所有的內部節點被盡可能的靠近。這樣,在偏差校正狀態(1)和有效狀態(2)之間的瞬時就被盡可能的減短。在特定情況下,此瞬時可被完全消除。
在偏差校正狀態(1)(周期T1),第一和第二級31和32被開關S2分離,第一級31的兩個輸入端36,37被短路。第二級32在一個單元增益環中作為增益級工作,其中反饋環通過補償電容Ccomp39被閉合。第二級32以恒定電壓Vout驅動輸出端40的負載。在此情況下,輸出級32是一個單極系統且嚴格穩定。在兩個級31和32之間的比較器33用于比較第二級32輸入端35的取樣電壓與第一級31的端點34的輸出電壓(Vout1)。端點34的輸出電壓(Vout1)將隨著其輸入端36,37處的偏差電壓Voff的值而相應地改變至一個更高或更低的電壓值。這將使比較器33對偏差去除反饋環電容43注入或抽離電荷,從而修正其電壓(VC)并校正了偏差電壓Voff。
圖5示出了本發明更詳細的實施例。輸入級31以鏡像拓撲的形式實現。被稱為鏡像拓撲是因為其使用了由成對晶體管構成的電流鏡。放大器30的一對輸入是由兩個晶體管M1和M2實現的。輸入線36連接晶體管M1的柵極。晶體管M20的漏極構成了放大器30的輸出端34。輸入級31是具有軌對軌輸出的單級放大器。
本例中的偏差調整電路包括晶體管M7,M8,M9和反饋電容43Coff。
輸出級32作為已知的AB級,在RonHogervorst,J.P.Tero,R.G.H.Eschauzier和J.H.Huijsing的論文“ACompact Power Efficient 3V CMOS Rail-to-Rail Input/OutputOperational Amplifier for VLSI Eell Libraries”,IEEE J.ofSolid-State Circuits,Vol.29,No.12,pp.1505-1513,Dec.1994中有所描述。AB型放大器作為已經公知的技術這里就不再詳述。電路級32包括晶體管M10,M11,M14到M19。最好,輸出放大級32包含具有AB輸出端40的兩級運算放大器。運算放大器的A型輸出也可代替AB型輸出。
類似于圖5中描述的輸出級32的一個輸出級在上述的IEEE J.ofSolid Circuits paper中有所介紹。
比較器33是晶體管M3到M6的共用微分級。電流鏡晶體管M12和M13通過由晶體管M7到M9構成的輔助輸入級形成的負反饋而實現偏差補償。電流鏡晶體管M12和M13這樣的結構也可作為電流中繼器。在本例中狀態(1)下,運算放大器32通過補償電容Cc1和Cc2被置于一個單元增益的閉合環路結構中。
輔助輸入級的非反相輸入端51(晶體管M9的柵極)被兩個柵極到源極的電壓Vgs17+Vgs16形成偏置,其中Vgs16是晶體管M16的柵極到源極的電壓,Vgs17是晶體管M17的柵極到源極的電壓。從而晶體管M9可工作在線性區域被作為一個電阻。在初始化瞬間之后(如圖4所示)輔助級的反相輸入端52處的電壓(晶體管M7的柵極)將設定在一個特定值,使晶體管M7/M8的阻抗將對晶體管M12,M13構成的電流鏡形成負反饋,其負反饋的大小為偏差校正所需的量。與M7并聯的晶體管M8是用于在晶體管M7被完全截止時,為晶體管M12建立接地的通路。該電路50只能進行有限范圍內的偏差校正,但十分之幾的毫伏已足夠彌補由于不匹配和處理分散而引起的隨機偏差。
在偏差校正狀態(開關S1閉合且開關S2打開),晶體管M10和M11的柵極電壓在它們各自的柵極容量內被取樣。第一級31的輸出也將隨著其輸入偏差而相應改變。比較器33將檢測關于晶體管M10的柵極取樣值的任何輸出電壓的變化,并通過切換流過晶體管M3和M4的偏置電流來增加或減少通過反饋電容43(Coff)的電壓。在正常工作模式下(狀態(2)其中信號V2為邏輯“高”),流過晶體管M3,M4的電流可以被截止,以盡可能的減少電流消耗。
晶體管M3,M4,M10,M14,M18,M19,M20,M21,M22,M23是p型的MOSFET,其他晶體管是n型的MOSFET。
雖然圖5中描述的實施例包含n型和p型的MOSFET晶體管,然而本發明也可用各種類型的晶體管來實現,包括npn型,pnp型,MESFET等等,其中施加在控制端(例如柵極或基極)的控制電壓可控制流過兩個負載終端(例如發射極或集電極或源極和柵極)的電流。
在偏差電壓已被補償甚至被完全消除后,反饋電容43需要被時時復原,這是因為由于泄漏電流反饋電容會失去電荷。在本發明的另一個實施例中,信號V1,V2在第三狀態(3)被改變,這稱為復原模式。在復原模式下,周期T1可比常規狀態(1)更短,和/或周期T2則可以更長。圖6表示這三個狀態(1),(2)和(3)的例子。在狀態(1)和(2),信號V1,V2與圖4中的一樣。在偏差電壓已被補償后,狀態(3)開始。此時間點被表示為t*。從t*開始,信號V2的脈沖開始變長而V1脈沖開始變短。在此例中,T2*約為T2的兩倍,T1*約為T1的一半。可使用專門的驅動器來產生所需信號V1和V2。
在另一個實施例中,此驅動器包括一個閾值檢測器,用于監測反饋電容43的電壓。若該電壓低于預定電平,則驅動器增加V1脈沖的頻率,以使T2*變短和/或使T1*變長。
在本發明的另一個實施例中,開關S1和S2為晶體管開關,例如場效應管(FET)類型。最好使用自動歸零的開關。
可使用多路復用器來產生開關信號V1和V2。應注意此多路復用器不是必需的,其中開關信號可由使用該電路的外部器件提供。
這里所描述的各種實施例都可適用于LCD驅動器。在此顯示器中,模擬信號,例如RGB視頻信號,被用于控制每個顯示單元或“像素”的灰度級。此信號通過多個供應總線或TFT屏幕的源極線被施加,并由施加在多個行或柵極供應總線上的柵極信號,對顯示器的每個顯示單元在適當的時間被選通。通常,使用源極線驅動器來驅動源極線。這樣,第二級32的輸出端40可被連接至LCD的源極總線。從輸出端40“看”過去的電容Cload在圖5中以虛線表示。此電容表示源極總線的電容。視頻信號,例如RGB信號,被施加在第一級31的輸入端(IN)。根據本發明,開關信號V1,V2的序列觸發LCD驅動器,以對視頻信號進行取樣并保持此取樣。
圖7表示根據本發明的又一個實施例。該圖表示具有控制電路的LCD顯示器的方框圖。LCD顯示器包括一個LCD屏幕60,其具有多個源極線67和多個柵極線68。一個源極驅動模塊61用于驅動各個源極線67。一個柵極驅動器63通常用于驅動一個全柵極線68。CPU 62控制所有的柵極線68和源極線67的掃描。為此,CPU 62通過總線66提供視頻信號(數據信號和控制信號),例如RGB信號,至源極驅動模塊61,和通過總線69提供行定時信號(控制信號)至柵極驅動器63。源極驅動模塊61可包括幾個源極驅動器。通常每個源極線都具有一個源極驅動器。然而,也可以以多路復用的形式使用一個源極驅動器,使同一個源極驅動器來驅動幾個源極線67。
每個源極驅動器包括一個數-模(D/A)轉換器64和一個緩沖器65,如圖8所示。緩沖器65以LCD屏幕60的每個像素所需要的電壓來驅動源極線。根據本發明的電路結構被應用于緩沖器65中,以補償緩沖放大器中的偏差電壓。
根據本發明的LCD驅動器可與用于控制LCD顯示器的其它部件一起被集成在一個共用基底上。
這里所說明的方法其優點在于,在第一近似中,偏差校正狀態(1)的周期T1獨立于偏差消除環路帶寬,而整個電路結構可根據其應用的外部器件的時序進行調整。
另一個優點是,在偏差消除狀態(1),所有內部節點的電壓都保留以前的值。這樣就可以從狀態(1)快速恢復,因為不需要將內部節點還原為初始值的瞬間。
本發明的又一個優點是,在狀態(1)和(2)都可保持與輸出負載的連接。
本發明非常適用于偏差補償的時間很短而占空系數很高的系統及應用。一種類型的應用是,例如TFT顯示的源極驅動器。需要緩沖器的輸出偏差很低且偏差校正時間被盡可能的減小,從而不影響驅動顯示像素所需的時間。這樣的驅動器甚至400個輸出緩沖器可以被制作在一個單片上,從而需要高占空系數,低電流消耗和小面積的偏差消除電路。
在本發明的附圖和說明書中已對優選實施例進行了詳細說明,雖然使用了專門的術語,但本說明中的術語都是僅指普通的上位的含義,而不能夠限制本發明。
權利要求
1.一種電路結構,包括具有兩個輸入端(36,37)和一個輸出端(34)的一個輸入放大級(31),其輸出端(34)與一個輸出放大級(32)的輸入端(35)相連接,具有第一輸入端(41),第二輸入端(42)和比較輸出端(44)的一個比較器(33),與輸入放大級(31)的偏差調整輸入端(45)相連的一個反饋電容(43),和由多個開關信號(V1,V2)控制的多個開關(S1,S2),可使該電路從第一狀態轉換到第二狀態,其中在第一狀態下,-輸入放大級(31)的輸出端(34)和輸出放大級(32)的輸入端(35)被第一個開關(S2)所分離,-輸入放大級(31)的兩個輸入端(36,37)通過第二個開關(S1)相連接,-所述比較器(33)的第一輸入端(41)被連接至輸入放大級(31)的輸出端(34),比較器(33)的第二輸入端(42)被連接至輸出放大級(32)的輸入端(35),這樣通過比較器輸出端(44)對反饋電容(43)輸出電荷,可改變偏差調整輸入端(45)的電壓,從而校正輸入放大級(31)的偏差。
2.一種如權利要求1所述的電路結構,其中在第二狀態下,-輸入放大級(31)的輸出端(34)和輸出放大級(32)的輸入端(35)通過第一個開關(S2)相連接,-輸入放大級(31)的兩個輸入端(36,37)通過第二個開關(S1)相分離,-比較輸出端(44)通過另一個開關(S1)與電容(43)相分離。
3.一種如權利要求1或2所述的電路結構,包括在第一狀態下閉合的兩個開關(S1),和在第二狀態下閉合的兩個開關(S2)。
4.一種如權利要求1、2或3所述的電路結構,其中所述第一狀態短于所述第二狀態。
5.一種如前面任一個權利要求所述的電路結構,其中所述輸出放大級(32)包括一個放大器(38),最好是一個運算放大器,其輸出端(40)通過補償電容(39)以反饋的形式連接至輸出放大級(32)的輸入端(35)。
6.一種如前面任一個權利要求所述的電路結構,其中所述放大器(38)的輸出端(40)被連接一個負載。
7.一種如前面任一個權利要求所述的電路結構,其中所述放大器(38)的輸出端(40)是嚴格穩定的。
8.一種如前面任一個權利要求所述的電路結構,其中若比較器(33)的第一輸入端(41)和比較器(33)的第二輸入端(42)之間有電壓差,則所述比較器(33)在輸出端(44)產生一個電流。
9.一種如前面任一個權利要求所述的電路結構,其中所述輸入放大級(31)以鏡像拓撲的形式實現。
10.一種如權利要求9所述的電路結構,其中所述輸入放大級(31)包括一個電流鏡和一個輔助輸入級。
11.一種如權利要求10所述的電路結構,其中所述輸入放大級(31)輸出端(34)的偏差由電流鏡通過輔助輸入級的負反饋來校正。
12.一種如前面任一個權利要求所述的電路結構,其中所述輸出放大級(32)以AB-拓撲或A-拓撲的形式實現。
13.一種如權利要求10所述的電路結構,其中所述輸出放大級(32)包括一個具有AB輸出的兩級運算放大器。
14.一種如前面任一個權利要求所述的電路結構,其中所述比較器(33)以微分級的形式實現。
15.一種包含如權利要求1-14中任一個所述的電路結構(50)的系統,其中所述開關信號(V1,V2)由該系統施加至電路結構(50)中的開關(S1,S2)。
16.一種如權利要求15所述的系統,是顯示器,最好是LCD顯示器的一部分。
17.一種顯示系統,包括具有多個源極線(67)和多個柵極線(68)的顯示屏(60),一個柵極驅動器(63),和一個源極驅動模塊(61),該顯示屏接收表示可顯示在顯示屏(60)上的信息的輸入信號,且該源極驅動模塊(61)包括一個具有權利要求1-14中任一個所述的電路結構的緩沖器。
18.一種如權利要求17所述的顯示系統,其中所述輸出放大級(32)被連接至多個源極線(67)中的一個源極線。
19.一種如權利要求16或17所述的顯示系統,其中所述顯示屏(60)是一個LCD顯示屏,最好是一個TFT顯示屏。
20.一種用于補償具有兩個輸入端(36,37)和一個輸出端(34)的輸入放大級(31)的偏差電壓的方法,該輸入放大級(31)是下述電路結構的一部分,該電路結構包括,-具有一個輸入端(35)的輸出放大級(32),該輸入端(35)被連接至輸入放大級(31)的輸出端(34),-具有第一輸入端(41),第二輸入端(42)和比較輸出端(44)的一個比較器(33),-與輸入放大級(31)的偏差調整輸入端(45)相連的一個反饋電容(43),-多個第一開關(S1)和多個第二開關(S2),該方法包括以下步驟,(a)閉合第一開關(S1)并打開第二開關(S2),(b)檢測比較器(33)的第一輸入端(41)和第二輸入端(42)之間的電壓差,以在比較輸出端(44)產生一輸出電流,(c)利用該輸出電流對反饋電容(43)進行充電和放電,(d)通過偏差調整輸入端(45)來調整輸入放大級(31)的偏差,從而補償輸入放大級(31)的偏差電壓。
21.一種如權利要求20所述的方法,包括以下步驟(e)閉合第二開關(S2)并打開第一開關(S1),(f)放大施加在輸入放大級(31)的兩個輸入端(36,37)其中一個上的輸入信號(IN),以在輸出放大級(32)的輸出端(40)提供一個相應的輸出信號。
22.一種如權利要求20或21所述的方法,其中在步驟(a)輸入放大級(31)的輸出端(34)通過其中一個第二開關(S2)從輸出放大級(32)的輸入端(35)處斷開。
23.一種如權利要求20或21所述的方法,其中在步驟(a)比較器輸出(44)被連接至反饋電容(43)的一個端點。
24.一種如權利要求20或21所述的方法,其中在步驟(a)輸入放大級(31)的兩個輸入端(36,37)相連接。
25.一種如權利要求21所述的方法,其中在步驟(e)輸入放大級(31)的輸出端(34)通過一個第二開關(S2)被連接至輸出放大級(32)的輸入端(35)。
26.一種如權利要求21所述的方法,其中在步驟(e)比較器(33)的第一輸入端(41)和第二輸入端(42)相連接。
27.一種如權利要求20或21所述的方法,其中步驟(a)和(e)被周期性地重復。
28.一種如權利要求20或21所述的方法,其中步驟(a)到(d)在偏差補償狀態下被執行,該偏差補償狀態的周期為T1。
29.一種如權利要求28所述的方法,其中步驟(e)到(f)在有效狀態下被執行,該有效狀態的周期為T2。
30.一種如權利要求28所述的方法,其中T1<T2。
31.一種如權利要求28所述的方法,其中T1約等于T2的0.1%到49%,最好T1為T2的1%到20%。
全文摘要
一種電路結構,包括具有兩個輸入端(36,37)和一個輸出端(34)的一個輸入放大級(31),其輸出端(34)與一個輸出放大級(32)的輸入端(35)相連接。該電路結構還包括具有第一輸入端(41),第二輸入端(42)和比較輸出端(44)的一個比較器(33),與輸入放大級(31)的偏差調整輸入端(45)相連的一個反饋電容(43),和由多個開關信號(V1,V2)控制的多個開關(S1,S2),可使該電路從第一狀態轉換到第二狀態。在第一狀態下,輸出端(34)和輸入端(35)被第一個開關(S2)所分離,兩個輸入端(36,37)通過第二個開關(S1)相連接。比較器(33)的第一輸入端(41)被連接至輸入放大級(31)的輸出端(34),比較器(33)的第二輸入端(42)被連接至輸出放大級(32)的輸入端(35),這樣通過比較器輸出端(44)對反饋電容(43)輸出電荷,可改變偏差調整輸入端(45)的電壓,從而校正輸入放大級(31)的偏差。
文檔編號G09G3/36GK1461521SQ02801166
公開日2003年12月10日 申請日期2002年4月8日 優先權日2001年4月11日
發明者A·米拉尼斯 申請人:皇家菲利浦電子有限公司