專利名稱:等離子體顯示驅動方法
背景技術:
本發明涉及一種等離子體顯示驅動方法。更詳細地,本發明涉及一種縮短尋址動作時間的技術。
等離子體顯示(PD)裝置由于產生自己的光而具有好的清晰度,是一種薄的且可制成具有大屏幕與高速顯示的顯示裝置。因此,它引起了人們用以取代CRT顯示器的興趣。
圖1是一個表示一臺PD裝置的基本結構的圖。
如圖1中表示,在等離子體顯示屏面(PDP)10中,X電極(第一電極保持電極)X1、X2...與Y電極(第二電極掃描電極)Y1、Y2...相鄰交替布置,而尋址電址(第三電極)A1、A2...沿垂直于X與Y電極的方向布置。在一對X電極與Y電極之間,即在X1與Y1、X2與Y2等等之間,建立一個顯示行。而在一個顯示行與一個尋址的交叉點形成一個顯示單元(以后簡稱單元)。
X電極與一個X保持電路14連接并且向它們供給相同的驅動信號。Y電極分別與一個Y掃描驅動器12連接并且在后面將要描述的尋址動作期間按順序供給掃描脈沖,否則由一個Y保持電路13供給相同的尋址信號。尋址電極與一個尋址驅動器11連接,跟尋址動作期間的掃描脈沖同步地供給選擇ON單元與OFF單元的尋址信號,否則提供相同的驅動信號。一個控制電路15輸出控制每個上述部分的信號。
圖2是一個表示描述PD裝置中驅動順序的幀結構的圖。由于等離子體顯示的放電只有兩種狀態,即ON與OFF,因而顯示的灰度由光發射的次數來表示。因此,對應于一個顯示的一幀劃分為如圖2中表示的許多子段(subfield)。每個子段包括復位周期、尋址周期與保持放電周期(保持周期)。在復位周期內,不管此單元在以前的段(field)內是ON或OFF狀態,進行一個使所有單元進入一個同類狀態例如壁電荷消除或壁電荷均勻形成狀態的動作。在尋址周期內,進行一個選擇放電(尋址放電),以便根據顯示數據確定一個單元的ON或OFF狀態,并在一個ON狀態單元內形成在緊接的保持周期內進行一次光發射放電所需要的壁電荷。在保持周期內,重復進行為使在尋址周期內進入ON狀態的單元內發射光的放電。保持周期的長度,即光發射次數在子段與子段之間不同,顯示的灰度,可通過以比率形式設定光發射次數例如1∶2∶4∶8...來表示,并根據灰度等級組合子段以發射每個單元的光。
圖3是一個表示一個等離子體顯示屏面的常規驅動方法例子的波形圖。如圖中示意表示,在復位周期內,一個大于放電起始電壓,例如300V的脈沖電壓Vw施加于X電極。這個脈沖的作用引起每個單元內放電,不管此單元在以前的子段內是ON或OFF狀態并形成壁電荷。當此脈沖去除時,由壁電荷本身的電壓再次引起放電,但由于電極之間沒有電位差,放電產生的空間電荷被中和因而處于沒有壁電荷的均勻狀態。雖然幾乎所有電荷被中和,但仍有少量離子或亞穩態原子剩留在放電空間內。可以有這種情況,這些剩留電荷被用作引導電荷以成功地引起下一步的尋址放電。通常把這稱作引導效應或起動效應。在尋址周期內,掃描脈沖按順序施加于Y電極而尋址脈沖(尋址信號)施加于顯示行內的待變為ON狀態的單元的尋址電極以引起放電。此放電傳至X電極側并且在X電極與Y電極之間形成壁電荷。此掃描在所有顯示行范圍內進行。接著,在保持周期內,保持脈沖電壓Vs(約170V)重復施加于X電極與Y電極。當施加保持脈沖時,在尋址周期內已形成壁電荷的單元由于壁電荷電壓疊加在保持脈沖電壓上從而使總電壓超過放電起始電壓而進行放電。在尋址周期內其內部未形成壁電荷的單元不放電。
等離子體顯示裝置的基本結構與動作描述如上,而且提出了各種改進的例子。在一個改進中,例如,在圖2的幀結構中提供具有相同光發射次數的子段使活動的顯示平滑。在另一個改進中,復位動作只在一幀的第一子段內進行而不在后面的子段內進行。在又一個改進中,復位動作不在所有單元內進行而只在以前的子段內已為ON狀態的單元內進行。在再一個改進中,在復位動作期間遺留均勻的壁電荷因而可使用消除尋址法以選擇處于OFF狀態的單元進而消除尋址動作期間的壁電荷。在又再一個改進中,通過在已去除復位脈沖的X電極與Y電極之間施加一個電壓,遺留下需要的電荷量,在尋址動作期間使用。再者,本申請人在日本未審查專利公開(Kokai)NO.6-314078中公開了一種其中通過把復位脈沖電壓中的上升沿設計成鈍角波形使電壓逐漸改變,從而使同類電荷遺留在整個表面上的結構,還在日本未審查專利公開(Kokai)No.2000-75835中公開了其中把復位脈沖的上升沿與下降沿都設計成具有平緩傾斜波形的結構。此外,本申請人還在EP0762 373 A2中公開了稱為ALIS法等離子顯示裝置,其中通過在各X電極與各Y電極之間即在每個Y電極與其兩側的兩個X電極之間的每個縫隙內形成顯示行,使顯示行為雙倍而不用改變X電極與Y電極的數目。
如到此為止的說明,有各種各樣對等離子體顯示裝置的改進,而本發明適用于它們中的每一種。
等離子體顯示裝置要求一個超過CRT的高質量的顯示。實現高質量顯示的諸因素包括高分辨率、高灰度級、高亮度、高對比度等等。為得到高的分辨率,必須通過減窄節距以增加顯示行與顯示單元的數目,而上述ALIS法有一個使能在低成本下得到高分辨率的結構。為得到高的對比度,必須降低由與顯示無關的復位脈沖的放電的強度與減少放電的次數。
為得到高的灰度,必須增加幀內子段的數目以增加能提供的灰度級的數目,但這還要求縮短復位動作與尋址動作所需要的時間或縮短保持放電的周期。為得到高的亮度,可增加保持放電的強度,但這將導致一個使熒光材料退化的問題,而另一措施可以是增加幀內保持放電的次數。為增加保持放電的次數,必須縮短保持放電的周期或通過縮短如上述復位動作與尋址動作所需要的時間以增大保持周期的比率。然而,保持動作周期的縮短由于需要維持保持放電的穩定發生而在現行結構中有它自己的限制。因此,可采取另一措施,即通過縮短復位動作與尋址動作的需要的時間以得到較高的灰度級與較高的亮度。
本發明涉及一種縮短尋址動作需要的時間而目的在于通過增加幀內的子段數目得到較高的灰度級或通過增加保持周期的比率得到高的亮度的驅動方法。
在參照圖3的描述的常規的驅動方法中,在通過復位動作得到一個沒有壁電荷的均勻狀態之后,對尋址電極施加尋址信號而對Y電極按順序施加掃描脈沖,在ON單元內進行觸發放電與表面放電并形成在緊接的保持動作期間發射光所需要的壁電荷。為此,一個顯示行需要約2μs。對于一個有500行的屏面,一次尋址動作需要1ms時間,而對于一個有1000行的屏面,則需要2ms時間。這意味著尋址動作需要的時間占據一系列程序的大部分因而必須縮短這個時間。
發明概述如上所述,進行提供一種狀態在此狀態下壁電荷在復位動作期間均勻剩留而在尋址動作期間消除OFF單元的壁電荷的消除尋址方法,而此方法由于不需要形成壁電荷因而能縮短尋址動作的時間。然而,關于此消除尋址方法,由于施加窄寬度的脈沖,出現一個運行不穩定、運行裕度很小與難以保持穩定驅動的問題。本發明的目的是實現一種使能在較短的時間內得到穩定的尋址動作的等離子體顯示的驅動方法。
為實現上述目的,本發明的等離子體顯示驅動方法的特征在于在復位動作期間壁電荷均勻遺留,而緊接的尋址動作包括一個選擇OFF單元的選擇動作、一個在選擇動作期間消除OFF單元的壁電荷的消除動作與一個形成為了對ON單元進行保持動作所需要的壁電荷的寫入動作。
在選擇動作期間,尋址信號施加于尋址電極而掃描脈沖按順序施加于Y電極(掃描電極)以進行OFF單元內的放電。此動作與常規的消除尋址方法相似,因為它不需要形成壁電荷,一個顯示行需要的時間相對較短,且整個表面需要的時間也短。在緊接的消除動作期間,選擇動作期間選擇的OFF單元內的壁電荷成功地被消除。為此,例如施加一個逐漸變化的傾斜脈沖,但由于在同一時間處理整個表面因而需要的時間短。在消除動作完成時,在ON單元內復位動作后的壁電荷保持,而OFF單元內的壁電荷被消除,因此,一個脈沖施加在X電極與Y電極之間使得放電只在ON單元進行以形成為了進行后面的保持動作的需要的壁電荷。由于寫入動作也可在整個表面上同時進行,因而需要的時間短。通過寫入動作,在ON單元內形成保持動作所需要的壁電荷,而在OFF單元內不剩留電荷,因而能根據顯示數據成功進行保持動作。
換句話說,本發明的等離子體顯示驅動方法的特征在于在進行常規的消除尋址法之后,加上消除動作與寫入動作以形成為了穩定地進行緊接的保持動作所需要的壁電荷。
當將本發明應用于上述ALIS法等離子體顯示時,可以與正常等離子體顯示相同的方法進行選擇動作與消除動作,但寫入動作稍有不同。在奇數段內(odd field)的寫入動作期間,一個電壓施加于形成此奇數段內的一個顯示行的X電極(第一電極保持電極)與Y電極(第二電極掃描電極)之間,而不施加于形成偶數段內的一個顯示行的X電極與Y電極之間。在偶數段(evenfield)內的寫入動作期間,一個電壓施加于形成此偶數段內的一個顯示行的X極與Y極之間,而不施加于形成奇數段內的一個顯示行的X極與Y極之間。再者,當對奇數段內的一個顯示行進行這樣的寫入動作時,必須對鄰近的奇數段內的一個顯示行施加一個相反極性的電壓,而如果施加一個一種極性的電壓,將在每兩個顯示行進行寫入放電。因此,在施加一個一種極性的電壓之后,施加一個另一種極性的電壓以進行奇數段內剩余的顯示行的寫入放電。當對偶數段內的顯示行進行寫入動作時,這一點也適用。
附圖簡述通過如下參照附圖的描述,本發明將被清晰地理解,這些附圖中圖1是一個表示等離子體顯示裝置基本結構的框圖;圖2是一個表示進行等離子體顯示裝置中灰度顯示的幀結構的圖;圖3是一個表示等離子體顯示裝置的常規驅動方法的波形圖;圖4是一個表示本發明的第一實施例中的驅動波形的圖;圖5A與5B是表示第一實施例中每個電極上壁電荷變化的圖;圖6是一個表示本發明的第二實施例中的驅動波形的圖;圖7是一個表示本發明的第三實施例中使用的等離子體顯示裝置結構的框圖;圖8是一個表示本發明的第三實施例中奇數段內的驅動波形的圖;圖9是一個表示本發明的第三實施例中偶數段內的驅動波形的圖;圖10是一個表示本發明的第四實施例中奇數段內的驅動波形的圖;圖11是一個表示本發明的第四實施例中偶數段內的驅動波形的圖;圖12是一個表示本發明的第五實施例中驅動順序的幀結構的圖。
優選實施例描述本發明的優選實施例描述如下。本發明的第一實施例是一個本發明應用于圖1中常規的等離子體顯示裝置的例子。
圖4是一個表示第一實施例中的驅動波形即一個子段內的驅動波形的圖。圖5A與5B是表示第一實施例中每個電極上電荷變化的圖。參照圖5A與5B,依據圖4中驅動波形描述各動作如下。
如圖4中表示,在復位周期內,一個高電壓Vw的復位脈沖施加于Y電極。這時,一個OV電壓(地電平)施加于X電極與尋址電極。通過施加復位脈沖,在所有單元內進行放電從而形成壁電荷。然后施加一個傾斜脈沖。這時壁電荷不完全中和而有相當量的壁電荷均勻地剩留,如圖5A與5B中所示。在此情況下正電荷剩留在X電極上而負電荷剩留在Y電極上。
尋址周期包括選擇周期、消除周期與寫入周期。
在選擇周期內,電壓Vs施加于X電極與Y電極,而掃描脈沖按順序施加于Y電極以便使電壓降低至0V,與此同步,一個電壓Va的尋址信號施加于一個OFF單元的尋址電極。在此OFF單元內,壁電荷的電壓疊加在施加于Y電極與尋址電極之間的電壓上面進行放電,并且正電荷積聚在Y電極上而負電荷積聚在尋址電極上。另一方面,在ON單元內,由于未施加電壓而不放電,因而保持與復位動作完成時相同的壁電荷。當按順序地所有Y電極施加掃描脈沖時進行所有上述動作,且在整個表面上的所有OFF單元內,正電荷積聚在Y電極上,而負電荷積聚在尋址電極上。在選擇周期內,由于不必通過表面放電形成壁電荷,掃描脈沖與相應的尋址信號脈沖可較短,因而選擇周期需要的時間同壁電荷通過表面放電形成的情況相比可明顯地縮短。再者,在放電后剩留在OFF單元內的壁電荷量不需要如此精確,因為這些電荷在緊接的消除放電時被完全消除。此外,由于電壓Vs施加于OFF單元的鄰近Y電極的X電極,因而在放電期間正電荷移動至Y電極側而負電荷積聚。然而,在選擇周期內放電的目的是通過Y電極與尋址電極之間的放電在Y電極上形成壁電荷(在此情況下為正電荷),因此,X電極上的電荷不會引起任何問題。
在消除周期內,當對Y電極施加電壓Vs時,一個其電壓值從Vs逐漸下降的傾斜脈沖施加于X電極。在OFF單元內,積聚在X電極與Y電極上的壁電荷的電壓疊加在傾斜脈沖上以引起放電并消除壁電荷。如在日本未審查專利公開(kokai)No.6-314078中公開的,即使積聚在X電極與Y電極上的壁電荷量變化,可通過施加傾斜脈沖使得成功進行放電,并成功消除OFF單元內的壁電荷。另一方面,在ON單元內,由于壁電荷造成的電壓具有相反的極性,因而不進行放電,而保持與復位動作完成時相同的壁電荷量。如上述,當消除動作完成時,在ON單元內保留與復位動作完成時相同的壁電荷量,而在OFF單元內壁電荷被消除。在消除周期內施加鈍角波形的脈沖,而這可對整個表面同時發生,因此,消除周期比選擇周期短得多。
在寫入周期內,電壓Vs施加于X電極,0V電壓施加于Y電極,而電壓Va施加于尋址電極。通過這樣安排,由于疊加上與復位動作完成時相同量的壁電荷造成的電壓,因而在ON單元內進行放電,并形成保持周期所需要的壁電荷。另一方面,在OFF單元內由于沒有壁電荷而不進行放電。由于在寫入周期內對整個表面同時進行對每個電極施加脈沖,因而寫入周期比選擇周期短得多。
通過上述的選擇與寫入動作完成尋址動作。如上述,由于消除與寫入周期比選擇周期短得多,因而可忽略它們所需要的時間。再者,在消除周期內施加的掃描脈沖與尋址信號可以是窄寬度的脈沖因而可在比當通過表面放電形成壁電荷時較短的時間內完成。
此外,由于在消除周期內施加的掃描脈沖與尋址信號的寬度窄,在OFF單元內形成的壁電荷量變化,但因為在消除周期內施加傾斜脈沖,因而能成功進行放電,而OFF單元內的壁電荷能成功被消除。另外,在寫入周期內能成功形成保持動作所需要的壁電荷,可預期得到穩定的動作。
圖6是一個表示本發明的第二實施例的驅動波形的圖。第二實施例也是一個將本發明應用于常規的等離子體顯示裝置的一個例子,同第一實施例的區別在于在復位周期內施加傾斜脈沖,這一點已公開在日本未審查專利公開(Kokai)No.2000-75835中,這個從地電平逐漸增加至電壓Vs的傾斜脈沖施加于Y電極,而在消除周期內將X電極置于地電平。通過在復位周期內施加傾斜脈沖,可通過當傾斜脈沖的作用完成時X電極與Y電極之間的電壓任意地調節復位周期之后的壁電荷量。
在消除周期內,雖然同第一實施例中相反,逐漸增加的傾斜脈沖施加于Y電極,但得到的結果相同,因而即使OFF單元內積聚在X電極與Y電極上的壁電荷量變化也能成功進行放電,而OFF單元內的壁電荷量能成功消除。
圖7是一個表示本發明的第三實施例中使用的ALIS法等離子體顯示裝置結構的框圖。由于ALIS法等離子體顯示裝置已詳細公開在EP 0 762 373 A2中,這里不提供詳細的描述,而只描述與本發明的特征有關的那些部分。
如圖7中表示,在一個ALIS法等離子體顯示屏面(PDP)20內,相鄰交替地布置n個Y電極(第二電極)與(n+1)個X電極(第一電極),而光從各顯示線(X電極與Y電極)之間的每個縫隙發射。因此,由(2n+1)個電極形成2n個顯示行。換句話說,在ALIS法情況下,顯示分辨率可為顯示電極數目相同的常規PD裝置的兩倍。再者,可較少浪費地使用放電空間,且由于被電極阻擋的光量小因而可得到高的開口比率與實現高的亮度。
奇數號X電極由一個奇數X驅動電路25驅動,而偶數號X電極由一個偶數X驅動電路26驅動。Y電極由一個Y掃描驅動器22驅動。Y掃描驅動器22包括一個移位寄存器與一個驅動電路。此驅動電路在尋址動作期間把由移位寄存器產生的掃描脈沖按順序施加于Y電極,否則把由一個奇數Y保持電路23產生的信號施加于奇數號Y電極而把由一個偶數Y保持電路24產生的信號施加于偶數號Y電極。一個尋址驅動器21在尋址動作期間與掃描脈沖同步地把數據信號施加于尋址電極。一個控制電路27產生控制上述每個電路的信號。上述結構與常規的ALIS法PD裝置中的結構相同。
圖8與圖9是表示第三實施例中等離子體顯示裝置的驅動波形的圖圖8表示奇數段內的驅動波形,而圖9表示偶數段內的驅動波形。在ALIS法PD裝置中,各電極之間的每個縫隙用于顯示放電,但這種放電不能同時進行。因此,進行所謂的交叉掃描,即由奇數行與偶數行以時間劃分方式形成顯示。在此ALIS方法PD裝置中,顯示行形成在第n個X電極與第n個電極之間的,即如圖7中表示的形成在Y電極與上面的X電極之間的顯示行,是一個奇數號顯示行,而形成在第(n+1)個X電極與第n個電極之間的顯示行,即如圖7中表示的形成在Y電極與下面的X電極之間的顯示行,是一個奇數號顯示行。在奇數段內,由奇數號顯示行建立顯示,而在偶數段內,由偶數號顯示行建立顯示,從而得到奇數段與偶數段內的總顯示。
如圖8與9中表示,在復位周期內,奇數段內與偶數段內的波形相同,而在復位周期內施加的傾斜脈沖與第二實施例中相似。因此,可通過當傾斜脈沖的作用完成時在X極與Y極之間的電壓任意地調節復位周期后的壁電荷量。
再者,在選擇周期內奇數段內與偶數段內的波形相同,在X電極與Y電極的電壓設定在一個固定值的情況下,按順序施加負方向的掃描脈沖使Y電極的電位為地電平,并與此同步地把尋址信號施加于尋址電極。此尋址信號是一個施加于不發光的單元的正電壓脈沖,而對發射光的單元不產生脈沖。這引起不發射光的單元內的Y電極與尋址電極之間的放電,并且使正電荷積聚在Y電極上,如圖5B中所示。同樣,在第三實施例中的選擇周期內,不需要表面放電以形成壁電荷,因此,掃描脈沖與相應的脈沖可以是窄脈沖因而選擇周期所需要的時間短。此外,OFF單元內剩留的壁電荷量不必如此精確,因為這些電荷被緊接的消除放電完全消除。奇數段內與偶數段內的尋址動作相同,Y電極上與同其相鄰的兩個X電極上壁電荷分布相同,因而在奇數號顯示行與偶數號顯示行之間沒有差別。選擇奇數號顯示行或偶數號顯示行視后面的寫入周期內的選擇而定。
在消除周期內,與第二實施例中相似,在X電極置于地電平情況下,其電壓從地電平逐漸升高至Vs的傾斜脈沖施加于Y電極。這使得即使OFF單元內積聚在X電極與Y電極上的壁電荷量變化也必定能發生放電,而OFF單元內的壁電荷必定被消除。
如圖8中表示,在奇數段內的寫入周期內,電壓Va施加在尋址電極上,且在此周期的前一半內,電壓Vs施加于奇數號X電極與偶數號Y電極,而0V電壓施加于偶數號X電極與奇數號Y電極,以引起奇數號X電極與奇數號Y電極之間的寫入放電A。這引起ON單元內奇數號X電極與奇數號Y電極之間的放電,這是由于疊加上剩留在此單元內的具有與當復位動作完成時相同量的壁電荷的電壓,從而在奇數號X電極上與奇數號Y電極上形成了保持動作所需要的壁電荷。另一方面,OFF單元內由于沒有壁電荷而不發生放電。這時,在偶數號X電極與偶數號Y電極之間由于壁電荷的電壓相對于施加電壓有相反的極性而不發生放電。在偶數號X電極與奇數號Y電極之間和奇數號X電極與偶數號Y電極之間由于未施加電壓,因而不發生放電。換句話說,在奇數段內的寫入周期的前一半內,在奇數顯示行中的奇數號顯示行內形成緊接的保持動作所需要的壁電荷,而在奇數顯示行中的偶數號顯示行內與偶數顯示行內不發生放電。
在奇數段內的寫入周期的后一半內,電壓Vs施加于偶數號X電極與奇數號Y電極,而0V電壓施加于奇數號X電極與偶數號Y電極,以引起偶數號X電極與奇數號Y電極之間的寫入放電B。這引起ON單元內偶數號X電極與奇數號Y電極之間的放電,這是由于疊加上剩留在此單元內的具有與當復位動作完成時相同量的壁電荷的電壓,從而形成緊接的保持動作所需要的壁電荷,而OFF單元由于沒有壁電荷而不發生放電。同樣,偶數顯示行內也不發生放電。
當上述寫入周期完成時,在構成奇數顯示行的奇數號X電極與奇數號Y電極上和偶數號X電極與偶數號Y電極上形成緊接的保持放電所需要的壁電荷。由于在寫入周期內在整個表面上同時發生對每個電極施加脈沖,因而寫入周期比選擇周期短得多。如上述,選擇奇數顯示行或偶數顯示行視寫入周期內的選擇而定。
接著,當彼此相反極性的保持脈沖分別施加于一對奇數號X電極與偶數號Y電極和一對偶數號X電極與奇數號Y電極時,在保持周期內,在奇數顯示行內發生保持放電。
如圖9中表示,偶數段內的復位周期、選擇周期與消除周期內的波形與奇數段內相同。在偶數段內的寫入周期的前一半內,電壓Vs施加于偶數號Y電極與偶數號Y電極,而0V電壓施加于奇數號X電極與奇數號Y電極,以引起偶數號X電極與奇數號Y電極之間的寫入放電A。這引起在奇數顯示行中的奇數號顯示行內形成緊接的保持放電所需要的壁電荷,而在偶數顯示行中的偶數號顯示行內與奇數顯示行內不發生放電。在偶數段內的寫入周期的后一半內,電壓Vs施加于奇數號X電極與奇數號Y電極,而0V電壓施加在偶數號X電極與偶數號X電極,以引起奇數號X電極與偶數號Y電極之間的寫入放電B。這引起在偶數顯示行中的偶數號顯示行內形成緊接的保持放電所需要的壁電荷,而在奇數顯示行內不發生放電。
當上述寫入周期完成時,在構成偶數顯示行的偶數號X電極與奇數號Y電極內和偶數號X電極與奇數號Y電極上形成緊接的保持放電所需要的壁電荷。同樣,由于在寫入周期內在整個表面上同時發生對每個電極施加脈沖,因而寫入周期比選擇周期短得多。此后,在保持周期內發生的動作與奇數段內相同。
在第三實施例中,盡管使用了ALIS法,在復位周期、選擇周期與消除周期內的動作在奇數段內與偶數段內都相同,而奇數顯示行與偶數顯示行之間的選擇在寫入周期內決定,但奇數顯示行與偶數顯示行之間的選擇也可在選擇周期內決定。本發明的第四實施例是在ALIS法等離子體顯示裝置中決定奇數顯示行與偶數顯示行之間的選擇的例子。
本發明的第四實施例中的等離子體顯示裝置有一個與圖7中相似的結構,由圖10與圖11中表示的驅動波形驅動。圖10表示奇數段內的驅動波形,而圖11表示偶數段內的驅動波形。
在第四實施例中的等離子體顯示裝置中,選擇周期劃分為前一半與后一半并決定選擇。如圖10中表示,在奇數段內的選擇周期內,在此周期的前一半內正電壓施加于X電極,0V電壓施加于偶數號X電極,掃描脈沖按順序施加于奇數號Y電極,與此同步,尋址信號施加于尋址電極。在此時,正電壓施加于偶數號Y電極。然后在此周期的后一半內0V電壓施加于奇數號X電極,正電壓施加于偶數號X電極,掃描脈沖按順序施加于偶數號Y電極,與此同步,尋址信號施加于尋址電極。在此時間內,正電壓施加于奇數號Y電極。這引起OFF單元內Y電極上的放電與正電荷積聚。但借助X電極側上的放電的負電荷的積緊使電荷較可能積聚在形成奇數顯示行的X電極側上,而較不可能積聚在形成偶數顯示行的X電極側面上。因此,在OFF單元內,在消除周期內消除電荷的情況下,放電變為較可能向形成奇數顯示行的X電極側發生,并且形成偶數顯示行的X電極側上的壁電荷的影響比第三實施例中的情況減小。這些形成偶數顯示行的X電極是形成緊接的奇數顯示行的那此,且由于在選擇周期內鄰近顯示行的選擇動作的影響減小,使寫入周期內的動作更可靠地發生。
如圖11中表示,在第四實施例中的偶數段內的選擇周期內,在此周期的前一半內,正電荷施加于偶數號X電極,0V電壓施加于奇數號X電極,掃描脈沖按順序施加于奇數號Y電極,與此民步,尋址信號施加于尋址電極。在此周期的后一半內,OV電壓施加于偶數號X電極,正電壓施加于奇數號X電極,掃描脈沖按順序施加于偶數號Y電極,與此同步,尋址信號施加于尋址電極。
圖12是一個表示本發明的第五實施例中的等離子體顯示裝置的驅動順序的幀結構的圖。在第一至第四實施例中,構成一幀的子段如圖2中所示分別有復位周期、尋址周期與保持周期。可只對每幀的第一子段提供復位周期,而在其它子段內可去除復位周期。在本發明的等離子體顯示裝置中,尋址周期包括選擇周期、消除周期與寫入周期,因此,幀有一個如圖12所示的結構。在第五實施例中的驅動順序情況下,由于伴隨光發射的與顯示無關的復位周期數減少,從而改善了顯示對比度。
如上所述,根據本發明,可使在短時間內成功地發生尋址動作,因此,使通過延長保持周期的時間以改善顯示亮度或通過增加構成一幀的子段的數目以得到高等級灰度顯示成為可能。
權利要求
1.一種等離子體顯示驅動方法,包括一個恢復顯示單元的復位動作,一個在復位動作后根據顯示數據設定顯示單元的尋址動作,與一個根據尋址動作期間設定的顯示單元的狀態選擇地在一個ON單元內引起光發射的保持動作,其特征在于尋址動作有一個選擇OFF單元的選擇動作,一個消除在選擇動作期間選擇的OFF單元內的壁電荷的消除動作,與一個在ON單元內形成保持動作所需要的壁電荷的寫入動作。
2.如權利要求1所述的等離子體顯示驅動方法,其中等離子體顯示器包括第一電極與相鄰交替布置并沿第一方向延伸的第二電極,及沿垂直于第一方向的第二方向延伸的第三電極;通過跟施加于第二電極的掃描脈沖同步地施加于第三電極的選擇OFF單元的尋址信號進行選擇動作,導致第二電極與第三電極之間放電;并且選擇動作在基本上轉變至在第一電極與第二電極之間放電之前完成。
3.如權利要求2所述的等離子體顯示驅動方法,其中,在消除動作期間施加于第一電極與第二電極的電壓逐漸改變。
4.如權利要求1所述的等離子體顯示驅動方法,其中等離子體顯示器包括第一電極與相鄰交替布置并沿第一方向延伸的第二電極及沿垂直于第一方向的第二方向延伸的第三電極;并且在寫入動作中,借助在復位動作中剩留的壁電荷至少引起一個選擇放電的電壓施加于第一電極與第二電極之間使發生放電并形成保持動作所需要的壁電荷。
5.如權利要求1所述的等離子體顯示驅動方法,其中等離子體顯示器包括第一電極與相鄰交替布置并沿第一方向延伸的第二電極及沿垂直于第一方向的第二方向延伸的第三電極;第一顯示行形成在第二電極的一側與相鄰的第一電極之間,而第二顯示行形成在第二電極的另一側與相鄰的第一電極之間;一幀的顯示包括其中由第一顯示行建立顯示的奇數段,與其中由第二顯示行建立顯示的偶數段;在奇數段內的寫入動作中,一個具有引起寫入放電的極性的電壓施加于構成第一顯示行的第一電極與第二電極之間,但具有引起寫入放電的極性的電壓不施加于構成第二顯示行的第一電極與第二電極之間;以及在偶數段內的寫入動作中,一個具有引起寫入放電的極性的電壓施加于構成第二顯示行的第一電極與第二電極之間,但具有引起寫入放電的極性的電壓不施加于構成第一顯示行的第一電極與第二電極之間。
6.如權利要求5所述的等離子體顯示驅動方法,其中,寫入動作有一個周期,在此周期內一個電壓施加于構成一個奇數號的第一或第二顯示行的第一電極與第二電極之間,與一個周期,在此周期內一個電壓施加于構成一個偶數號的第一或第二顯示行的第一電極與第二電極之間。
7.一種等離子體顯示方法,具有如下特征包括一個選擇周期,在此周期內根據顯示數據按順序對每個顯示行進行一個選擇放電的選擇動作;一個寫入周期,在此周期內一次在每個ON單元內形成保持放電所需要的壁電荷;與一個保持周期,在此周期內在每個ON單元內重復進行保持放電。
全文摘要
本發明公開了一個其中能成功地在一個短時間內進行尋址動作的等離子體顯示驅動方法。在復位動作期間,壁電荷均勻地剩留在顯示單元內,而后面的尋址動作包括選擇OFF單元的選擇動作,消除在選擇動作期間選擇的OFF單元內壁電荷的消除動作,與在ON單元內形成保持動作所需要的壁電荷的寫入動作。
文檔編號G09G3/20GK1352445SQ0113
公開日2002年6月5日 申請日期2001年10月12日 優先權日2000年11月2日
發明者瀨戶口典明, 岸智勝 申請人:富士通日立等離子顯示器股份有限公司